KR100253735B1 - Synchronous partial response iv channel data detector in a digital vcr - Google Patents
Synchronous partial response iv channel data detector in a digital vcr Download PDFInfo
- Publication number
- KR100253735B1 KR100253735B1 KR1019970027169A KR19970027169A KR100253735B1 KR 100253735 B1 KR100253735 B1 KR 100253735B1 KR 1019970027169 A KR1019970027169 A KR 1019970027169A KR 19970027169 A KR19970027169 A KR 19970027169A KR 100253735 B1 KR100253735 B1 KR 100253735B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- output
- data
- difference
- state
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10046—Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
- G11B20/10055—Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter using partial response filtering when writing the signal to the medium or reading it therefrom
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/50—Adding; Subtracting
- G06F7/501—Half or full adders, i.e. basic adder cells for one denomination
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10037—A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/50—Digital/analogue converters using delta-sigma modulation as an intermediate step
- H03M3/502—Details of the final digital/analogue conversion following the digital delta-sigma modulation
- H03M3/504—Details of the final digital/analogue conversion following the digital delta-sigma modulation the final digital/analogue converter being constituted by a finite impulse response [FIR] filter, i.e. FIRDAC
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/90—Tape-like record carriers
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Signal Processing (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Pure & Applied Mathematics (AREA)
- Computing Systems (AREA)
- Mathematical Optimization (AREA)
- General Engineering & Computer Science (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
Description
본 발명은 디지탈 자기 기록/재생 시스템(이하 "디지탈 VCR" 이라함)에 관한 것으로, 특히 디지탈 VCR로부터 재생되는 디지탈 데이터 신호를 부분 응답 채널을 이용하여 검출하는 동기식 데이터 검출기에 관한 것이다.The present invention relates to a digital magnetic recording / reproducing system (hereinafter referred to as a "digital VCR"), and more particularly to a synchronous data detector for detecting a digital data signal reproduced from a digital VCR using a partial response channel.
디지탈 신호를 자기 테이프에 기록하는 디지탈 VCR에 있어서, 권선형 자기 헤드와 로터리 트랜스를 통하여 자기 테이프와 같은 자기 매체를 자화시키는 기록 모드와 자기 테이프의 자속 변화를 증폭하고 이들을 디지탈 데이터로 복원 또는 복호하는 재생 모드가 있다.In a digital VCR for recording digital signals on a magnetic tape, a recording mode for magnetizing a magnetic medium such as a magnetic tape through a winding magnetic head and a rotary transformer, and amplifying a magnetic flux change of the magnetic tape, and restoring or decoding them into digital data. There is a playback mode.
디지탈 VCR은 전송 채널로서 자기 매체를 사용함으로써 자기 채널이 가지는 기본 특성인 직류 성분을 전송할 수 없으며, 고주파의 감쇄 특성등과 고밀도 기록에 의한 인접 데이터와의 상호 간섭(inter symbol interference : ISI)에 의한 전송을 방해받으며, 테이프의 이송과 헤드의 회전 제어 등에 의한 영향도 받게 된다.Digital VCR cannot transmit DC component which is a basic characteristic of magnetic channel by using magnetic media as transmission channel, and it is caused by high frequency attenuation characteristics and inter symbol interference (ISI) of adjacent data by high density recording. Transmission is interrupted and influenced by tape transfer and head rotation control.
종래의 디지탈 VCR은 자기 기록/재생 경로에서의 오류율을 줄이기위하여 부분 응답 채널 4(partial response class IV) 방식을 이용한다. 이러한 부분응답 채널은 자기 매체의 특성을 고려하여 전송 채널이 매체와 유사한 특성을 갖도록 처리함으로써, 자기 채널 응답이 이상적인 부분 응답 IV 채널에 근사화되어 기록 데이터의 복원시에 오류 데이터를 줄일 수 있다. 이와 같이, 자기 테이프의 자속 변화분을 증폭하여 디지탈로 기록된 신호를 완전히 복원하기위하여, 재생 신호를 부분 응답 채널 특성을 갖는 신호로 만들어야한다.Conventional digital VCRs use a partial response channel IV scheme to reduce the error rate in the magnetic recording / reproducing path. Such partial response channel is processed so that the transmission channel has characteristics similar to the medium in consideration of the characteristics of the magnetic medium, so that the magnetic channel response is approximated to the ideal partial response IV channel, thereby reducing the error data when the recording data is restored. In this way, in order to amplify the magnetic flux variation of the magnetic tape to completely recover the digitally recorded signal, the reproduction signal must be made into a signal having partial response channel characteristics.
종래의 부분 응답 채널을 사용하는 디지탈 VCR에서 재생되는 두가지 값의 신호를 검출하는 디지탈 데이터 검출 시스템은 주로 적응형 결정 궤환 등화기(decision feedback equalizer : DFE)를 사용한다. DFE는 채널을 거치면서 왜곡된 재생 신호에 대하여 최적의 가중치(weight)를 찾고 이를 이용하여 본래의 원하는 신호로 복원해내는 기능을 수행한다.Digital data detection systems for detecting two values of signals reproduced in a digital VCR using a conventional partial response channel mainly use an adaptive decision feedback equalizer (DFE). The DFE performs a function of finding an optimal weight for the distorted reproduction signal through the channel and using the same to restore the original desired signal.
결정 궤환 등화기를 갖는 디지탈 데이터 검출 시스템에서는 기록 매체로부터의 재생 신호를 적응형 피드포워드 등화기(adaptive feedforward equalizer : FFE)를 통과시키고 또한 적응형 결정 궤환 등화기(adaptive decision feedback equalizer)를 거쳐 두개의 등화기의 합으로써 이상적인 부분 응답 IV 채널 응답 특성을 만족시키는 기록/재생 채널 응답을 만든다. 따라서 결정 궤환 등화기에서 나오는 출력 신호는 재생 신호가 이상적인 부분 응답 채널을 통과하여 생성된 데이터 신호를 의미한다.In a digital data detection system having a decision feedback equalizer, a reproduction signal from a recording medium is passed through an adaptive feedforward equalizer (FFE), and then through an adaptive decision feedback equalizer. The sum of the equalizers creates a record / play channel response that meets the ideal partial response IV channel response characteristics. Therefore, the output signal from the decision feedback equalizer means the data signal generated by the reproduction signal passing through the ideal partial response channel.
디지탈 VCR 시스템을 부분 응답 채널로 모델링한 경우, 재생 디지탈 신호의 복원은 어떠한 식별점에서 아날로그 재생 데이터의 신호 진폭을 기설정된 드레숄드 값(threshold)에 대비하여 대소를 판정함으로써 3치 값 {yn} (+2, 0, -2)중의 하나로 판정하고 이렇게 처리된 3치값은 데이터 비트 주기마다 하기 수학식1과 같은 2 치 복호 결정 규칙에 따라 데이터 {bn} (0, 1)로 복호하는 방식으로 처리된다.When the digital VCR system is modeled as a partial response channel, the reconstruction of the reproduced digital signal is performed by determining the magnitude of the signal amplitude of the analog reproduced data at a certain point against the preset threshold value, thereby determining the tri-value {y n } Determined as one of (+2, 0, -2), and the processed three-value value is decoded into data {b n } (0, 1) according to a binary decoding decision rule as shown in
근래에 상술한 디지탈 데이터 검출 장치를 보다 개선시키기위한 디지탈 데이터 검출 장치는 에러율을 줄이기 위하여 적응형 결정 궤환 등화기의 출력과 연계하여 최우 순서 검출기(maximum likelyhood sequence detector)를 사용한다. 최우 순서 검출기는 임의의 수신 코드열에 가장 가까운 코드열을 추정하는 장치로서, 상술한 가까운 코드열을 격자(trellis)를 이용하여 효과적으로 탐색하는 비터비(viterbi) 알고리즘을 이용한다. 비터비 검출기는 상술한 종래 기술의 데이터 검출 장치에서 수신 데이터를 데이터마다 추정하는 것이 아니고 이전에 수신된 얼마간의 데이터를 이용하여 추정한다.Recently, the digital data detection apparatus for further improving the above-described digital data detection apparatus uses a maximum likelyhood sequence detector in conjunction with the output of the adaptive decision feedback equalizer to reduce the error rate. The highest order detector is an apparatus for estimating the code sequence closest to an arbitrary received code string, and uses a Viterbi algorithm for efficiently searching the above-described close code string using trellis. The Viterbi detector does not estimate received data for each data in the above-described prior art data detection apparatus, but estimates using some data previously received.
비터비 검출기는 임의의 데이터 시간에 격자에 의해 가정된 각각의 가능한 상태에 대한, 생존 순서(survival sequence)라고 하는 데이터 결정의 순서와 그에 대응하는 에러 메트릭(error metric)을 유지한다. 예로서, 격자에 두 개의 상태가 있으면, 두 개의 생존 순서와 그에 대응하는 두 개의 에러 메트릭을 유지한다.The Viterbi detector maintains an order of data determination, called a survival sequence, and corresponding error metric, for each possible state assumed by the grid at any data time. For example, if there are two states in the grid, we maintain two survival orders and the corresponding two error metrics.
각각의 데이터 시간에, 격자의 상태에 대한 에러 메트릭을 갱신하기위하여 등화된 수신 신호 값을 평가하고, 이에 따라 갱신된 생존 순서가 생긴다. 최소의 에러 메트릭을 가진 갱신된 생존 순서는 기록된 데이터 신호 순서로 여겨진다. 생존 순서에서 가장 오래된 데이터는 비터비 검출기의 출력단에서 만들어지고, 이와같은 방식을 다음 데이터를 위해 반복한다. 따라서, 비터비 검출기는 드레숄드 값을 이용한 종래 기술의 복호 방식보다 낮은 에러율을 갖는 매우 양호한 복호 효율을 제공할 수 있다.At each data time, the equalized received signal values are evaluated to update the error metric for the state of the grid, resulting in an updated survival order. The updated survival order with the minimum error metric is considered to be the recorded data signal order. The oldest data in the survival order is produced at the output of the Viterbi detector, repeating this method for the next data. Thus, the Viterbi detector can provide a very good decoding efficiency with a lower error rate than the conventional decoding scheme using threshold values.
그러나, 비터비 검출기를 이용한 종래 기술의 데이터 검출 장치에 있어서, 자기 기록/재생 시스템을 부분 응답 채널 시스템으로 모델링한 경우 부분 응답 채널을 거친 등화된 신호를 바로 비터비 알고리즘을 이용하여 복호하는 것이 가능하지만, 이때 격자의 상태수가 4개가 되므로 알고리즘에 포함되는 계산이 복잡해지며, 그에 따라 비터비 검출기의 회로 구성이 복잡해진다는 문제가 있었다.However, in the conventional data detection apparatus using a Viterbi detector, when the magnetic recording / reproducing system is modeled as a partial response channel system, it is possible to decode the equalized signal passing through the partial response channel directly using the Viterbi algorithm. However, at this time, since the number of states of the grating is four, the calculation included in the algorithm becomes complicated, and accordingly, there is a problem that the circuit configuration of the Viterbi detector is complicated.
그러므로, 본 발명은 디지탈 VCR의 디지탈 데이터 복호 장치를 제공하는 것을 그 목적으로 한다.Therefore, an object of the present invention is to provide a digital data decoding apparatus of a digital VCR.
본 발명의 다른 목적은 디지탈 VCR에서 개선된 비터비 검출기를 갖는 디지탈 데이터 검출 장치를 제공하는 것이다.Another object of the present invention is to provide a digital data detection apparatus having an improved Viterbi detector in a digital VCR.
본 발명의 또 다른 목적은 디지탈 VCR에서의 디지탈 데이터 검출을 동기 모드에서 수행하는 디지탈 데이터 검출 장치를 제공하는 것이다.It is still another object of the present invention to provide a digital data detection apparatus for performing digital data detection in a digital VCR in a synchronous mode.
상술한 목적을 달성하기위한 본 발명에 따른 디지탈 데이터 검출기는: 상기 아날로그 재생 신호를 샘플링 주파수에 따라 디지탈 샘플 데이터로 변환하는 아날로그-디지탈 변환기; 이전의 2진 부호데이터 및 이전의 디지탈 샘플 데이터에 근거하여 상기 디지탈 샘플 신호를 에러신호에 의해 조정되는 기설정 계수 값에 따라 부분응답채널 특성을 갖는 등화된 신호(in)로서 출력하는 적응형 등화 수단; 제 1 및 제 2 선택 신호에 따라 제 1 및 제 2 상태의 이상적인 등화 신호의 레벨(+2, 0, -2)을 상기 등화 수단에 의해 등화된 신호(in)에 대한 각기 선택된 제 1 및 제 2 상태의 부호 데이터로서 결정하는 최우순서 검출기; 상기 적응형 등화수단으로부터의 등화된 신호와 상기 최우순서 검출기의 출력을 이용하여 위상오차를 검출하고 상기 위상 오차에 비례하는 상기 디지탈 샘플 데이터의 샘플링 클럭을 생성함으로써 상기 샘플링 속도와 상기 부호 데이터의 부호 시간차를 동기화하는 위상 제어 수단; 상기 적응형 등화 수단의 등화된 신호와 상기 최우순서 검출기의 출력과의 차를 상기 에러신호로서 생성하는 에러신호 생성기를 포함한다.A digital data detector according to the present invention for achieving the above object comprises: an analog-digital converter for converting the analog reproduction signal into digital sample data according to a sampling frequency; Adaptive equalization outputting the digital sample signal as an equalized signal (in) having partial response channel characteristics according to a predetermined coefficient value adjusted by an error signal based on previous binary code data and previous digital sample data. Way; The first and second selected levels of the idealized equalization signal in the first and second states (+2, 0, -2) according to the first and second selection signals respectively for the signal in equalized by the equalization means. A highest order detector for determining as code data in two states; A sign of the sampling rate and the sign data by detecting a phase error using the equalized signal from the adaptive equalizing means and the output of the highest order detector and generating a sampling clock of the digital sample data proportional to the phase error. Phase control means for synchronizing time difference; And an error signal generator for generating the difference between the equalized signal of the adaptive equalization means and the output of the highest order detector as the error signal.
또한, 상기 최우순서 검출기는: 상기 기준 등화 신호의 각각의 레벨과 상기 등화된 신호와의 차를 상기 각각의 상태에 대한 가능한 제 1 및 제 2 상태들을 나타내는 가지 메트릭(BM1, BM2, BM3, BM4)으로서 각기 생성하는 가지 메트릭 생성부; 이전의 차이 평가량(DEM)에 대한 상기 제 1 상태의 두가지 가지 메트릭간의 차의 크기를 판단하고 그중의 보다 적은 차를 갖는 가지 메트릭을 현재의 오류 메트릭(EM1)으로서 선택하는 상기 제 1 선택 신호와 상기 차이 평가량에 대한 상기 제 2 상태의 두가지 가지 메트릭간의 차의 크기를 판단하고 그중의 보다 적은 차를 갖는 가지 메트릭을 현재의 오류 메트릭(EM2)으로서 선택하는 상기 제 2 선택 신호를 생성하는 비교부; 상기 비교부에 의해 선택된 상기 제 1 및 제 2 상태에 대한 상기 현재 오류 메트릭간의 차(EM2-EM1)를 상기 차이 평가량(DEM)으로서 생성하며, 상기 차이 평가량은 상기 이전 차이평가량으로서 상기 비교부로 제공되는 차이평가량 지연부; 상기 비교부로부터 생성된 상기 제 1 및 제 2 선택 신호에 따라 상기 제 1 및 제 2 상태 부호데이터의 최종 생존경로를 추적함으로써 상기 2진 부호 데이터를 생성하며, 상기 2진 부호데이터는 상기 이전의 2진 부호데이터로서 상기 적응형 등화 수단으로 제공되는 생존경로 결정기를 구비하는 것을 특징으로 한다.Further, the highest order detector further comprises: branch metrics BM1, BM2, BM3, BM4 indicating the difference between each level of the reference equalized signal and the equalized signal indicating possible first and second states for each state. Branch metric generating unit for generating each of the; The first selection signal for judging the magnitude of the difference between the two metrics of the first state with respect to the previous difference evaluation amount DEM and selecting the branch metric having the smaller difference therein as the current error metric EM1; A comparison unit for determining the magnitude of the difference between the two metrics of the second state with respect to the difference evaluation amount, and generating the second selection signal for selecting the branch metric having the smaller difference therein as the current error metric EM2; ; The difference EM2-EM1 between the current error metrics for the first and second states selected by the comparison unit is generated as the difference evaluation amount DEM, and the difference evaluation amount is provided to the comparison unit as the previous difference evaluation amount. Difference evaluation delay unit; The binary code data is generated by tracking a final survival path of the first and second state code data according to the first and second selection signals generated from the comparator. And survival path determiner provided as the adaptive equalization means as binary coded data.
도 1은 본 발명의 바람직한 실시예에 따른 디지탈 자기 기록/재생 시스템의 동기식 부분 응답 채널 데이터 검출기의 개략적인 블록도,1 is a schematic block diagram of a synchronous partial response channel data detector of a digital magnetic recording / reproducing system according to a preferred embodiment of the present invention;
도 2는 위상 검출부 및 루프 필터의 상세 구성도,2 is a detailed configuration diagram of a phase detector and a loop filter;
도 3은 적응적 궤환 등화부의 상세 구성도,3 is a detailed block diagram of an adaptive feedback equalizer;
도 4는 필터 계수 갱신부의 상세 구성도,4 is a detailed configuration diagram of the filter coefficient updating unit;
도 5는 최우 순서 검출기의 상세 구성도,5 is a detailed configuration diagram of the highest order detector;
도 6은 차이 평가량 지연부의 상세 구성도,6 is a detailed configuration diagram of a difference evaluation amount delay unit;
도 7은 생존 순서 결정기의 상세 구성도,7 is a detailed configuration diagram of a survival order determiner;
도 8a 및 8b는 부분 응답 채널 시스템의 상태 전이도와 격자(trellis)를 도시하는 도면,8A and 8B show state transition diagrams and trellis of a partial response channel system;
도 9a 및 9b는 생존 경로가 수렴되는 과정을 도시하는 도면,9A and 9B illustrate a process in which survival paths converge;
<도면의 주요부분에 대한 부호의 설명><Description of the code | symbol about the principal part of drawing>
20 : 전압 제어 발진기 30 : 피드포워드 등화기20: voltage controlled oscillator 30: feedforward equalizer
40 : 결정 궤환 등화기 55 : 에러 신호 생성기40: decision feedback equalizer 55: error signal generator
60 : 최우 순서 검출기 70 : 위상 검출부60: highest order detector 70: phase detector
80 : 루프 필터80: loop filter
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대하여 상세하게 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도 1을 참조하면, 본 발명에 따른 디지탈 VCR의 동기식 부분응답채널 디지탈 데이터 검출장치의 블록도가 도시된다. 도시된바와같이, 본 발명의 동기식 부분 응답 채널 방식의 디지탈 데이터 검출 장치는 헤드 앰프(10), 아날로그/디지탈("A/D") 변환기(16), 위상 제어 회로(100), 적응형 결정 궤환 등화부(200), 최우 순서 검출기(maximum likelihood sequence detector : MLSD)(60) 및 데이터 검출에 필요한 제어 신호 및 클럭을 제공하는 MCU(90)를 포함한다.1, a block diagram of a synchronous partial response channel digital data detection apparatus of a digital VCR according to the present invention is shown. As shown, the synchronous partial response channel type digital data detection apparatus of the present invention includes a
디지탈 VCR내 자기 테이프에 기록된 신호는 헤드 드럼상에서 교번적으로 스위칭되는 한쌍의 비디오 헤드(도시안됨)에 의해 재생되고, 헤드 앰프(10)에의해 증폭된다. A/D 변환기(16)는 위상 제어 회로(100)에서 제공되는 샘플링 클럭에 따라 헤드 앰프(10)에서 증폭된 신호를 샘플링하여 샘플된 재생 신호를 적응형 결정 궤환 등화부(200)로 제공한다.The signal recorded on the magnetic tape in the digital VCR is reproduced by a pair of video heads (not shown) alternately switched on the head drum, and amplified by the
위상 제어 회로(100)는 A/D 변환기(16)에 필요한 샘플링 클럭을 생성하는 기능을 수행하며, 위상 검출기(70), 루프 필터(80), 디지탈/아날로그 변환기(170) 및 전압 제어 발진기(voltage controlled oscillator :VCO)(180)를 포함한다.The
위상 검출기(70)는 최우 순서 결정기(60)로부터의 생존한 신호를 이용하여 위상 변화량을 위상 오차로서 검출하고 루프 필터(80)로 제공한다. 루프 필터(80)는 위상 검출기(70)의 출력으로부터 고주파성분이나 잡음을 제거함으로써 위상 제어 회로(100)의 상태를 안정하게 유지하여 성능을 증대시킨다. 루프 필터(80)의 출력은 D/A 변환기(170)를 통하여 전압 레벨로 변환되어 전압 제어 발진기(180)로 전달한다. 전압 제어 발진기(180)는 입력 전압에 따라 직선적으로 변화하는 클럭 주파수를 생성하여 샘플링 클럭으로서 A/D 변환기(16)로 제공한다.The
적응형 결정 궤환 등화부(200)는 피드포워드 등화기(Feed Forward Equalizer : FFE)(30), FFE 계수 갱신부(35), 결정 궤환 등화기(Decision Feedback Equalizer : DFE)(40) 및 DFE 계수 갱신부(45)로 구성된다.The adaptive
FFE(30) 및 DFE(40)는 각기 대응하는 계수 갱신부(35) 및 (45)로부터 전달되는 계수 값에 따라 기록 매체로부터 재생된 신호를 이상적인 PR4 채널 응답을 만족하는 신호로 만드는 기능을 수행한다. 따라서 FFE(30) 및 DFE(40)에서 출력된 신호는 재생된 신호가 이상적인 부분 응답 채널을 통과하여 등화된 데이터 신호를 의미한다. FFE(30) 및 DFE(40)의 출력 신호는 각기 가산기(50)에서 가산되고, 가산기(30)의 출력은 에러 신호 생성기(55) 및 최우 순서 검출기(60)로 입력된다. 최우 순서 검출기(60)의 출력은 다시 적응형 결정궤환 등화부(200)의 DFE(40)로 제공됨으로써 궤환 루프를 형성한다. 이 궤환 루프는 기록/재생 채널에서 잔여의 데이터간의 상호 간섭을 억제하는 작용을 한다. 에러 신호 생성기(55)는 가산기(50)으로부터의 등화된 신호와 최우 순서 검출기(60)에서 검출된 이상적인 신호와의 차이인 에러 신호 "e"를 생성한다. 이 에러 신호(e)는 DFE 및 DFE 계수 갱신부(40, 45)에 제공되어 FFE(30) 및 DFE(40)의 필터 계수를 조정하는데 사용된다.The
최우순서 결정기(60)는 최우추정 복호 알고리즘을 이용하여 임의의 수신 코드열에 가장 가까운 코드열을 추정하여 다음단의 부호화기로 출력한다. 최우추정 복호 알고리즘은 격자(trellis)를 이용해서 상술한 가까운 코드열을 효과적으로 탐색하는 비터비(viterbi) 알고리즘을 포함한다. 이 비터비 알고리즘은 부호간 간섭이 존재하는 데이터 검출기의 성능을 개선하는데 효과적으로 사용된다.The
먼저, 부분응답 채널을 이용한 부호화 과정을 설명하면 다음과 같다.First, the encoding process using the partial response channel will be described.
이진 데이터 열(binary data sequence) "bk" 은 하기 수학식에 따라 프리코딩(precoding)되어 프리코드된(precoded) 데이터 열 "ak" 로서 생성된다.The binary data sequence "b k " is precoded and generated as a precoded data string "a k " according to the following equation.
상기 수학식에서는 배타 OR(exclusive-OR) 연산을 나타낸다.In the above equation Represents an exclusive-OR operation.
프리코드된 데이터 열 ak은 하기 수학식에 따라 2극(bipolar) 펄스 열 a'k로 변환된다. 이때, 2극 펄스 열의 데이터는 진폭을 가지고 있다.The precoded data string a k is converted into a bipolar pulse string a ' k according to the following equation. At this time, the data of the two-pole pulse train has an amplitude.
그 다음에, 2극 펄스 열 a'k은 하기 수학식에 따른 부호화 규칙에 따라 부호화되어 자기 테이프에 기록되고 그로부터 재생된다.Then, the two-pole pulse string a ' k is encoded according to the coding rule according to the following formula, recorded on a magnetic tape, and reproduced therefrom.
상기 수학식 4에서는 디지탈 필터인 등화기를 이용하여 재생된 채널 데이터를 나타낸다. 상술한 부호화 과정에 있어서, 프리코드된 데이터 열은 2진수에 대하여 실행되지만,을 생성하는 디지탈 필터링은 2극 펄스에 대하여 실행된다는 것이다.In Equation 4 Denotes channel data reproduced using an equalizer which is a digital filter. In the above-described encoding process, the precoded data string Runs on binary numbers, Digital filtering to generate is performed on the bipolar pulse.
예를 들어, 입력 심볼(데이터)이 "0 1 1 0" 인 경우에 수행되는 부호화 과정을 작성하면 하기 표 1과 같다.For example, input symbol (data) If the coding process performed when "0 1 1 0" is written, it is as Table 1 below.
상기 표 1에서 프리코드된 데이터 열은 2극 펄스 데이터 열와사이의 관계로부터 구한것이고, 2진 데이터 열의 값은와사이의 관계로부터 구한 것이며 "*"는 돈 케어 상태(don't care)를 나타낸다.Precoded Data Columns in Table 1 Silver 2-pole pulse data string Wow From the relationship between the binary data columns The value of Wow "*" Represents the don't care.
복호화 과정에 있어서, 2 진수가 ±1 인 경우에,는 세가지의 가능한 값, 즉, +2, 0, -2 의 세가지 레벨(three-level)중의 어느 한 값을 갖는다.Binary in the decoding process If is ± 1, Has any of three possible values, namely, three-levels of +2, 0, and -2.
부분 응답 채널 IV 시스템의 부호화 과정에서 짝수(또는 홀수) 신호 부호열은 짝수(또는 홀수)번째 부호에 의해서만 영향을 받는다. 따라서, 부분 응답 채널 시스템은 그의 부분 응답 채널 특성(1-D)을 갖는 두 개의 독립적인 부분 응답 채널 시스템으로 간주될 수 있을 것이다. 이것을 이용하여 재생 신호 부호열을 홀수열과 짝수열로 분리하고, 각각의 신호 부호열을 따로 따로 비티비 복호법에 의해 데이터를 검출하면 알고리즘 수행에 필요한 계산을 단순화 시킬 수 있을 것이다. 따라서, 부분 응답 채널 시스템의 부호화 과정이 포함하고 있는 격자의 상태 수는 단지 2개로 줄일 수 있게된다.In the encoding process of the partial response channel IV system, the even (or odd) signal code string is only affected by the even (or odd) code. Thus, the partial response channel system may be regarded as two independent partial response channel systems with their partial response channel characteristics (1-D). By using this, it is possible to simplify the calculation required to perform the algorithm by dividing the reproduction signal code sequence into odd and even sequences and detecting the signal codes separately by bit TV decoding. Therefore, the number of states of the grid included in the encoding process of the partial response channel system can be reduced to only two.
입력 심볼을라하고, 출력 심볼을라 하면 이들의 관계는 도 8a에 도시된 상태 전이도와 도 9b에 도시된 격자(trellis)로 표현될 수 있다.Input symbol And the output symbol These relationships can be expressed by the state transition diagram shown in FIG. 8A and the trellis shown in FIG. 9B.
도 8b는 P(D) = 1-D 인 부분 응답 채널의 하나의 역 교차(de-interleaved) 기호 열(symbol stream)에 대한 격자이다. 이 격자는 최우 순서 결정기(60)의 동작을 이해하는데 도움이 된다. 도 9b에서, 위쪽 정점 (251, 252)은 격자에서 상태 1을 나타내고, 아래쪽 정점(261, 262)는 상태 2를 나타낸다. 왼쪽 정점 (251, 261)은 격자에서 과거 상태를 나타내고, 오른쪽 정점(252, 262)는 새로운 상태를 나타낸다. 과거 상태(251, 261)에서 새로운 상태(252, 262)로 진행하는 각각의 가지(branch)들이 화살표로 도시되어있다. 각각의 상태 정점과 연관된 것은 오류 메트릭(error metrix : EM)이다. EM1c 는 정점(251)의 상태 1 과 연관되고, EM2c 는 정점(261)의 상태 2와 연관된다. 각각의 새로운 상태 정점과 연관된 것은 갱신된 오류 메트릭이다. EM1은 정점(252)의 새로운 상태 1 과 연관되고, EM2는 정점(262)의 새로운 상태 2 과 연관된다.8B is a grid for one de-interleaved symbol stream of the partial response channel with P (D) = 1-D. This grating helps to understand the operation of the
어떠한 특정 과거 상태에서부터, 격자는 등화기가 현재 입력되는 2 진 심볼 데이터 1(=) 을 받았다면, 가지를 따라 격자상의 다른 상태로 움직이고, 등화기가 2 진 심볼 데이터 0(=) 를 받았다면, 가지를 따라 같은 상태로 진행한다. 상태의 전이를 일으키는 이상적인 수신된 등화 신호의 값은 입력 신호를 수신했을 때 진행하게 될 격자상의 가지에 대괄호로 표시되어있다. 따라서, 상태 1의 정점 (251)에서 시작하여, 등화된 채널 데이터가 0 이면, 다음의 기호 시간에 상태 1에 남게되고, 정점(252)에서 끝나게된다. 이것은 등화기가 2 진 심볼 데이터 ()로서 이진수 0을 수신하였음을 의미한다. 등화된 채널 데이터가 값 +2를 가지면, 상태 2로 전이되고, 정점(262)에서 끝난다. 이것은 등화기가 2 진 심볼 데이터 ()로서 이진수 1을 수신하였음을 의미한다. 마찬가지로, 상태 2의 정점(261)에서 시작하여, 등화된 채널 데이터가 0 이면, 다음의 기호 시간에 상태 2에 남게되고, 정점(262)에서 끝나게된다. 이것은 등화기가 2 진 심볼 데이터 ()로서 이진수 0을 수신하였음을 의미한다. 등화된 채널 데이터가 값 -2를 가지면, 상태 1로 전이되고, 정점(252)에서 끝난다. 이것은 등화기가 2 진 심볼 데이터 ()로서 1을 수신하였음을 의미한다.From any particular past state, the grid is binary symbol data 1 (= ), Move along the branch to another state on the grid, and the equalizer equals binary symbol data 0 (= ), Proceed in the same state along the branches. The value of the ideal received equalization signal that causes the transition is indicated by square brackets on the branch on the grid that will proceed when the input signal is received. Thus, starting at
그러나, 실제의 검출기는, 자기 채널로부터 재생되는 이상적인 2 진 심볼 데이터 ()를 입력 신호로서 수신하기는 불가능하다. 따라서, 격자상의 각 가지에서, 가지 메트릭(branch metric) BM 이 계산된다. 각 가지에서, 실제의 수신된 등화된 채널 신호와 그 가지에 해당하는 이상적인 입력 신호간의 크기의 차이가 계산된다. 이 크기를 가지 메트릭 (BM) 이라 지칭하고, 과거에서 누적된 오류 메트릭과 같이 축적된다. 여기서 오류 메트릭은, 각각의 갱신될 오류 메트릭을 만들기 위한 각각의 그 가지에서의 원천 정점(source vertex)에 관련된다. 이 갱신된 오류 메트릭들은 가장 유망한 순서(most likely sequence)를 결정하는데 사용된다.However, real detectors are ideal for binary symbol data ( ) As an input signal is not possible. Thus, for each branch on the grid, a branch metric BM is calculated. In each branch, the difference in magnitude between the actual received equalized channel signal and the ideal input signal corresponding to that branch is calculated. This magnitude is referred to as a branch metric (BM) and accumulates like error metrics accumulated in the past. The error metric here relates to the source vertex at each branch to create each error metric to be updated. These updated error metrics are used to determine the most likely sequence.
새로운 심볼에 대하여, 상태 1을 나타내는 정점(321)에 도달하는 방법은 두 가지가 있다. 정점(251)에서 0 신호를 수신하거나, 정점(261)에서 -2 신호를 수신하는 것이다. 가지 메트릭 BM1은 정점(251)에서 정점(252)로 진행하는 가지에 대해 계산되고, 가지 메트릭 BM3는 정점(251)에서 정점(252)로 진행하는 가지에 대해 계산된다. 이 가지 메트릭들은 그들의 원천 정점에 관련된 각각의 오류 메트릭과 함께 누적된다. 즉, 가지 메트릭 BM1은 과거에서 누적된 오류 메트릭 EM1c와 같이 누적되어, 정점(251)에서 정점(252)로 진행하는 가지에 대한 갱신된 제 1 의 오류 메트릭 (EM1' = BM1 + EM1c)을 만들어낸다. 가지 메트릭 BM3은 현재 오류 메트릭 EM2c와 같이 누적되어, 정점(261)에서 정점(252)로 진행하는 가지에 대한 갱신된 제 2 의 오류 메트릭 (EM1'' = BM3 + EM2c)을 만들어 낸다. 여기서 제 1 및 제 2의 오류 메트릭, EM1' 및 EM1'', 중에서 보다 적은 값을 가지는 갱신된 오류 메트릭이 상태 1로 도달하는 좀 더 유망한 가지로 가정되고, 정점(252)에 대한 갱신된 오류 메트릭 EM1 으로서 선택된다.For the new symbol, there are two ways to reach the vertex 321 representing
마찬가지로, 가지 메트릭 BM2은 정점(251)에서 정점(262)로 진행하는 가지에 대해 계산되고, BM4는 정점(261)에서 정점(262)로 진행하는 가지에 대해 계산된다. 가지 메트릭 BM2는 현재 오류 메트릭 EM1c과 함께 누적되어, 정점(251)에서 정점(262)로 진행하는 가지에 대한 갱신된 오류 메트릭(EM2'=BM4+EM1c)을 만들어낸다. 가지 메트릭 BM4은 현재 오류 메트릭 EM2c와 같이 누적되어, 정점(261)에서 정점(262)로 진행하는 가지에 대한 갱신된 오류 메트릭(EM2"=BM4+EM2c)을 만들어 낸다. 보다 적은 값을 가지는 갱신된 오류 메트릭이 상태 2로 도달하는 좀 더 유망한 가지로 가정되고, 정점(262)에 대한 갱신된 오류 메트릭 EM2 가 된다. 즉, 보다 적은 오류 메트릭을 가진 정점이 가장 유망한 상태가 된다. 이러한 가장 유망한 상태가 누적되고, 도 10에 도시된바와같이, 연결되지않은 생존 경로는 차단하면서 최종적으로 생존한 경로만이 선택된다.Similarly, the branch metric BM2 is calculated for the branch that progresses from
이제 도 2을 참조하면, 위상 제어 루프의 위상 검출기(70) 및 루프 필터(80)의 상세 회로도가 도시된다.Referring now to FIG. 2, a detailed circuit diagram of the
위상 검출기(70)는 최우 순서 검출기(500)에서 생존한 신호를 이용하여 위상 오차를 검출하는 기능을 수행하는 부분으로, 최우 순서 검출기(500)로부터 라인(472, 482, 492)를 통하여 제공되는 생존한 신호(Xn-1, Xn, Xn+1)를 저장하는 한 세트의 세 개의 생존 신호 저장 레지스터(610, 620, 630)와 가산기(640) 및 곱셈기(650)를 포함한다.The
제 1 레지스터(610)와 제 3 레지스터(630)의 출력은 각기 감산기(640)의 입력으로 제공되며, 제 2 레지스터(620)의 출력은 에러 신호를 출력하는 에러 신호 생성기(55)에 제공된다. 감산기(640)는 제 1 및 제 3 레지스터(610, 630)의 출력을 감산하여 감산된 생존 신호의 위상차 신호(Xn+1-Xn-1)를 곱셈기(650)의 일 입력으로 제공한다. 곱셈기(650)는 타 입력 신호로서 감산기(55)로부터 수신된 에러 신호(e)를 위상차 신호에 곱함으로써 위상 오차 신호(Zk)를 출력한다. 상술한 동작을 수행하는 위상 검출기(70)의 동작은 하기 수학식 5와 같이 표현될 수 있다.The outputs of the
위상 검출기(70)에서 생성된 위상 오차 신호(Zk)는 루프 필터(80)로 제공된다.The phase error signal Z k generated at the
루프 필터(80)는 위상 검출기(70)의 출력으로부터 고주파 성분이나 잡음을 제거하는 기능을 수행하며, 필터 상수(α)와 위상 오차 신호(Zk)를 곱셈하는 제 1 곱셈기(670), 필터 상수(β)와 위상 오차 신호(Zk)를 곱셈하는 제 2 곱셈기(680), 제 2 곱셈기(680)의 출력과 지연기(700)의 출력을 가산하는 제 1 가산기(690), 제 1 가산기(690)의 출력과 제 1 곱셈기(670)의 출력을 가산하는 제 2 가산기(710)로 구성된다. 상술한 동작을 수행하는 루프 필터(80)는 하기 수학식 6으로 표현되는 출력(τk)을 생성한다.The
루프 필터(80)의 출력(τk)은 다음단의 D/A 변환기(170)에의해 아날로그 전압으로 변환된 다음 전압 제어 발진기(180)로 제공된다.The output τ k of the
도 3를 참조하면, FFE(30)와 DFE(40)의 상세 구성이 도시된다.Referring to Fig. 3, a detailed configuration of the
FFE(30)는 유한 응답 필터(finite impulse response : FIR) 구조의 일종인 트랜스버설(transversal) 형태로 이루어져있다. 즉, A/D 변환기(16)로부터 라인(25)을 통하여 출력된 샘플링된 신호 "Xn"(=n 번째 신호)을 순차적으로 지연하는 탭형 지연 라인(tapped delay line)(210)과 각각의 지연 라인(210)에서 지연된 신호를 계수 갱신부(35)로부터 라인(37)을 통하여 제공된 적응적 필터 계수 "Cn" 에 각기 곱하는 곱셈기 블록(220)과 곱셈기 블록(220)내 각각의 곱셈기의 출력을 가산하는 가산기(225)로 구성된다. 가산기(225)의 출력은 가산기(50)(도 1 참조)의 제 1 입력으로 제공된다.The
마찬가지로, DFE(40)는 FFE(30)와 동일한 유한 응답 필터 구조로 이루어져있다. 본 발명에서 구성된 DFE(40)은 최우순서 검출기(60)에서 생존한 데이터 값인 "1", "0", "-1" 값들만을 곱하기 때문에 풀 비트 곱셈기 구성보다 간단한 적은 수의 게이트로써 간단한 구조로 구성할 수 있다. 이 DFE(40)은 최우 순서 검출기(60)의 출력(482)을 순차적으로 지연하는 탭형 지연 라인(tapped delay line)(230)과 각각의 지연 라인(230)에서 지연된 신호를 계수 갱신부(45)로부터 라인(47)을 통하여 제공된 적응 필터 계수 "Bn"(=n 번째 필터 계수)에 각기 곱하는 곱셈기 블록(240)과 곱셈기 블록(240)내 각각의 곱셈기의 출력을 가산하는 가산기(245)로 구성된다. 가산기(245)의 출력은 가산기(50)의 제 2 입력으로 제공된다. 가산기(50)의 출력은 도 1을 참조하여 설명된 바와같이 라인(52)을 통하여 최우순서 결정기(60)로 제공된다.Similarly, the
도 4는 필터계수 갱신부(35, 45)의 상세구성으로서, 이 도시되며, 동 도면에서는 단지 하나의 구성만을 도시한다.FIG. 4 shows a detailed configuration of the filter
곱셈기(202)는 수렴 상수값()에 감산기(55)로부터의 에러 신호(e)를 곱한다. 곱셈기(202)의 출력은 곱셈기(204)에서 FFE(30)또는 DFE(40)로부터 제공되는 n-1 번째의 입력 신호(Xn-1)와 곱해진다. 곱셈기(204)의 출력은 가산기(206)에서 초기 필터계수 갱신부(214)로부터 제공되는 이전의 필터 계수(Cn-1(또는 Bn-1))와 가산됨으로써 갱신될 필터 계수 Cn(또는 Bn)이 구해진다. 가산기(206)에의해 갱신된 필터 계수 Cn(또는 Bn)는 지연기(212)를 통하여 FFE(30) 또는 DFE(40)로 제공된다.
상술한 필터계수 갱신부(35, 45)의 동작에 의해 생성되는 필터 계수 Cn(또는 Bn)는 하기 수학식 7 및 수학식 8과 같이 표현될 수 있다.The filter coefficient C n (or B n ) generated by the above-described operation of the filter
초기 상태에서, 초기 계수 갱신부(214)는 MCU(90)로부터의 초기 계수로드 (INITIAL LOAD) 제어신호에 따라 초기 필터 계수 데이터를 수신하며, 홀드 스위치(208)는 MCU(90)로부터의 초기 계수로드 (INITIAL LOAD) 제어신호에 따라 초기 계수 갱신부(214)로부터 궤환된 초기 계수를 지연기(212)를 경유하여 선택적으로 초기 계수 갱신부(214)로 제공한다. 초기 계수 갱신부(214)로부터 FFE 및 DFE 계수 갱신부(35) 및 (45)로 제공되는 초기 필터 계수는 적응형 등화기 필터의 초기 수렴 속도를 높이기위하여 기존의 수렴된 계수 값을 받아 사용하게된다. 즉, 기존의 수렴된 값을 사용함으로써 보다 빨리 안정된 필터 계수를 찾도록 지원한다.In the initial state, the
이제 도 5을 참조하면, 본 발명에 따른 최우순서 검출기(60)의 상세 블록구성도가 도시된다. 최우 순서 검출기(60)는 가지 메트릭을 생성하는 가지 메트릭 생성부(310)와, 가지 메트릭 비교부(330)와, 차이 평가량 지연부(400)와 생존 경로 결정기(500)를 포함한다.Referring now to FIG. 5, a detailed block diagram of the
가지 메트릭 생성부(310)는 MCU(90)로부터 신호 반전부(320)를 통해 제공되는 이상적인 등화 신호의 기준 레벨(+2, 0, -2)을 적응형 결정궤환 등화부(200)로부터 라인(52)를 통하여 제공되는 등화된 출력(in)으로부터 감산하는 제 1 및 제 2 감산기(312, 314)와, 제 1 및 제 2 감산기(312, 314)의 출력에 대하여 절대치를 계산하여 가지 메트릭(BM1, BM2, BM3, BM4)을 생성하는 제 1 내지 제 3 절대치 회로(322, 324, 326)를 구비한다. 제 1 감산기(312)의 출력은 제 1 절대치 회로(322)에 연결되고, 등화된 출력(in)은 제 2 절대치 회로(324)에 연결되며, 제 2 감산기(314)의 출력은 제 3 절대치 회로(326)에 연결된다.The branch
제 1 절대치 회로(322)는 기준 등화신호 레벨 "-2" 에 대한 등화채널신호의 절대치 차(|-2.0 - in|)를 가지 메트릭(BM3)으로서 생성하고, 제 2 절대치 회로(324)는 기준 등화 신호 레벨 "0"에 대한 등화 채널신호의 절대치 차(|0.0 - in|)를 가지 메트릭(BM1, BM4)로서 생성하며, 제 3 절대치 회로(326)는 기준 등화신호 "+2"에 대한 등화 채널 신호의 절대치 차(|+2.0 - in|)를 가지 메트릭(BM2)으로서 생성한다. 각각의 제 1 내지 제 3 절대치 회로(322, 324, 326)에 의해 생성된 가지 메트릭은 비교부(330)로 제공된다.The first
비교부(330)는 가지 메트릭 생성부(310)로부터 제공된 가지 메트릭을 이용하여 다이코드 격자의 각 상태에 대한 오류 메트릭(EM1, EM2)을 생성한다. 예로, 하기 수학식 9는 (BM1 + EM1c) 및 (BM3 + EM2c) 중에서 작은 에러 값을 갖는 오류 메트릭(EM1)을 찾는 과정이며, 수학식 10는 (BM2 + EM1c) 및 (BM4 + EM2c) 중에서 작은 에러 값을 갖는 오류 메트릭(EM2)을 찾는 과정을 표현한 수학식이다.The
여기서 오류 메트릭(EM1)과 (EM2)간의 차(EM2 - EM1)를 평가하는 변수를차이 평가량 ("DEM")으로 정의하면 하기 수학식 11과 같이 표현된다.Herein, a variable for evaluating the difference EM2 to EM1 between the error metric EM1 and EM2 is defined as a difference evaluation amount (“DEM”).
여기서 오류 메트릭(EM1)의 결정을 위하여 수학식 9를 다시 쓰면 하기 수학식 12와 같다.Rewriting Equation 9 to determine the error metric EM1 is shown in
마찬가지로, 오류 메트릭 EM2의 결정을 위하여 수학식 10을 다시 쓰면 하기 수학식 13과 같이 표현된다.Similarly, if the
비교부(330)에서 제 1 가산기(332)는 수학식 12를 계산하는데 사용되며, 제 1 가산기(332)로부터의 출력은 제 1 선택기(336)와 제 1 비교기(342)로 제공된다. 제 1 비교기(342)는 제 1 가산기(332)의 출력과 제 2 절대치 회로(324)의 출력을 비교하여, 그 결과를 제 1 선택기(336)와 다음단의 생존 경로 저장/갱신 모듈(500)의 멀티플렉서 제어 신호(SS1)로서 출력한다.In the
한편, 제 2 가산기(334)는 수학식 13를 계산하는데 사용되며, 제 2 가산기(334)의 출력은 제 2 선택기(338)와 제 2 비교기(344)로 제공된다. 제 2 비교기(342, 344)의 출력 신호는 제 2 선택기(338)와 다음단의 생존 경로 저장/갱신 모듈(500)의 멀티플렉서 제어신호(SS2)로서 제공된다.Meanwhile, the
그 동작에 있어서, 제 1 비교기(342)에서 제 2 절대치 회로(324)의 출력 (BM1)이 제 1 가산기(332)의 출력(DEMc + BM3)보다 작으면, 제어신호(SS1)는 "0"로서 선택기(336)에 제공되어 (BM1)이 선택적으로 출력되게 하고, (BM1)가 (DEMc + BM3)보다 크면, 제어신호(SS1)는 "1"로서 선택기(336)에 제공되어 (DEMc + BM3)가 선택적으로 출력되게 한다. 마찬가지로, 제 2 비교기(344)에서 제 3 절대치 회로(326)의 출력(BM2)이 제 2 가산기(334)의 출력(DEMc + BM4)보다 작으면, 제어신호(SS2)는 "0"로서 선택기(338)로 제공되어 (BM2)가 선택적으로 출력되게 하고, (BM2)가 (DEMc + BM4)보다 크면, 제어신호(SS2)는 "1"로서 선택기(338)로 제공되어 (DEMc + BM4)가 선택적으로 출력되게 한다.In the operation, when the output BM1 of the second
제 1 및 제 2 비교기(342, 344)의 제어 신호(SS1 및 SS2)에 의한 제 1 및 제 2 선택기(336, 338)의 출력은 감산기(350)에 입력되어 차이 평가량(DEM), 즉 (EM2 - EM1)을 생성한다. 감산기(350)의 출력은 도 6의 차이 평가량 지연부(400)와 생존 경로 결정기(500)로 제공된다.The outputs of the first and
도 6를 참조하면, 차이 평가량 지연부(400)의 상세 구성이 도시된다.Referring to FIG. 6, the detailed configuration of the difference evaluation
차이 평가량 지연부(400)에서, 멀티플렉서(420)의 일입력단은 라인(356)을 통하여 제공되는 감산기(350)의 출력과 (1-D) 지연기(426)의 출력에 연결되고, 멀티플렉서(430)의 타입력단은 감산기(350)의 출력과 지연기(436)의 출력에 연결되어 있다. 멀티플렉서(420)의 출력은 AND 게이트(422)의 제 1 입력에 연결된다. AND 게이트(422)의 제 2 입력은 클리어 신호(CLR)에 연결되며, 그의 출력은 멀티플렉서(424)의 제 2 입력단에 연결된다. 멀티플렉서(424)의 출력은 지연기(426)에 연결된다. 지연기(426)의 출력은 멀티플렉서(420, 424)의 제 1 입력단과 멀티플렉서(470)의 제 1 입력단에 연결된다.In the difference evaluation
마찬가지로, 멀티플렉서(430)의 출력은 AND 게이트(432)의 제 1 입력에 연결된다. AND 게이트(432)의 제 2 입력은 클리어 신호(CLR)에 연결되며, 그의 출력은 멀티플렉서(434)의 제 1 입력에 연결된다. 멀티플렉서(434)의 출력은 지연기(436)에 연결된다. 지연기(436)의 출력은 멀티플렉서(430, 434)의 제 2 입력단과 출력 멀티플렉서(470)의 제 2 입력단에 연결된다.Similarly, the output of
한편, MCU(90)로부터의 신호(INITIAL LOAD)는 인버터(412)를 통하여 멀티플렉서(414)의 제어신호 입력단에 연결된다. 멀티플렉서(414)의 출력은 지연기(416)에 연결되고, 지연기(416)의 출력은 인버터(418)와 멀티플렉서(414)의 제 2 입력단에 연결되며, 인버터(418)의 출력은 멀티플렉서(414)의 제 1 입력단에 연결되며, 멀티플렉서(420, 430, 470)의 제어신호로서 사용된다.Meanwhile, the signal INITIAL LOAD from the
이제 도 7을 참조하면, 생존경로 결정기(500)의 상세 구성도가 도시된다. 도시된 바와같이, 생존경로 결정기(500)는 생존 경로 선택 모듈(510)과 판정신호 생성부(560)을 구비한다.Referring now to FIG. 7, a detailed schematic diagram of survival path determiner 500 is shown. As shown, the survival path determiner 500 includes a survival
생존경로 선택모듈(510)은 제 1 및 제 2 상태의 생존경로를 결정하는 다단의 생존경로 저장/갱신부(420, 430, 440)를 포함한다. 각각의 생존경로 저장/갱신부(420, 430, 440)는 제 1 상태의 생존경로를 결정하는 멀티플렉서(421), (431), (441) 및 경로 메모리(423), (433), (443)와 제 2 상태의 생존경로를 결정하는 2-입력 멀티플렉서(422), (432), (442) 및 경로 메모리(425), (434), (444)를 포함한다. 또한, 생존경로 선택모듈(510)은 제 1 상태의 경로 메모리(423, 433, 443)의 출력에 각기 연결된 경로 메모리(425, 435, 445)와 제 2 상태의 경로 메모리(425, 434, 444)의 출력에 각기 연결된 경로 메모리(426, 436, 446)를 더 포함함으로써 경로 메모리 쌍을 구성한다.The survival
부분 응답 IV 의 경우, 짝수와 홀수 번째 부호열은 각기 짝수와 홀수번째 부호열에 의해서만 영향을 받으므로 별개로 분리하여 각각 비터비 알고리즘을 적용하여 최종적으로 멀티플렉서에서 합쳐지게 된다. 따라서, 제 1 상태의 경로 메모리 쌍(423, 425), (433, 435), (443, 445)와 제 2 상태의 경로 메모리 쌍(424, 426), (434, 436), (444, 446)내 각각의 경로 메모리는 짝수와 홀수를 하나의 멀티플렉서를 사용함으로써 게이트 수를 줄일수있다. 본 발명의 장점은 이와같이 경로 메모리쌍을 사용하여 짝수와 홀수번째 신호의 생존 경로를 교번적으로 저장 및 갱신하는데 사용되며, 이들 메모리 쌍은 하나의 시프트 레지스터로서 구성될 수도 있다.In the case of partial response IV, even and odd-numbered code strings are affected only by the even- and odd-numbered code strings, respectively, so that they are separately separated and applied to the multiplexer. Thus, path memory pairs 423, 425, 433, 435, 443, 445 in the first state and path memory pairs 424, 426, 434, 436, 444, 446 in the second state. Each path memory in i) can reduce the number of gates by using an even and odd multiplexer. The advantage of the present invention is thus used to alternately store and update the surviving paths of even and odd signals using path memory pairs, which may be configured as one shift register.
생존 경로 선택 모듈(510)내에서 제 1 상태의 생존경로를 선택하는 각각의 멀티플렉서(421, 431, 441)의 제어 단자는 오류메트릭 생성부(330)로부터 라인(352)을 통해 제공된 선택신호(SS1)에 연결되어있으며, 2-입력 멀티플렉서(421)의 입력은 제 1 상태의 신호 0와 -2를 제공하는 신호원에 연결되고, 2-입력 멀티플렉서(431)의 입력은 경로 메모리(425, 426)의 출력에 연결되고, 2-입력 멀티플렉서(441)의 입력은 경로 메모리(435, 436)의 출력에 연결되는 방식으로 구성되어 있다. 마찬가지로, 생존 경로 선택 모듈(510)내에서 제 2 상태의 생존경로를 선택하는 각각의 멀티플렉서(422, 432, 442)의 제어단자는 비교부(330)로부터 라인(354)을 통해 제공된 선택 신호(SS2)에 연결되어 있으며, 2-입력 멀티플렉서(422)의 입력은 제 2 상태의 신호 0와 +2를 제공하는 신호원에 연결되고, 2-입력 멀티플렉서(432)의 입력은 경로 메모리(426, 425)의 출력에 연결되고, 2-입력 멀티플렉서(442)의 입력은 경로 메모리(436, 435)의 출력에 연결되는 방식으로 구성되어있다.The control terminals of the
최종단의 생존경로 저장/갱신부(440)의 경로 메모리(445, 446)의 출력은 멀티플렉서(450)의 입력에 연결되며, 멀티플렉서(450)의 제어신호 입력단에는 부호비트 판별기(360)의 출력이 라인(370)을 통하여 연결되어 있다.The output of the
부호비트 판별기(360)는 라인(358)을 통하여 제공된 차이평가량(DEM)의 크기를 부호(sign)로서 판단하는 기능을 수행한다. 달리 말해서, 2의 보수 값으로 출력되는 데이터는 데이터의 최상위 비트(MSB)가 "1"이면, 음수이고, "0"이면 양수로서 판단된다. 즉, 차이 평가량(DEM)이 0 보다 크면, 부호비트 판별기(360)는 부호비트로서 0을 출력하며, 차이평가량(DEM)이 0 보다 작으면, 부호비트 판별기(360)는 부호 비트로서 1을 출력한다. 부호비트 판별기(360)에 의해 판별된 부호비트는 라인(370)을 통하여 멀티플렉서(450)를 제어하는 선택제어신호로서 제공된다.The
생존경로 선택모듈(500)의 동작을, 예를 들어, 헤드 드럼으로부터 홀수번째 재생되는 신호에 대하여 설명하면 다음과 같다.The operation of the survival
도 9a에서, 생존경로 결정기(500)에의해 생성된 상태도가 도시된다. 이 도면에서 알 수 있는 바와같이, 생존경로 결정기(500)에 의해 매 심볼 타임에서 생성된 선택신호 SS1 및 SS2 는 하기 표 2와 같다.In FIG. 9A, a state diagram generated by the survival path determiner 500 is shown. As can be seen in this figure, the selection signals SS1 and SS2 generated at every symbol time by the survival path determiner 500 are shown in Table 2 below.
이와 같이 생존경로는 경로 메모리를 통하여 이어지지 않는 경로는 삭제되면서 수렴되어가며, 도 9b에서는 점선의 경로가 생존하고 실선의 경로가 삭제된 결과를 도시한다. 생존경로의 삭제는 두 개의 경로 메모리에 생존된 값만으로 채워지는 것을 의미한다.As such, the path that does not lead through the path memory converges while being deleted. In FIG. 9B, the path of the dotted line survives and the path of the solid line is deleted. Deleting a survival path means that the two path memories are filled with only surviving values.
상술한 바와 마찬가지로 헤드 드럼으로부터 짝수번째 재생되는 신호에 대하여도 동일한 동작이 실행되며 그에 대한 상세한 설명은 생략된다.As described above, the same operation is performed on the even-numbered signal reproduced from the head drum, and detailed description thereof is omitted.
결과적으로, 멀티플렉서(450)는 제 1 및 제 2 상태의 경로 메모리(445, 446)로부터 제공된 생존코드 값(±2, 0)을 부호비트 판별기(370)로부터의 제어 신호에 따라 선택적으로 "±2"는 1 로서 "0"는 "0" 로서 출력함으로써 검출된 비트를 출력하게 된다.As a result, the
한편, 판정신호 생성부(560)에서, 멀티플렉서(462)의 출력은 지연기(464)에 연결되며, 지연기(464)의 출력은 멀티플렉서(466)에 연결되며, 멀티플렉서(466)의 출력은 지연기(467)에 연결된다. 멀티플렉서(462) 및 (466)는 라인(358)을 통해 제공된 제어 신호(INITIAL LOAD)에 의해 제어된다.On the other hand, in the
경로 메모리(423, 424)의 출력은 멀티플렉서(470)에 연결되고, 경로 메모리 (425, 426)의 출력은 멀티플렉서(480)에 연결되고, 경로 메모리 (433, 434)의 출력은 멀티플렉서(490)에 연결된다. 멀티플렉서(470) 및 (490)는 지연기(464)의 출력에 의해 제어되며, 멀티플렉서(480)는 지연기(467)의 출력에 의해 제어되도록 구성된다.The output of the
멀티플렉서(470, 480, 490)의 출력은 각기 라인(472, 482, 492)을 통하여 위상제어회로(100)의 위상 검출기(70)(도 2 참조)에 제공된다.The outputs of the
이상 설명한 바와같이, 본 발명에 따라서 등화기를 전비트 가산기의 구성이 아닌 보다 간단한 구성으로 설계하는 것이 가능해지며, 자기 채널로부터 재생된 신호로부터 소스 신호의 검출이 보다 정확해지는 장점이 제공된다.As described above, according to the present invention, it is possible to design the equalizer in a simpler configuration rather than in the configuration of the full bit adder, and the advantage that the detection of the source signal from the signal reproduced from the magnetic channel is more accurate is provided.
Claims (8)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970027169A KR100253735B1 (en) | 1997-06-25 | 1997-06-25 | Synchronous partial response iv channel data detector in a digital vcr |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970027169A KR100253735B1 (en) | 1997-06-25 | 1997-06-25 | Synchronous partial response iv channel data detector in a digital vcr |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990003318A KR19990003318A (en) | 1999-01-15 |
KR100253735B1 true KR100253735B1 (en) | 2000-06-01 |
Family
ID=19511131
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970027169A KR100253735B1 (en) | 1997-06-25 | 1997-06-25 | Synchronous partial response iv channel data detector in a digital vcr |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100253735B1 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3860369B2 (en) * | 1999-03-17 | 2006-12-20 | パイオニア株式会社 | Decision feedback equalizer in digital signal reception system. |
JP2000306336A (en) * | 1999-04-19 | 2000-11-02 | Sony Corp | Waveform equalization apparatus, optimization method for waveform equalization apparatus, and data reproducing apparatus |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970004524A (en) * | 1995-06-30 | 1997-01-29 | EPR4 post-processor for sampling data detection |
-
1997
- 1997-06-25 KR KR1019970027169A patent/KR100253735B1/en not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970004524A (en) * | 1995-06-30 | 1997-01-29 | EPR4 post-processor for sampling data detection |
Also Published As
Publication number | Publication date |
---|---|
KR19990003318A (en) | 1999-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100244767B1 (en) | Selective sync/async partial responsive channel data detector of a digital magnetic recording/reproducing system | |
JP3157838B2 (en) | Noise prediction maximum likelihood (NPML) detection method and apparatus based thereon | |
JP3540329B2 (en) | Apparatus and method for noise prediction maximum likelihood detection | |
US6744580B2 (en) | Method and apparatus for reproducing data and method and apparatus for recording and/or reproducing data | |
US6791776B2 (en) | Apparatus for information recording and reproducing | |
KR100189906B1 (en) | Viterbi decoding method and circuit | |
KR20010075493A (en) | Detection apparatus | |
US6320916B1 (en) | Digital magnetic recording/reproducing apparatus | |
US5805478A (en) | Data detection method and apparatus in data storage device | |
KR100253735B1 (en) | Synchronous partial response iv channel data detector in a digital vcr | |
EP0637024A2 (en) | Magnetic reproducing apparatus with partial response decoder | |
JP3331818B2 (en) | Digital information reproducing device | |
KR100244768B1 (en) | Asynchronous partial responsive data detector of a digital magnetic recording/reproducing system | |
JP3653391B2 (en) | Viterbi detector and digital magnetic recording / reproducing apparatus using the same | |
JP3858362B2 (en) | Decoding apparatus and method, and data reproducing apparatus | |
JPH09330564A (en) | Digital information reproducing equipment | |
JPH0767062B2 (en) | Automatic equalizer for digital signal recording / reproducing device | |
KR100238322B1 (en) | Viterbi detection method and device | |
JP3301691B2 (en) | Digital information playback device | |
JPH06267203A (en) | Detecting device for reproduced data | |
JP3674142B2 (en) | Digital information reproducing apparatus and maximum likelihood decoding apparatus | |
KR100257730B1 (en) | Adaptive equalizer for dvcr | |
JPH10198913A (en) | Decision feedback equalization method and decision feedback equalizer | |
JP2764910B2 (en) | Equalization / decoding device | |
JP2625831B2 (en) | Decryption device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030107 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |