KR100252981B1 - 브이씨알의 디지털 기록/재생장치 - Google Patents

브이씨알의 디지털 기록/재생장치 Download PDF

Info

Publication number
KR100252981B1
KR100252981B1 KR1019980001745A KR19980001745A KR100252981B1 KR 100252981 B1 KR100252981 B1 KR 100252981B1 KR 1019980001745 A KR1019980001745 A KR 1019980001745A KR 19980001745 A KR19980001745 A KR 19980001745A KR 100252981 B1 KR100252981 B1 KR 100252981B1
Authority
KR
South Korea
Prior art keywords
signal
clock
generated
sync
accordance
Prior art date
Application number
KR1019980001745A
Other languages
English (en)
Other versions
KR19990066107A (ko
Inventor
최만출
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019980001745A priority Critical patent/KR100252981B1/ko
Publication of KR19990066107A publication Critical patent/KR19990066107A/ko
Application granted granted Critical
Publication of KR100252981B1 publication Critical patent/KR100252981B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/46Controlling, regulating, or indicating speed
    • G11B15/467Controlling, regulating, or indicating speed in arrangements for recording or reproducing wherein both record carriers and heads are driven
    • G11B15/473Controlling, regulating, or indicating speed in arrangements for recording or reproducing wherein both record carriers and heads are driven by controlling the speed of the heads
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B20/1201Formatting, e.g. arrangement of data block or words on the record carriers on tapes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/90Tape-like record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

브이씨알의 디지털 기록/재생장치는 종래의 회로를 단순화하여 회로 구성에 드는 비용을 절감하도록 하기 위한 것으로서, 헤드 H1, H2, H3, H4로 구성된 드럼과, 제 1 및 제 2 디지털 기록/재생부를 구비한 브이씨알의 디지털 기록/재생장치에 있어서, 유저의 모드 선택에서 따라 상기 회로 전체의 소정 클럭을 발생하는 제 1 클럭 발생수단과, 상기 제 1 클럭 발생수단에서 발생된 제 1 소정 클럭에 맞춰 H/SW 신호에 따라 기록시 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 재생시 제 1 디지털 기록/재생부의 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 1 선입선출수단과, 상기 제 1 클럭 발생수단에서 발생된 제 1 소정 클럭에 맞춰 H/SW 신호에 따라 기록시 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 재생시 제 2 디지털 기록/재생부의 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 2 선입선출수단과, 상기 제 1 클럭 발생수단에서 발생된 제 1 소정 클럭에 맞춰 H/SW 신호에 따라 제 1 및 제 2 선입선출수단에서 출력된 신호를 스위칭하는 스위칭수단과, 상기 스위칭수단의 스위칭에 따라 제 1 및 제 2 선입선출수단에서 출력된 신호를 제 1 클럭 발생수단에서 발생된 제 소정 클럭에 맞춰 H/SW 신호에 따라 신호처리하여 메모리에 저장한 후 이를 인출하여 제 1 클럭 발생수단에서 발생된 제 2 소정 클럭에 맞춰 출력하는 포맷수단으로 구성됨에 그 요지가 있다.

Description

브이씨알의 디지털 기록/재생장치
본 발명은 디지털 기록/재생장치에 관한 것으로, 특히 회로의 구성을 단순화시킨 디지털 기록/재생장치에 관한 것이다.
고화질(High De) 방송이 진행됨에 따라 HD 방송을 녹화 재생하는 VCR의 필요성이 대두되었다.
최근에 HD 방송의 경향은 디지털 HD 방식이 주류를 이루어 가고 있다.
디지털 데이터를 기록/재생하는 디지털 VCR은 기록할 수 있는 데이터 전송율(data rate)이 통상 테이프, 헤드, 상대 속도 등의 요소에 의해서 결정된다.
HD 방송과 같은 높은 데이터 전송율을 기록하기 위해서는 헤드, 테이프, 상대 속도 등을 고밀도 기록 가능하게 하거나 기록하는 채널(channel)의 숫자를 늘리는 방법이 고려된다.
이하, 종래 기술에 따른 디지털 기록/재생장치에 대하여 첨부한 도면을 참조하여 설명하면 다음과 같다.
도 1 은 종래 기술에 따른 2 채널 VCR의 헤드 구조를 나타낸 도면으로, 서로 다른 방위(Azimuth)의 헤드 H1, H2가 쌍(pair)으로 되어 있고 180도 위치에 또 다른 헤드 H3, H4가 형성된다.
도 2 는 도 1 의 헤드 배치에 따라 기록할 경우의 HD 트랙의 형성을 나타낸 도면이고, 도 3 은 도 1 의 2 채널을 이용한 VCR의 디지털 기록/재생장치를 나타낸 구성도로서, 헤드 H1, H3으로부터 읽어들인 신호를 증폭하는 제 1 증폭기와 상기 증폭된 신호의 주파수 특성 등의 열화를 보상하는 제 1 등화기와 상기 보상된 신호로부터 원래의 데이터를 복원하는 제 1 데이터 복원부로 구성된 제 1 디지털 기록/재생부(1)와, 상기 제 1 디지털 기록/재생부(1)의 테이프 기록/재생에 맞는 형태로 된 데이터를 원래의 신호로 복원하는 제 1 포맷터(2)와, 상기 제 1 포맷터(2)의 신호를 저장하는 제 1 메모리(3)와, 헤드 H2, H4부터 읽어들인 신호를 증폭하는 제 2 증폭기와 상기 증폭된 신호의 주파수 특성 등의 열화를 보상하는 제 2 등화기와 상기 보상된 신호로부터 원래의 데이터를 복원하는 제 2 데이터 복원부로 구성된 제 2 디지털 기록/재생부(4)와, 상기 제 2 디지털 기록/재생부(4)의 테이프 기록/재생에 맞는 형태로 된 데이터를 원래의 신호로 복원하는 제 2 포맷터(5)와, 상기 제 2 포맷터(5)의 신호를 저장하는 제 2 메모리(6)와, 상기 제 1 및 제 2 포맷터(2)(5)의 신호를 재생시 한 채널의 HD 신호로 결합하고 기록시 분리하는 디멀티플렉서(7)와, 유저의 모드 선택에서 따라 상기 회로 전체의 소정 클럭을 제공하는 클럭 발생부(8)와, 상기 디멀티플렉서(7)의 신호와 외부기기를 인터페이스하는 인터페이스부(9)로 구성된다.
도 4 는 도 1 의 HD 기록율이 1/2인 경우(SD)의 트랙 형태를 나타낸 도면이고, 도 5a 내지 도 5g 는 도 1 의 HD 모드의 각 헤드의 출력과 제 1 및 제 2 포맷터의 신호처리 상태를 나타낸 도면이고, 도 6a 내지 도 6g 는 도 1 의 SD 모드의 각 헤드의 출력과 제 1 및 제 2 포맷터의 신호처리 상태를 나타낸 도면이다.
이와 같이 구성된 종래 기술에 따른 디지털 기록/재생장치의 동작을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도 1 에 도시된 바와 같이 형성된 헤드 H1, H2는 아지무스(Azimuth)를 갖고 또한 헤드 H3, H4도 아지무스(Azimuth)를 갖는다.
아울러 상기 헤드 H1, H2는 동일한 시간에 동작하고 헤드 H3, H4도 또한 같은 시간에 동작한다.
이때의 드럼(Drum) 1회전당 트랙(Track) 수는 4 트랙이다.
그리고 헤드 H1, H3(헤드 H2, H4)는 동일한 시각에 신호를 출력하지 않으므로 하나의 신호처리 회로로 처리 가능하여 이를 채널(channel) 1(채널 2)이라 한다.
이때 테이프의 스피드(st)는 헤드의 폭, 드럼의 속도 등에 의해 결정된다.
상기 헤드 H1, H2, H3, H4는 유저의 HD 또는 SD 모드 선택에 따라 HD 모드일 경우는 상기 헤드 H1, H2, H3, H4가 모두 동작되고 SD 모드일 경우는 헤드 H1, H2 또는 헤드 H3, H4만 동작한다.
먼저, 유저가 도 4 에 도시된 바와 같이 H1, H2, ···, H1, H2, ···로 테이프에 기록된 신호를 SD 규격으로 재생하기 위하여 SD 모드를 선택하였다면 헤드 H3, H4(또는 H1, H2)는 오프시킨 후 채널 1에서의 제 1 디지털 기록/재생부(1)내 제 1 증폭기는 헤드 H1로부터 읽어들인 신호를 소정 레벨로 증폭하여 출력한다.
아울러 채널 2에서의 제 2 디지털 기록/재생부(4)내 제 2 증폭기는 헤드 H2로부터 일어들인 신호를 소정 레벨로 증폭하여 출력한다.
여기서 채널 1 은 드럼의 회전 위상을 나타내는 신호인 H/SW 신호가 하이인 구간 동안, 채널 2 는 드럼의 회전 위상을 나타내는 신호인 H/SW 신호가 로우인 구간 동안 데이터를 기록/재생하는 것을 가르킨다.
그러면 제 1 및 제 2 등화기는 상기 제 1 및 제 2 증폭기에서 증폭된 신호의 주파수 특성 등의 열화를 보상하여 각각 출력한다.
이에 따라 제 1 및 제 2 데이터 복원부는 상기 제 1 및 제 2 등화기에서 보상되어 각각 출력된 신호로부터 원래의 데이터를 복원하여 각각 출력한다.
상기 유저의 SD 모드 선택에 따라 클럭 발생부(8)는 상기 SD 모드에 맞는 소정 클럭(X1)을 발생한다.
그러면 제 1 포맷터(2)는 상기 클럭 발생부(8)에서 발생된 클럭(X1)에 맞춰 입력되는 H/SW 신호에 따라 상기 제 1 디지털 기록/재생부(1)에서 출력된 신호를 테이프 기록/재생에 맞는 형태로 변환하여 제 1 메모리(3)에 저장한 후 이를 인출하여 SD 신호로 복원하여 출력한다.
즉, 제 1 포맷터(2)는 상기 클럭 발생부(8)에서 발생된 클럭(X1)에 맞춰 도 5a 에 도시된 바와 같은 H/SW 신호에 따라 도 5b 에 도시된 바와 같은 헤드 H1에 의해 재생된 신호를 신호처리하여 제 1 메모리(3)에 저장한 후 이를 인출하여 도 5f 에 도시된 바와 같은 SD 신호로 복원하여 출력한다.
이때 H3는 오프되어 있기 때문에 도 5d 에 도시된 바와 같이 상기 헤드 H3으로부터는 아무 신호도 없게 된다.
여기서 SD 신호는 HD 신호의 1/2이다.
아울러 제 2 포맷터(5)는 상기 클럭 발생부(8)에서 발생된 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 2 디지털 기록/재생부(4)의 테이프 기록/재생에 맞는 형태로 된 데이터를 신호처리하여 제 2 메모리(6)에 저장한 후 이를 인출하여 SD 신호로 복원하여 출력한다.
즉, 제 2 포맷터(5)는 상기 클럭 발생부(8)에서 발생된 클럭(X1)에 맞춰 도 5a 에 도시된 바와 같은 H/SW 신호에 따라 도 5c 에 도시된 바와 같은 헤드 H2에 의해 재생된 신호를 신호처리하여 제 2 메모리(6)에 저장한 후 이를 인출하여 도 5g 에 도시된 바와 같이 SD 신호로 복원하여 출력한다.
이때 헤드 H4는 오프되어 있기 때문에 도 5e 에 도시된 바와 같이 상기 헤드 H3으로부터는 아무 신호도 없게 된다.
이후 상기 디멀티플렉서(7)는 제 1 및 제 2 포맷터(2)(5)의 신호를 한 채널의 SD 신호로 결합하여 출력한다.
그러면 인터페이스부(9)는 상기 디멀티플렉서(7)의 신호를 외부기기와 인터페이스한다.
한편, 유저가 도 2 에 도시된 바와 같이 H1, H2, H3, H4, ···, H1, H2, H3, H4, ···로 테이프에 기록된 신호를 HD 규격으로 재생하기 위하여 HD 모드를 선택하였다면 채널 1에서의 제 1 디지털 기록/재생부(1)내 제 1 증폭기는 헤드 H1, H3으로부터 읽어들인 신호를 소정 레벨로 증폭하여 출력한다.
아울러 채널 2에서의 제 2 디지털 기록/재생부(4)내 제 2 증폭기는 헤드 H2, H4로부터 일어들인 신호를 소정 레벨로 증폭하여 출력한다.
그러면 제 1 및 제 2 등화기는 상기 제 1 및 제 2 증폭기에서 증폭된 신호의 주파수 특성 등의 열화를 보상하여 각각 출력한다.
이에 따라 제 1 및 제 2 데이터 복원부는 상기 제 1 및 제 2 등화기에서 보상되어 각각 출력된 신호로부터 원래의 데이터를 복원하여 각각 출력한다.
상기 유저의 HD 모드 선택에 따라 클럭 발생부(8)는 상기 HD 모드에 맞는 제 1 소정 클럭(X1)과 상기 제 2 소정 클럭(X2)을 발생한다.
여기서 소정 클럭(X2)는 상기 제 1 소정 클럭(X1)의 2배(2X1)이다.
그러면 제 1 포맷터(2)는 상기 클럭 발생부(8)에서 발생된 제 1 소정 클럭(X2)에 맞춰 입력되는 H/SW 신호에 따라 상기 제 1 디지털 기록/재생부(1)에서 출력된 신호를 테이프 기록/재생에 맞는 형태로 변환하여 제 1 메모리(3)에 저장한다.
이후 제 1 포맷터(2)는 상기 클럭 발생부(8)에서 발생된 제 2 소정 클럭(X2)에 따라 상기 HD 신호로 복원되어 상기 제 1 메모리(3)에 저장된 데이터를 인출하여 상기 제 1 소정 클럭(X1)의 2배 속도로 출력한다.
즉, 제 1 포맷터(2)는 상기 클럭 발생부(8)에서 발생된 제 1 소정 클럭(X1)에 맞춰 도 6a 에 도시된 바와 같은 H/SW 신호에 따라 도 6b 에 도시된 바와 같은 헤드 H1에 의해 재생된 신호를 신호처리하여 제 1 메모리(3)에 저장한다.
이후 제 1 포맷터(2)는 상기 클럭 발생부(8)에서 발생된 제 2 소정 클럭(X2)에 따라 상기 HD 신호로 복원되어 상기 제 1 메모리(3)에 저장된 데이터를 인출하여 도 6f 에 도시된 바와 같이 상기 제 1 소정 클럭(X1)의 2배 속도로 출력한다.
아울러 제 2 포맷터(5)는 상기 클럭 발생부(8)에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 2 디지털 기록/재생부(4)의 테이프 기록/재생에 맞는 형태로 된 데이터를 신호처리하여 제 2 메모리(6)에 저장한다.
이후 제 2 포맷터(5)는 상기 클럭 발생부(8)에서 발생된 제 2 소정 클럭(X2)에 따라 상기 HD 신호로 복원되어 상기 제 2 메모리(6)에 저장된 데이터를 인출하여 상기 제 1 소정 클럭(X1)의 2배 속도로 출력한다.
즉, 제 2 포맷터(5)는 상기 클럭 발생부(8)에서 발생된 제 1 소정 클럭(X1)에 맞춰 도 5a 에 도시된 바와 같은 H/SW 신호에 따라 도 5c 에 도시된 바와 같은 헤드 H2에 의해 재생된 신호를 신호처리하여 제 2 메모리(6)에 저장한다.
이후 제 2 포맷터(5)는 상기 클럭 발생부(8)에서 발생된 제 2 소정 클럭(X2)에 따라 상기 HD 신호로 복원되어 상기 제 2 메모리(6)에 저장된 데이터를 인출하여 도 6g 에 도시된 바와 같이 상기 제 1 소정 클럭(X1)의 2배 속도로 출력한다.
이후 상기 디멀티플렉서(7)는 제 1 및 제 2 포맷터(2)(5)의 신호를 한 채널의 HD 신호로 결합하여 출력한다.
그러면 인터페이스부(9)는 상기 디멀티플렉서(7)의 신호를 외부기기와 인터페이스한다.
또한, 테이프에 디지털 신호를 기록하기 위한 과정은 전술한 상기 과정과 반대 과정으로 부수적인 회로 몇가지를 추가하면 된다.
그러나 종래 기술에 따른 디지털 기록/재생장치는 HD 신호를 처리하기 위해서 두 채널을 사용하는 경우에 2개의 포맷터와 2개의 메모리가 필요하여 회로 구성에 비용이 상승하고 회로의 구성 또한 복잡해지는 문제점이 있다.
따라서 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, 종래의 회로를 단순화하여 회로 구성에 드는 비용을 절감하도록 한 디지털 기록/재생장치를 제공하는데 그 목적이 있다.
도 1 - 종래 기술에 따른 2 채널 VCR의 헤드 구조를 나타낸 도면
도 2 - 도 1 의 헤드 배치에 따라 기록할 경우의 HD 트랙의 형성을 나타낸 도면
도 3 - 도 1 의 2 채널을 이용한 VCR의 디지털 기록/재생장치를 나타낸 구성도
도 4 - 도 1 의 HD 기록율이 1/2인 SD의 트랙 형태를 나타낸 도면
도 5a 내지 도 5g - 도 1 의 SD 모드의 각 헤드의 출력과 제 1 및 제 2 포맷터의 신호처리 상태를 나타낸 도면
도 6a 내지 도 6g - 도 1 의 HD 모드의 각 헤드의 출력과 제 1 및 제 2 포맷터의 신호처리 상태를 나타낸 도면
도 7 - 본 발명에 따른 VCR의 디지털 기록/재생장치의 일실시예도를 나타낸 도면
도 8a 내지 도 8f - 도 7 의 HD 모드의 각 헤드의 출력과 제 1 포맷터의 신호처리 상태를 나타낸 도면
도 9a 내지 도 9f - 도 7 의 SD 모드의 각 헤드의 출력과 제 1 포맷터의 신호처리 상태를 나타낸 도면
도 10 - 본 발명에 따른 VCR의 디지털 기록/재생장치의 다른 실시예도를 나타낸 도면
도 11 - 도 10 의 디지털 VCR 의 트랙을 나타낸 예시도
도 12a 내지 도 12f - 도 10 의 HD 모드의 각 헤드의 출력과 제 2 포맷터의 신호처리 상태를 나타낸 도면
도 13a 내지 도 13f - 도 7 의 SD 모드의 각 헤드의 출력과 제 2 포맷터의 신호처리 상태를 나타낸 도면
도 14a 내지 도 14f - 도 10 의 HD 모드의 각 헤드의 출력과 제 2 포맷터의 다른 신호처리 상태를 나타낸 도면
도 15a 내지 도 15f - 도 7 의 SD 모드의 각 헤드의 출력과 제 2 포맷터의 다른 신호처리 상태를 나타낸 도면
도면의 주요부분에 대한 부호의 설명
110 : 제 1 디지털 기록/재생부 120 : 제 2 디지털 기록/재생부
130 : 제 1 클럭 발생부 140 : 제 1 선입선출부
150 : 제 2 선입선출부 160 : 제 1 스위칭부
170 : 제 1 포맷터 180 : 제 1 메모리
190 : 제 1 인터페이스부 210 : 제 3 디지털 기록/재생부
220 : 제 1 싱크(SYNC) 및 아이디(ID) 검출부
230 : 제 4 디지털 기록/재생부
240 : 제 2 싱크(SYNC) 및 아이디(ID) 검출부
250 : 제 2 클럭 발생부 260 : 제 3 선입선출부
270 : 제 4 선입선출부 280 : 스위칭 제어부
290 : 제 2 스위칭부 300 : 제 2 포맷터
310 : 제 2 인터페이스부
상기와 같은 목적을 달성하기 위한 본 발명에 따른 디지털 기록/재생장치의 특징은, 헤드 H1, H2, H3, H4로 구성된 드럼과, 제 1 및 제 2 디지털 기록/재생부를 구비한 브이씨알의 디지털 기록/재생장치에 있어서, 유저의 모드 선택에서 따라 상기 회로 전체의 소정 클럭을 발생하는 제 1 클럭 발생수단과, 상기 제 1 클럭 발생수단에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 기록시 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 재생시 상기 제 1 디지털 기록/재생부의 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 1 선입선출수단과, 상기 제 1 클럭 발생수단에서 발생된 제 1 소정 클럭(X1)에 맞춰 상기 H/SW 신호에 따라 기록시 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 재생시 상기 제 2 디지털 기록/재생부의 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 2 선입선출수단과, 상기 제 1 클럭 발생수단에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 1 및 제 2 선입선출수단에서 출력된 신호를 스위칭하는 제 1 스위칭수단과, 상기 제 1 스위칭수단의 스위칭에 따라 상기 제 1 및 제 2 선입선출수단에서 출력된 신호를 상기 제 1 클럭 발생수단에서 발생된 제 2 소정 클럭(X2)에 맞춰 상기 H/SW 신호에 따라 신호처리하여 메모리에 저장한 후 이를 인출하여 상기 제 1 클럭 발생수단에서 발생된 제 2 소정 클럭(X2)에 맞춰 출력하는 제 1 포맷수단을 포함하여 구성되는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 디지털 기록/재생장치의 특징은, 헤드 H1, H2, H3, H4로 구성된 드럼과, 제 3 및 제 4 디지털 기록/재생부를 구비한 브이씨알의 디지털 기록/재생장치에 있어서, 상기 제 3 디지털 기록/재생부에서 출력된 신호로부터 싱크(SYNC) 및 아이(ID)를 검출하는 제 1 싱크(SYNC) 및 아이디(ID) 검출수단과, 상기 제 4 디지털 기록/재생부에서 출력된 신호로부터 싱크(SYNC) 및 아이(ID)를 검출하는 제 2 싱크(SYNC) 및 아이디(ID) 검출수단과, 유저의 모드 선택에서 따라 상기 회로 전체의 소정 클럭을 제공하는 제 2 클럭 발생수단과, 상기 제 2 클럭 발생수단에서 발생된 제 1 소정 클럭(X1)에 맞춰 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 상기 제 1 싱크(SYNC) 및 아이디(ID) 검출수단에서 출력된 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 3 선입선출수단과, 상기 제 2 클럭 발생수단에서 발생된 제 1 소정 클럭(X1)에 맞춰 데이터를 기록하는 상기 헤드의 타이밍에 맞게 버퍼링하고 상기 제 2 싱크(SYNC) 및 아이디(ID) 검출수단에서 출력된 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 4 선입선출수단과, H/SW 신호에 따라 상기 제 1 및 제 2 싱크(SYNC) 및 아이디(ID) 검출부의 신호에 따른 스위칭 제어신호를 출력하는 스위칭 제어수단과, 상기 스위칭 제어수단에서 출력된 제어신호에 따라 제 3 및 제 4 선입선출수단의 신호를 스위칭하는 제 2 스위칭수단과, 상기 제 2 스위칭수단의 스위칭에 따라 상기 제 3 및 제 4 선입선출수단에서 출력된 신호를 상기 제 2 클럭 발생수단에서 발생된 제 2 소정 클럭(X2)에 맞춰 상기 H/SW 신호에 따라 신호처리하여 메모리에 저장한 후 이를 인출하여 상기 제 2 클럭 발생수단에서 발생된 제 2 소정 클럭에 맞춰 출력하는 제 2 포맷수단를 포함하여 구성되는데 있다.
이하, 본 발명에 따른 디지털 기록/재생장치의 바람직한 실시예에 대하여 첨부한 도면을 참조하여 설명하면 다음과 같다.
도 7 은 본 발명에 따른 VCR의 디지털 기록/재생장치의 일실시예도를 나타낸 도면으로, 헤드 H1, H3으로부터 읽어들인 신호를 증폭하는 제 1 증폭기와 상기 증폭된 신호의 주파수 특성 등의 열화를 보상하는 제 1 등화기와 상기 보상된 신호로부터 원래의 데이터를 복원하는 제 1 데이터 복원부로 구성된 제 1 디지털 기록/재생부(110)와, 상기 헤드 H2, H4부터 읽어들인 신호를 증폭하는 제 2 증폭기와 상기 증폭된 신호의 주파수 특성 등의 열화를 보상하는 제 2 등화기와 상기 보상된 신호로부터 원래의 데이터를 복원하는 제 2 데이터 복원부로 구성된 제 2 디지털 기록/재생부(120)와, 유저의 모드 선택에서 따라 상기 회로 전체의 소정 클럭을 제공하는 제 1 클럭 발생부(130)와, 상기 제 1 클럭 발생부(130)에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 기록시 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 재생시 상기 제 1 디지털 기록/재생부(110)의 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 1 선입선출부(140)와, 상기 제 1 클럭 발생부(130)에서 발생된 제 1 소정 클럭(X1)에 맞춰 상기 H/SW 신호에 따라 기록시 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 재생시 상기 제 2 디지털 기록/재생부(130)의 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 2 선입선출부(150)와, 상기 제 1 클럭 발생부(130)에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 1 및 제 2 선입선출부(120)(140)에서 출력된 신호를 스위칭하는 제 1 스위칭부(160)와, 상기 제 1 스위칭부(160)의 스위칭에 따라 상기 제 1 및 제 2 선입선출부(120)(140)에서 출력된 신호를 상기 제 1 클럭 발생부(150)에서 발생된 제 소정 클럭에 맞춰 상기 H/SW 신호에 따라 신호처리하여 메모리(180)에 저장한 후 이를 인출하여 상기 제 1 클럭 발생부(150)에서 발생된 제 2 소정 클럭(X2)에 맞춰 출력하는 제 1 포맷터(170)와, 상기 제 1 포맷터(170)의 신호와 외부기기를 인터페이스하는 제 1 인터페이스부(190)로 구성된다.
도 8a 내지 도 8f 는 도 7 의 HD 모드의 각 헤드의 출력과 제 1 포맷터의 신호처리 상태를 나타낸 도면이고, 도 9a 내지 도 9f 는 도 7 의 SD 모드의 각 헤드의 출력과 제 1 포맷터의 신호처리 상태를 나타낸 도면이다.
도 10 은 본 발명에 따른 디지털 기록/재생장치의 다른 실시예도를 나타낸 도면으로, 헤드 H1, H3으로부터 읽어들인 신호를 증폭하는 제 3 증폭기와 상기 증폭된 신호의 주파수 특성 등의 열화를 보상하는 제 3 등화기와 상기 보상된 신호로부터 원래의 데이터를 복원하는 제 3 데이터 복원부로 구성된 제 3 디지털 기록/재생부(210)와, 상기 제 3 디지털 기록/재생부(210)에서 출력된 신호로부터 싱크(SYNC) 및 아이(ID)를 검출하는 제 1 싱크(SYNC) 및 아이디(ID) 검출부(220)와, 상기 헤드 H2, H4부터 읽어들인 신호를 증폭하는 제 4 증폭기와 상기 증폭된 신호의 주파수 특성 등의 열화를 보상하는 제 4 등화기와 상기 보상된 신호로부터 원래의 데이터를 복원하는 제 4 데이터 복원부로 구성된 제 4 디지털 기록/재생부(230)와, 상기 제 4 디지털 기록/재생부(230)에서 출력된 신호로부터 싱크(SYNC) 및 아이(ID)를 검출하는 제 2 싱크(SYNC) 및 아이디(ID) 검출부(240)와, 유저의 모드 선택에서 따라 상기 회로 전체의 소정 클럭을 제공하는 제 2 클럭 발생부(250)와, 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 맞춰 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 상기 제 1 싱크(SYNC) 및 아이디(ID) 검출부(220)에서 출력된 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 3 선입선출부(260)와, 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 맞춰 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 상기 제 2 싱크(SYNC) 및 아이디(ID) 검출부(240)에서 출력된 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 4 선입선출부(270)와, 상기 H/SW 신호에 따라 상기 제 1 및 제 2 싱크(SYNC) 및 아이디(ID) 검출부(230)(240)의 신호에 따른 스위칭 제어신호를 출력하는 스위칭 제어부(280)와, 상기 스위칭 제어부(280)에서 출력된 제어신호에 따라 제 3 및 제 4 선입선출부(160)(270)의 신호를 스위칭하는 제 2 스위칭부(290)와, 상기 제 2 스위칭부(290)의 스위칭에 따라 상기 제 3 및 제 4 선입선출부(230)(240)에서 출력된 신호를 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 상기 H/SW 신호에 따라 신호처리하여 메모리(310)에 저장한 후 이를 인출하여 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 출력하는 제 2 포맷터(300)와, 상기 포맷터(300)의 신호와 외부기기를 인터페이스하는 제 2 인터페이스부(320)로 구성된다.
도 11 은 도 10 의 디지털 VCR 의 트랙을 나타낸 예시도이고, 도 12a 내지 도 12f 는 도 10 의 HD 모드의 각 헤드의 출력과 제 2 포맷터의 신호처리 상태를 나타낸 도면이고, 도 13a 내지 도 13f 는 도 7 의 SD 모드의 각 헤드의 출력과 제 2 포맷터의 신호처리 상태를 나타낸 도면이고, 도 14a 내지 도 14f 는 도 10 의 HD 모드의 각 헤드의 출력과 제 2 포맷터의 다른 신호처리 상태를 나타낸 도면이고, 도 15a 내지 도 15f 는 도 7 의 SD 모드의 각 헤드의 출력과 제 2 포맷터의 다른 신호처리 상태를 나타낸 도면이다.
이와 같이 구성된 본 발명에 따른 디지털 기록/재생장치의 일실시예에 대하여 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
먼저, 유저가 테이프에 기록된 신호를 SD 규격으로 재생하기 위하여 SD 모드를 선택하였다면 헤드 H3, H4(또는 H1, H2)는 오프시킨 후 채널 1에서의 제 1 디지털 기록/재생부(110)내 제 1 증폭기는 헤드 H1로부터 읽어들인 신호를 소정 레벨로 증폭하여 출력한다.
이때 상기 헤드 H2는 오프되어 있으므로 도 9d 에 도시된 바와 같이 아무 신호로 발생하지 않는다.
아울러 제 2 디지털 기록/재생부(120)내 제 2 증폭기는 헤드 H2로부터 일어들인 신호를 소정 레벨로 증폭하여 출력한다.
이때 상기 헤드 H4는 오프되어 있으므로 도 9e 에 도시된 바와 같이 아무 신호로 발생하지 않는다.
그러면 제 1 및 제 2 등화기는 상기 제 1 및 제 2 증폭기에서 증폭된 신호의 주파수 특성 등의 열화를 보상하여 각각 출력한다.
이에 따라 제 1 및 제 2 데이터 복원부는 상기 제 1 및 제 2 등화기에서 보상되어 각각 출력된 신호로부터 원래의 데이터를 복원하여 각각 출력한다.
상기 유저의 SD 모드 선택에 따라 제 1 클럭 발생부(130)는 상기 SD 모드에 맞는 제 1 소정 클럭(X1)을 발생한다.
그러면 제 1 선입선출부(140)는 상기 제 1 클럭 발생부(130)에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 1 디지털 기록/재생부(110)의 신호를 저장한 후 처리시간에 맞춰 출력한다.
여기서 기록시에 제 1 선입선출부(140)는 상기 H/SW 신호에 따라 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하여 출력한다.
이때 제 1 선입선출부(140)는 상기 저장된 신호를 처리시간에 맞춰 출력할 때에는 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1) 속도와 같다.
아울러 제 2 선입선출부(150)는 상기 제 1 클럭 발생부(130)에서 발생된 제 1 소정 클럭(X1)에 맞춰 상기 H/SW 신호에 따라 상기 제 2 디지털 기록/재생부(130)의 신호를 저장한 후 처리시간에 맞춰서 출력한다.
여기서 기록시에 제 2 선입선출부(150)는 상기 H/SW 신호에 따라 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하여 출력한다.
이때 제 2 선입선출부(150)는 상기 저장된 신호를 처리시간에 맞춰 출력할 때에는 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1) 속도와 같다.
이에 따라 제 1 스위칭부(160)는 상기 제 1 클럭 발생부(130)에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 1 및 제 2 선입선출부(120)(140)에서 출력된 신호를 스위칭한다.
즉 제 1 스위칭부(160)는 상기 제 1 클럭 발생부(130)에서 발생된 제 1 소정 클럭(X1)에 맞춰 도 9a 에 도시된 바와 같은 H/SW 신호에 따라 도 9b 및 도 9c 에 도시된 바와 같이 상기 헤드 H1, H2로부터 재생된 신호를 스위칭하여 출력한다.
그러면 제 1 포맷터(170)는 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 9a 에 도시된 바와 같이 입력되는 H/SW 신호에 따라 상기 제 1 스위칭부(160)에서 스위칭된 신호를 테이프 기록/재생에 맞는 형태로 변환하여 제 1 메모리(180)에 저장한 후 이를 인출하여 SD 신호로 복원하여 출력한다.
즉, 제 1 포맷터(170)는 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 9a 에 도시된 바와 같은 H/SW 신호에 따라 도 9b 및 도 9c 에 도시된 바와 같은 헤드 H1, H2에 의해 재생된 신호를 신호처리하여 제 1 메모리(180)에 저장한 후 이를 인출하여 도 9f 에 도시된 바와 같은 SD 신호로 복원하여 출력한다.
이때 제 1 포맷터(170)는 상기 헤드 H1, H2에 의해 재생된 신호를 신호처리할 때는 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2)에 따라 출력한다.
여기서 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1)의 2배 속도이다.
아울러 제 1 포맷터(170)는 상기 처리된 데이터를 출력할 경우 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 여기서 상기 제 2 소정 클럭(X2)는 상기 제 1 소정 클럭(X1)과 같은 속도이다.
이에 따라 제 1 인터페이스부(190)는 상기 제 1 포맷터(170)의 신호와 외부기기를 인터페이스한다.
한편, 유저가 테이프에 기록된 신호를 HD 규격으로 재생하기 위하여 HD 모드를 선택하였다면 채널 1에서의 제 1 디지털 기록/재생부(110)내 제 1 증폭기는 헤드 H1, H3으로부터 읽어들인 신호를 소정 레벨로 증폭하여 출력한다.
아울러 제 2 디지털 기록/재생부(120)내 제 2 증폭기는 헤드 H2, H4로부터 일어들인 신호를 소정 레벨로 증폭하여 출력한다.
그러면 제 1 및 제 2 등화기는 상기 제 1 및 제 2 증폭기에서 증폭된 신호의 주파수 특성 등의 열화를 보상하여 각각 출력한다.
이에 따라 제 1 및 제 2 데이터 복원부는 상기 제 1 및 제 2 등화기에서 보상되어 각각 출력된 신호로부터 원래의 데이터를 복원하여 각각 출력한다.
상기 유저의 HD 모드 선택에 따라 제 1 클럭 발생부(130)는 상기 HD 모드에 맞는 제 1 소정 클럭(X1)과 상기 제 2 소정 클럭(X2)을 발생한다.
여기서 소정 클럭(X2)는 상기 제 1 소정 클럭(X1)의 2배(2X1)이다.
그러면 제 1 선입선출부(140)는 상기 제 1 클럭 발생부(130)에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 1 디지털 기록/재생부(110)의 신호를 저장한 후 처리시간에 맞춰 출력한다.
여기서 기록시에 제 1 선입선출부(140)는 상기 H/SW 신호에 따라 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하여 출력한다.
이때 제 1 선입선출부(140)는 상기 저장된 신호를 처리시간에 맞춰 출력할 때에는 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1)의 2배 클럭(2X1) 속도와 같다.
아울러 제 2 선입선출부(150)는 상기 제 1 클럭 발생부(130)에서 발생된 제 1 소정 클럭(X1)에 맞춰 상기 H/SW 신호에 따라 상기 제 2 디지털 기록/재생부(130)의 신호를 저장한 후 처리시간에 맞춰서 출력한다.
여기서 기록시에 제 2 선입선출부(150)는 상기 H/SW 신호에 따라 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하여 출력한다.
이때 제 2 선입선출부(150)는 상기 저장된 신호를 처리시간에 맞춰 출력할 때에는 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1)의 2배 클럭(2X1) 속도와 같다.
이에 따라 제 1 스위칭부(160)는 상기 제 1 클럭 발생부(130)에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 1 및 제 2 선입선출부(120)(140)에서 출력된 신호를 스위칭한다.
즉 제 1 스위칭부(160)는 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2) 즉 제 1 소정 클럭(X1)의 2배 클럭(2X1)에 맞춰 도 8a 에 도시된 바와 같은 H/SW 신호에 따라 도 8b 및 도 8c 에 도시된 바와 같이 상기 헤드 H1, H2로부터 재생된 신호를 스위칭하여 출력한다.
아울러 제 1 스위칭부(160)는 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2) 즉 제 1 소정 클럭(X1)의 2배 클럭(2X1)에 맞춰 도 8a 에 도시된 바와 같은 H/SW 신호에 따라 도 8d 및 도 8e 에 도시된 바와 같이 상기 헤드 H3, H4로부터 재생된 신호를 스위칭하여 출력한다.
그러면 제 1 포맷터(170)는 상기 제 1 클럭 발생부(130)에서 발생된 제 1 소정 클럭(X2)에 맞춰 도 8a 에 도시된 바와 같이 입력되는 H/SW 신호에 따라 상기 제 1 스위칭부(160)에서 스위칭된 신호를 테이프 기록/재생에 맞는 형태로 변환하여 제 1 메모리(180)에 저장한 후 이를 인출하여 HD 신호로 복원하여 출력한다.
즉, 제 1 포맷터(170)는 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 8a 에 도시된 바와 같은 H/SW 신호에 따라 도 8b 및 도 8c 에 도시된 바와 같은 헤드 H1, H2에 의해 재생된 신호와 도 8d 및 도 8e 에 도시된 바와 같은 헤드 H3, H4에 의해 재생된 신호를 신호처리하여 제 1 메모리(180)에 저장한 후 이를 인출하여 도 9f 에 도시된 바와 같은 HD 신호로 복원하여 출력한다.
이때 제 1 포맷터(170)는 상기 헤드 H1, H2, H3, H4에 의해 재생된 신호를 신호처리할 때는 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2)에 따라 출력한다.
여기서 상기 제 1 소정 클럭(X2)은 제 1 소정 클럭(X1)의 2배 속도이다.
아울러 제 1 포맷터(170)는 상기 처리된 데이터를 출력할 경우 상기 제 1 클럭 발생부(130)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 여기서 상기 제 2 소정 클럭(X2)는 상기 제 1 소정 클럭(X1)의 2배 클럭(2X1) 속도이다.
이에 따라 제 1 인터페이스부(190)는 상기 제 1 포맷터(170)의 신호와 외부기기를 인터페이스한다.
한편, 테이프에 디지털 신호를 기록하는 과정은 전술한 테이프에서 디지털 신호를 재생하는 과정의 반대 과정이므로 생략한다.
이하, 본 발명에 따른 디지털 기록/재생장치의 다른 실시예에 대하여 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
먼저, 유저가 테이프에 기록된 신호를 SD 규격으로 재생하기 위하여 SD 모드를 선택하였다면 헤드 H3, H4(또는 H1, H2)는 오프시킨 후 채널 1에서의 제 3 디지털 기록/재생부(210)내 제 3 증폭기는 헤드 H1로부터 읽어들인 신호를 소정 레벨로 증폭하여 출력한다.
이때 상기 헤드 H2는 오프되어 있으므로 도 12d 에 도시된 바와 같이 아무 신호로 발생하지 않는다.
아울러 제 4 디지털 기록/재생부(220)내 제 4 증폭기는 헤드 H2로부터 일어들인 신호를 소정 레벨로 증폭하여 출력한다.
이때 상기 헤드 H4는 오프되어 있으므로 도 12e 에 도시된 바와 같이 아무 신호로 발생하지 않는다.
그러면 제 3 및 제 4 등화기는 상기 제 3 및 제 4 증폭기에서 증폭된 신호의 주파수 특성 등의 열화를 보상하여 각각 출력한다.
이에 따라 제 3 및 제 4 데이터 복원부는 상기 제 3 및 제 4 등화기에서 보상되어 각각 출력된 신호로부터 원래의 데이터를 복원하여 각각 출력한다.
상기 유저의 SD 모드 선택에 따라 제 2 클럭 발생부(250)는 상기 SD 모드에 맞는 제 1 소정 클럭(X1)을 발생한다.
그러면 제 1 싱크(SYNC) 및 아이디(ID) 검출부(220)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 따라 상기 제 3 디지털 기록/재생부(210)에서 출력된 신호로부터 싱크(SYNC) 및 아이(ID)를 검출하여 출력한다.
즉 제 1 싱크(SYNC) 및 아이디(ID) 검출부(220)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 따라 상기 제 3 디지털 기록/재생부(210)에서 출력된 신호로부터 도 11 에 도시된 바와 같은 디지털 VCR 트랙의 싱크(SYNC) 및 아이(ID)를 검출하여 출력한다.
아울러 제 2 싱크(SYNC) 및 아이디(ID) 검출부(240)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 따라 상기 제 4 디지털 기록/재생부(230)에서 출력된 신호로부터 싱크(SYNC) 및 아이(ID)를 검출하여 출력한다
즉 제 2 싱크(SYNC) 및 아이디(ID) 검출부(240)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 따라 상기 제 4 디지털 기록/재생부(230)에서 출력된 신호로부터 도 11 에 도시된 바와 같은 디지털 VCR 트랙의 싱크(SYNC) 및 아이(ID)를 검출하여 출력한다
여기서 도 11 에 도시된 M은 Margin, PRE-A는 PRE-Amble, SUB는 SUB-code, IBG는 Inter Block Gap의 약어이다.
그러면 제 3 선입선출부(260)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 1 싱크(SYNC) 및 아이디(ID) 검출부(220)에서 검출된 싱크(SYNC) 및 아이디(ID) 신호를 저장한 후 처리시간에 맞춰 출력한다.
여기서 기록시에 제 3 선입선출부(260)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 맞춰 상기 H/SW 신호에 따라 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하여 출력한다.
이때 제 3 선입선출부(260)는 상기 저장된 신호를 처리시간에 맞춰 출력할 때에는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1)의 2배 클럭(2X1) 속도와 같다.
아울러 제 4 선입선출부(270)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 맞춰 상기 H/SW 신호에 따라 상기 제 4 디지털 기록/재생부(230)의 신호를 저장한 후 처리시간에 맞춰서 출력한다.
여기서 기록시에 제 2 선입선출부(270)는 상기 H/SW 신호에 따라 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하여 출력한다.
이때 제 2 선입선출부(270)는 상기 저장된 신호를 처리시간에 맞춰 출력할 때에는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1)의 2배 클럭(2X1) 속도와 같다.
그러면 스위칭 제어부(280)는 상기 H/SW 신호에 따라 상기 제 1 및 제 2 싱크(SYNC) 및 아이디(ID) 검출부(230)(240)의 신호에 따른 스위칭 제어신호를 제 2 스위칭부(290)로 출력한다.
아울러 스위칭 제어부(280)는 상기 H/SW 신호에 따라 상기 제 1 및 제 2 싱크(SYNC) 및 아이디(ID) 검출부(230)(240)의 신호에 따른 제어신호를 제 2 포맷터(300)로 출력한다.
이에 따라 제 2 스위칭부(290)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 H/SW 신호에 따라 상기 제 3 및 제 4 선입선출부(260)(270)에서 출력된 신호를 스위칭한다.
즉 제 2 스위칭부(290)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 13a 에 도시된 바와 같은 H/SW 신호에 따라 도 13b 및 도 13c 에 도시된 바와 같이 상기 헤드 H1, H2로부터 재생된 신호를 스위칭하여 출력한다.
그러면 제 2 포맷터(300)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 13a 에 도시된 바와 같이 입력되는 H/SW 신호에 따라 상기 제 2 스위칭부(290)에서 스위칭된 신호를 테이프 기록/재생에 맞는 형태로 변환하여 제 2 메모리(310)에 저장한 후 이를 인출하여 SD 신호로 복원하여 출력한다.
즉, 제 2 포맷터(300)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 13a 에 도시된 바와 같은 H/SW 신호에 따라 도 13b 및 도 13c 에 도시된 바와 같은 헤드 H1, H2에 의해 재생된 신호를 신호처리하여 제 2 메모리(310)에 저장한 후 이를 인출하여 도 13f 에 도시된 바와 같은 SD 신호로 복원하여 출력한다.
이때 제 2 포맷터(300)는 상기 헤드 H1, H2에 의해 재생된 신호를 신호처리할 때는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력한다.
여기서 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1)의 2배 속도이다.
아울러 제 2 포맷터(300)는 상기 처리된 데이터를 출력할 경우 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 여기서 상기 제 2 소정 클럭(X2)는 상기 제 1 소정 클럭(X1)의 2배 클럭(2X1) 속도이다.
이에 따라 제 2 인터페이스부(320)는 상기 제 2 포맷터(300)의 신호와 외부기기를 인터페이스한다.
또한, 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)이 상기 제 1 소정 클럭(X1)와 같다면 제 3 선입선출부(260)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 1 싱크(SYNC) 및 아이디(ID) 검출부(220)에서 검출된 싱크(SYNC) 및 아이디(ID) 신호를 저장한 후 처리시간에 맞춰 출력한다.
여기서 기록시에 제 3 선입선출부(260)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 맞춰 상기 H/SW 신호에 따라 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하여 출력한다.
이때 제 3 선입선출부(260)는 상기 저장된 신호를 처리시간에 맞춰 출력할 때에는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1)과 같다.
아울러 제 4 선입선출부(270)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 맞춰 상기 H/SW 신호에 따라 상기 제 4 디지털 기록/재생부(230)의 신호를 저장한 후 처리시간에 맞춰서 출력한다.
여기서 기록시에 제 2 선입선출부(270)는 상기 H/SW 신호에 따라 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하여 출력한다.
이때 제 2 선입선출부(270)는 상기 저장된 신호를 처리시간에 맞춰 출력할 때에는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1)과 같다.
이에 따라 제 2 스위칭부(290)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 H/SW 신호에 따라 상기 제 3 및 제 4 선입선출부(260)(270)에서 출력된 신호를 스위칭한다.
즉 제 2 스위칭부(290)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 15a 에 도시된 바와 같은 H/SW 신호에 따라 도 15b 및 도 15c 에 도시된 바와 같이 상기 헤드 H1, H2로부터 재생된 신호를 스위칭하여 출력한다.
그러면 제 2 포맷터(300)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 15a 에 도시된 바와 같이 입력되는 H/SW 신호에 따라 상기 제 2 스위칭부(290)에서 스위칭된 신호를 테이프 기록/재생에 맞는 형태로 변환하여 제 2 메모리(310)에 저장한 후 이를 인출하여 SD 신호로 복원하여 출력한다.
즉, 제 2 포맷터(300)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 15a 에 도시된 바와 같은 H/SW 신호에 따라 도 15b 및 도 15c 에 도시된 바와 같은 헤드 H1, H2에 의해 재생된 신호를 신호처리하여 제 2 메모리(310)에 저장한 후 이를 인출하여 도 15f 에 도시된 바와 같은 SD 신호로 복원하여 출력한다.
이때 제 2 포맷터(300)는 상기 헤드 H1, H2에 의해 재생된 신호를 신호처리할 때는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력한다.
아울러 제 2 포맷터(300)는 상기 처리된 데이터를 출력할 경우 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력한다.
이에 따라 제 2 인터페이스부(320)는 상기 제 2 포맷터(300)의 신호와 외부기기를 인터페이스한다.
한편, 유저가 테이프에 기록된 신호를 HD 규격으로 재생하기 위하여 HD 모드를 선택하였다면 채널 1에서의 제 3 디지털 기록/재생부(210)내 제 3 증폭기는 헤드 H1, H3로부터 읽어들인 신호를 소정 레벨로 증폭하여 출력한다.
아울러 제 4 디지털 기록/재생부(220)내 제 4 증폭기는 헤드 H2, H4로부터 일어들인 신호를 소정 레벨로 증폭하여 출력한다.
그러면 제 3 및 제 4 등화기는 상기 제 3 및 제 4 증폭기에서 증폭된 신호의 주파수 특성 등의 열화를 보상하여 각각 출력한다.
이에 따라 제 3 및 제 4 데이터 복원부는 상기 제 3 및 제 4 등화기에서 보상되어 각각 출력된 신호로부터 원래의 데이터를 복원하여 각각 출력한다.
상기 유저의 HD 모드 선택에 따라 제 2 클럭 발생부(250)는 상기 HD 모드에 맞는 제 1 소정 클럭(X1)을 발생한다.
여기서 상기 제 1 소정 클럭(X1)은 제 1 소정 클럭(X1)의 2배 클럭(2X1) 속도와 같다.
그러면 제 1 싱크(SYNC) 및 아이디(ID) 검출부(220)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 따라 상기 제 3 디지털 기록/재생부(210)에서 출력된 신호로부터 싱크(SYNC) 및 아이(ID)를 검출하여 출력한다.
아울러 제 2 싱크(SYNC) 및 아이디(ID) 검출부(240)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 따라 상기 제 4 디지털 기록/재생부(230)에서 출력된 신호로부터 싱크(SYNC) 및 아이(ID)를 검출하여 출력한다
그러면 제 3 선입선출부(260)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 1 싱크(SYNC) 및 아이디(ID) 검출부(220)에서 검출된 싱크(SYNC) 및 아이디(ID) 신호를 저장한 후 처리시간에 맞춰 출력한다.
여기서 기록시에 제 3 선입선출부(260)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 맞춰 상기 H/SW 신호에 따라 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하여 출력한다.
이때 제 3 선입선출부(260)는 상기 저장된 신호를 처리시간에 맞춰 출력할 때에는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1)의 2배 클럭(2X1) 속도와 같다.
아울러 제 4 선입선출부(270)는 상기 제 2 클럭 발생부(250)에서 발생된 제 1 소정 클럭(X1)에 맞춰 상기 H/SW 신호에 따라 상기 제 4 디지털 기록/재생부(230)의 신호를 저장한 후 처리시간에 맞춰서 출력한다.
여기서 기록시에 제 2 선입선출부(270)는 상기 H/SW 신호에 따라 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하여 출력한다.
이때 제 2 선입선출부(270)는 상기 저장된 신호를 처리시간에 맞춰 출력할 때에는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1)의 2배 클럭(2X1) 속도와 같다.
그러면 스위칭 제어부(280)는 상기 H/SW 신호에 따라 상기 제 1 및 제 2 싱크(SYNC) 및 아이디(ID) 검출부(230)(240)의 신호에 따른 스위칭 제어신호를 제 2 스위칭부(290)로 출력한다.
아울러 스위칭 제어부(280)는 상기 H/SW 신호에 따라 상기 제 1 및 제 2 싱크(SYNC) 및 아이디(ID) 검출부(230)(240)의 신호에 따른 제어신호를 제 2 포맷터(300)로 출력한다.
이에 따라 제 2 스위칭부(290)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 H/SW 신호에 따라 상기 제 3 및 제 4 선입선출부(260)(270)에서 출력된 신호를 스위칭한다.
즉 제 2 스위칭부(290)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 13a 에 도시된 바와 같은 H/SW 신호에 따라 도 13b 및 도 13c 에 도시된 바와 같이 상기 헤드 H1, H2로부터 재생된 신호와 도 13d 및 도 13e 에 도시된 바와 같이 상기 헤드 H3, H4로부터 재생된 신호를 스위칭하여 출력한다.
그러면 제 2 포맷터(300)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 13a 에 도시된 바와 같이 입력되는 H/SW 신호에 따라 상기 제 2 스위칭부(290)에서 스위칭된 신호를 테이프 기록/재생에 맞는 형태로 변환하여 제 2 메모리(310)에 저장한 후 이를 인출하여 HD 신호로 복원하여 출력한다.
즉, 제 2 포맷터(300)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 13a 에 도시된 바와 같은 H/SW 신호에 따라 도 13b 및 도 13c 에 도시된 바와 같은 헤드 H1, H2에 의해 재생된 신호와 도 13d 및 도 13e 에 도시된 바와 같이 상기 헤드 H3, H4로부터 재생된 신호를 신호처리하여 제 2 메모리(310)에 저장한 후 이를 인출하여 도 13f 에 도시된 바와 같은 HD 신호로 복원하여 출력한다.
이때 제 2 포맷터(300)는 상기 헤드 H1, H2, H3, H4에 의해 재생된 신호를 신호처리할 때는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력한다.
여기서 상기 제 2 소정 클럭(X2)은 제 1 소정 클럭(X1)의 2배 속도이다.
아울러 제 2 포맷터(300)는 상기 처리된 데이터를 출력할 경우 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 여기서 상기 제 2 소정 클럭(X2)는 상기 제 1 소정 클럭(X1)의 2배 클럭(2X1) 속도이다.
또한, 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)이 상기 제 1 소정 클럭(X1)와 같다면 제 2 스위칭부(290)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 H/SW 신호에 따라 상기 제 3 및 제 4 선입선출부(260)(270)에서 출력된 신호를 스위칭한다.
즉 제 2 스위칭부(290)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 14a 에 도시된 바와 같은 H/SW 신호에 따라 도 14b 및 도 14c 에 도시된 바와 같이 상기 헤드 H1, H2로부터 재생된 신호와 도 14d 및 도 14e 에 도시된 바와 같이 상기 헤드 H3, H4로부터 재생된 신호를 스위칭하여 출력한다.
그러면 제 2 포맷터(300)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 14a 에 도시된 바와 같이 입력되는 H/SW 신호에 따라 상기 제 2 스위칭부(290)에서 스위칭된 신호를 테이프 기록/재생에 맞는 형태로 변환하여 제 2 메모리(310)에 저장한 후 이를 인출하여 HD 신호로 복원하여 출력한다.
즉, 제 2 포맷터(300)는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 맞춰 도 14a 에 도시된 바와 같은 H/SW 신호에 따라 도 14b 및 도 14c 에 도시된 바와 같은 헤드 H1, H2에 의해 재생된 신호와 도 13d 및 도 13e 에 도시된 바와 같이 상기 헤드 H3, H4로부터 재생된 신호를 신호처리하여 제 2 메모리(310)에 저장한 후 이를 인출하여 도 14f 에 도시된 바와 같은 HD 신호로 복원하여 출력한다.
이때 제 2 포맷터(300)는 상기 헤드 H1, H2, H3, H4에 의해 재생된 신호를 신호처리할 때는 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력한다.
아울러 제 2 포맷터(300)는 상기 처리된 데이터를 출력할 경우 상기 제 2 클럭 발생부(250)에서 발생된 제 2 소정 클럭(X2)에 따라 출력하게 되는데 여기서 상기 제 2 소정 클럭(X2)는 상기 제 1 소정 클럭(X1)과 같다.
이에 따라 제 2 인터페이스부(320)는 상기 제 2 포맷터(300)의 신호와 외부기기를 인터페이스한다.
한편, 테이프에 디지털 신호를 기록하는 과정은 전술한 테이프에서 디지털 신호를 재생하는 과정의 반대 과정이므로 생략한다.
이상에서 설명한 바와 같이 본 발명에 따른 디지털 기록/재생장치는 종래의 회로를 단순화함으로써 회로 구성에 드는 비용을 절감하고 회로를 단순하게 구성할 수 하는 효과가 있다.

Claims (8)

  1. 헤드 H1, H2, H3, H4로 구성된 드럼과, 제 1 및 제 2 디지털 기록/재생부를 구비한 브이씨알의 디지털 기록/재생장치에 있어서,
    유저의 모드 선택에서 따라 상기 회로 전체의 소정 클럭을 발생하는 제 1 클럭 발생수단과;
    상기 제 1 클럭 발생수단에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 기록시 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 재생시 상기 제 1 디지털 기록/재생부의 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 1 선입선출수단과;
    상기 제 1 클럭 발생수단에서 발생된 제 1 소정 클럭(X1)에 맞춰 상기 H/SW 신호에 따라 기록시 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 재생시 상기 제 2 디지털 기록/재생부의 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 2 선입선출수단과;
    상기 제 1 클럭 발생수단에서 발생된 제 1 소정 클럭(X1)에 맞춰 H/SW 신호에 따라 상기 제 1 및 제 2 선입선출수단에서 출력된 신호를 스위칭하는 스위칭수단과;
    상기 스위칭수단의 스위칭에 따라 상기 제 1 및 제 2 선입선출수단에서 출력된 신호를 상기 제 1 클럭 발생수단에서 발생된 제 소정 클럭에 맞춰 상기 H/SW 신호에 따라 신호처리하여 메모리에 저장한 후 이를 인출하여 상기 제 1 클럭 발생수단에서 발생된 제 2 소정 클럭(X2)에 맞춰 출력하는 포맷수단을 포함하여 구성된 것을 특징으로 하는 브이씨알의 디지털 기록/재생장치.
  2. 제 1 항에 있어서,
    상기 제 1 및 제 2 선입선출수단은 상기 제 1 클럭 발생수단으로부터 발생된 클럭에 따라 상기 제 1 및 제 2 디지털 기록/재생부의 신호를 저장한 후 이를 출력하는 속도가 달라짐을 특징으로 하는 브이씨알의 디지털 기록/재생장치.
  3. 제 1 항에 있어서,
    상기 제 1 및 제 2 선입선출수단은 H/SW 신호에 따라 토글(Toggle)하여 신호 처리됨을 특징으로 하는 브이씨알의 디지털 기록/재생장치.
  4. 제 1 항에 있어서,
    상기 제 1 포맷수단은 SD 모드시 상기 제 1 클럭 발생수단으로부터 발생된 클럭에 따라 상기 제 1 스위칭수단에서 스위칭된 신호를 저장한 후 이를 출력하는 속도가 달라짐을 특징으로 하는 브이씨알의 디지털 기록/재생장치.
  5. 헤드 H1, H2, H3, H4로 구성된 드럼과, 제 3 및 제 4 디지털 기록/재생부를 구비한 브이씨알의 디지털 기록/재생장치에 있어서,
    상기 제 3 디지털 기록/재생부에서 출력된 신호로부터 싱크(SYNC) 및 아이(ID)를 검출하는 제 1 싱크(SYNC) 및 아이디(ID) 검출수단과;
    상기 제 4 디지털 기록/재생부에서 출력된 신호로부터 싱크(SYNC) 및 아이(ID)를 검출하는 제 2 싱크(SYNC) 및 아이디(ID) 검출수단과;
    유저의 모드 선택에서 따라 상기 회로 전체의 소정 클럭을 제공하는 제 2 클럭 발생수단과;
    상기 제 2 클럭 발생수단에서 발생된 제 1 소정 클럭(X1)에 맞춰 데이터를 기록하는 헤드의 타이밍에 맞게 버퍼링하고 상기 제 1 싱크(SYNC) 및 아이디(ID) 검출수단에서 출력된 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 3 선입선출수단과;
    상기 제 2 클럭 발생수단에서 발생된 제 1 소정 클럭(X1)에 맞춰 데이터를 기록하는 상기 헤드의 타이밍에 맞게 버퍼링하고 상기 제 2 싱크(SYNC) 및 아이디(ID) 검출수단에서 출력된 신호를 저장한 후 처리시간에 맞춰서 출력하는 제 4 선입선출수단과;
    H/SW 신호에 따라 상기 제 1 및 제 2 싱크(SYNC) 및 아이디(ID) 검출수단의 신호에 따른 스위칭 제어신호를 출력하는 스위칭 제어수단과;
    상기 스위칭 제어수단에서 출력된 제어신호에 따라 제 3 및 제 4 선입선출수단의 신호를 스위칭하는 스위칭수단과;
    상기 스위칭수단의 스위칭에 따라 상기 제 3 및 제 4 선입선출수단에서 출력된 신호를 상기 제 2 클럭 발생수단에서 발생된 제 2 소정 클럭(X2)에 맞춰 상기 H/SW 신호에 따라 신호처리하여 메모리에 저장한 후 이를 인출하여 상기 제 2 클럭 발생수단에서 발생된 제 2 소정 클럭에 맞춰 출력하는 포맷수단을 포함하여 구성된 것을 특징으로 하는 브이씨알의 디지털 기록/재생장치.
  6. 제 5 항에 있어서,
    상기 제 3 및 제 4 선입선출수단은 HD 모드시 상기 제 1 클럭 발생수단으로부터 발생된 클럭에 따라 상기 제 3 및 제 4 디지털 기록/재생부의 신호를 저장한 후 이를 출력하는 속도가 달라짐을 특징으로 하는 브이씨알의 디지털 기록/재생장치.
  7. 제 5 항에 있어서,
    상기 제 3 및 제 4 선입선출수단은 상기 제 1 및 제 2 싱크(SYNC) 및 아이디(ID) 검출수단에서 검출된 싱크 블럭(SYNC Block) 단위 또는 수개의 싱크 블럭(SYNC Block) 단위로 토글(Toggle)하여 신호처리함을 특징으로 하는 브이씨알의 디지털 기록/재생장치.
  8. 제 7 항에 있어서,
    상기 제 3 및 제 4 선입선출수단의 크기는 상기 제 1 및 제 2 싱크(SYNC) 및 아이디(ID) 검출수단에서 검출된 싱크 블럭(SYNC Block) 또는 수개의 싱크 블럭(SYNC Block)임을 특징으로 하는 브이씨알의 디지털 기록/재생장치.
KR1019980001745A 1998-01-21 1998-01-21 브이씨알의 디지털 기록/재생장치 KR100252981B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980001745A KR100252981B1 (ko) 1998-01-21 1998-01-21 브이씨알의 디지털 기록/재생장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980001745A KR100252981B1 (ko) 1998-01-21 1998-01-21 브이씨알의 디지털 기록/재생장치

Publications (2)

Publication Number Publication Date
KR19990066107A KR19990066107A (ko) 1999-08-16
KR100252981B1 true KR100252981B1 (ko) 2000-05-01

Family

ID=19531889

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980001745A KR100252981B1 (ko) 1998-01-21 1998-01-21 브이씨알의 디지털 기록/재생장치

Country Status (1)

Country Link
KR (1) KR100252981B1 (ko)

Also Published As

Publication number Publication date
KR19990066107A (ko) 1999-08-16

Similar Documents

Publication Publication Date Title
JPH0243398B2 (ko)
JPS59142730A (ja) ビデオ信号再生装置
JP3548245B2 (ja) 情報記録再生装置、情報再生装置、及び情報再生方法
KR100252981B1 (ko) 브이씨알의 디지털 기록/재생장치
JP3154905B2 (ja) 映像/音声記録再生装置
JP3221140B2 (ja) ディジタル記録再生装置
JPH10188473A (ja) 映像記録再生装置
JP3125479B2 (ja) 再生装置
KR900008244Y1 (ko) 자기기록 재생장치의 화상기록 재생회로
JP2896998B2 (ja) 記録再生装置
JP3358278B2 (ja) 磁気記録再生装置
JP3311560B2 (ja) ビデオテープレコーダの高速再生回路
KR100261906B1 (ko) 다채널 동시기록 재생방법 및 장치
KR100548223B1 (ko) 자기기록재생기기의 버스트 에러 검출장치 및 검출방법
JP3158561B2 (ja) データ処理装置
JP2620947B2 (ja) ビデオ信号記録及び再生装置
KR100246369B1 (ko) 영상기록재생장치의 다채널 데이타 기록재생방법
KR940024666A (ko) 브이씨알의 가변 속도 데이타 기록재생 회로
JPS61104369A (ja) 磁気記録再生装置
JPH0316485A (ja) 映像信号処理装置
KR970002973A (ko) 아날로그와 디지탈 배속 기록 및 재생 장치
JPH0345091A (ja) 画像記録装置
JPH0231579A (ja) ダビングシステム
JPH06119714A (ja) ディジタルオーディオテープ再生装置
JPH0974538A (ja) デジタル記録再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061220

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee