KR100238806B1 - 컴퓨터용 전원장치 - Google Patents

컴퓨터용 전원장치 Download PDF

Info

Publication number
KR100238806B1
KR100238806B1 KR1019960040722A KR19960040722A KR100238806B1 KR 100238806 B1 KR100238806 B1 KR 100238806B1 KR 1019960040722 A KR1019960040722 A KR 1019960040722A KR 19960040722 A KR19960040722 A KR 19960040722A KR 100238806 B1 KR100238806 B1 KR 100238806B1
Authority
KR
South Korea
Prior art keywords
power
signal
computer
input
level
Prior art date
Application number
KR1019960040722A
Other languages
English (en)
Other versions
KR970071206A (ko
Inventor
홍진기
최창훈
김기홍
함성식
Original Assignee
강병호
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강병호, 대우통신주식회사 filed Critical 강병호
Priority to KR1019960040722A priority Critical patent/KR100238806B1/ko
Priority to US08/749,027 priority patent/US5787293A/en
Priority to JP8331548A priority patent/JPH09319475A/ja
Priority to FR9614700A priority patent/FR2748133B1/fr
Publication of KR970071206A publication Critical patent/KR970071206A/ko
Application granted granted Critical
Publication of KR100238806B1 publication Critical patent/KR100238806B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof

Abstract

본 발명은 개인용 컴퓨터의 전원이 소프트웨어적으로 온/오프되도록 함으로써 다양한 사용형태에 적응할 수 있도록 된 컴퓨터용 전원장치를 제공하게 된다.
본 발명에 있어서는 입력전원으로부터 장치의 동작에 필요한 동작전원을 생성하는 제1 전원수단과, 입력전원으로부터 장치의 대기동작에 필요한 대기전원을 생성하는 제2 전원수단, 사용자가 컴퓨터를 수동으로 온/오프하기 위한 조작수단, 상기 조작수단의 조작여부를 검출하여 조작수단의 비조작시에는 제1 레벨, 조작수단의 조작시에는 제2 레벨의 제1 검출신호를 출력하는 조작검출수단, 국선과 결합되어 국선으로부터 링신호가 입력되면 제2 레벨의 제2 검출신호를 출력하는 링신호 검출수단, 상기 제1 및 제2 검출신호를 논리곱하는 논리곱수단 및, 상기 논리곱수단의 출력에 입력단이 결합되고, 입력신호가 제1 레벨에서 제2 레벨로 전환되면 상기 제1 전원수단을 동작시키기 위한 전원제어신호를 출력하는 전원제어신호 출력수단을 포함하여 구성된다.
그리고, 국선을 통해 입력되는 DTMF신호와 소정의 코드데이터를 검출하는 모뎀과, 소정의 코드데이터가 저장되어 있는 코드데이터 저장수단 및, 상기 모뎀에 의해 검출된 코드신호와 상기 코드데이터 저장수단에 저장되어 있는 코드데이터가 동일한 경우에는 상기 전원제어신호 출력수단을 제어하여 컴퓨터를 오프제어하는 시스템 제어수단을 포함하여 구성된다.
따라서, 본 발명에 있어서는 컴퓨터의 전원 온/오프가 사용자의 기계적인 조작이 아닌 프로그램적으로 실행되게 됨으로써, 사용자의 부주의에 의한 비정상적인 전원오프를 방지할 수 있는 등 다양한 사용환경에 대응할 수 있게 된다.
또한, 외부 통신용 단말기를 이용하여 국선을 통해 컴퓨터를 온/오프 제어할 수 있게 되고, 국선을 통해 입력되는 상대방 통신용 단말기에 능동적으로 적응하여 적절한 기능을 실행할 수 있게 됨으로써, 컴퓨터를 하나의 통신용 단말기로서 효율적으로 사용할 수 있게 된다.

Description

컴퓨터용 전원장치
본 발명은 개인용 컴퓨터에 적합한 전원장치에 관한 것으로서, 특히 소프트웨어적으로 전원 온/오프 기능을 수행함으로써 다양한 사용형태에 적응할 수 있도록 된 컴퓨터용 전원장치에 관한 것이다.
현재, 컴퓨터 기술이 급속도로 발전되면서, 그 처리속도나 기능면에서 대폭적인 향상이 이루어지고 있다.
특히, 개인용 컴퓨터(Personal Computer)에 있어서는 종래에는 단순히 워드프로세서나 데이터 처리를 위해 사용되어 왔던데 비하여, 최근에는 컴퓨터를 하나의 통신용 단말기로서 이용하는 방법이 보편화되고 있으며, 또한 홈오토메이션(Home-automation)의 중추적인 기기로서 사용하는 쪽으로도 개발이 진행되고 있다.
한편, 컴퓨터를 통신용 기기나 홈오토메이션을 위한 제어기기로서 사용함에 있어서는 전화나 팩시밀리장치 등과 같은 외부의 통신용 기기나 외부의 다른 컴퓨터로부터 송신되는 각종 데이터 및 제어명령에 대해 능동적으로 대응하는 것이 필요하게 된다.
따라서, 최근 컴퓨터를 제조하는 제조업체의 경우에는 컴퓨터에 모뎀(MODEM)기능을 필수적으로 채용하고, 또한 자동응답기능이나 원격제어기능 등을 실행하기 위한 다양한 소프트웨어를 개발하여 공급함으로써 사용자가 필요에 따라 컴퓨터를 다양하게 활용할 수 있도록 하고 있다.
그러나, 종래의 컴퓨터에 있어서는 그 동작상태, 특히 온/오프 동작이 전적으로 사용자의 기계적인 스위치조작에 의존하도록 되어 있기 때문에 실질적으로 사용자의 다양한 욕구에 부응할 수 없다는 문제가 있게 된다.
즉, 종래의 컴퓨터를 이용하여 자동응답기능을 실행하거나, 또는 외부의 팩시밀리장치나 컴퓨터장치로부터 데이터를 수신하고자 하는 경우에는 사용자는 일단 컴퓨터를 온상태로 유지시켜 놓는 것이 필요하게 되는 바, 이는 불필요한 전력소모를 초래하게 된다. 그리고, 만일 사용자가 컴퓨터를 오프시킨 상태에서 외출을 한 경우에는 자동응답기능이나 외부로부터의 데이터수신을 실행할 수 없게 되는 바, 이는 컴퓨터를 통신용 단말기로서 사용함에 큰 장애가 되게 된다.
또한, 종래의 컴퓨터에 있어서는 상술한 바와 같이 사용자의 조작에 의해 기계적으로 온/오프되도록 되어 있기 때문에, 만일 사용자가 컴퓨터를 이용하여 작업을 실행하는 도중에 컴퓨터의 전원을 오프시킨 경우에는 그동안 작업하였던 내용이 유실되게 되고, 특히 "윈도우 95" 등의 프로그램을 실행하고 있는 상태에서 컴퓨터를 강제적으로 오프시키는 경우에는 해당 프로그램 자체가 손상받게 되는 문제가 발생하게 된다.
이에, 본 발명은 상기한 사정을 감안하여 창출된 것으로서, 컴퓨터의 전원장치를 프로그램적으로 온/오프할 수 있도록 함으로써 사용자의 다양한 요구에 부응할 수 있도록 된 컴퓨터용 전원장치를 제공함에 그 주된 목적이 있다.
또한, 본 발명은 상기한 프로그램적인 전원장치를 이용하여 외부에서 예컨대 전화라인을 이용하여 컴퓨터를 온/오프 제어할 수 있도록 된 컴퓨터용 전원장치를 제공함에 다른 목적이 있다.
또한, 본 발명은 상기한 프로그램적인 전원장치를 이용하여 사용자가 잘못된 키조작을 통해 컴퓨터를 오프시키는 경우에 효과적으로 대처할 수 있는 컴퓨터용 전원장치를 제공함에 또 다른 목적이 있다.
또한, 본 발명은 상기한 프로그램적인 전원장치를 이용하여 컴퓨터의 오프상태에서도 외부의 통신용 단말기에 대해 통신기능을 실행할 수 있도록 된 컴퓨터용 전원장치를 제공함에 또 다른 목적이 있다.
도 1은 본 발명의 제1 실시예에 따른 컴퓨터용 전원장치를 나타낸 구성도.
도 2는 도 1에 나타낸 전원장치가 적용되는 개인용 컴퓨터의 개략적인 구성 을 나타낸 블록구성도.
도 3은 도 1에 나타낸 전원장치에 의해 실현되는 컴퓨터의 비정상오프 방지기능을 설명하기 위한 플로우챠트.
도 4는 컴퓨터의 비정상오프 방지기능의 실행에 따른 모니터의 출력화면예를 나타낸 도면.
도 5는 도 1에 나타낸 장치의 다른 구성예를 나타낸 구성도.
도 6은 본 발명의 제2 실시예에 따른 컴퓨터용 전원장치를 나타낸 구성도.
도 7은 도 6에 나타낸 장치의 동작을 설명하기 위한 신호파형도.
도 8은 일반적인 모뎀의 구성을 개략적으로 나타내 블록구성도.
도 9는 전화기에 의한 링신호와 팩시밀리장치에 의한 링신호를 나타낸 파형도.
도 10은 도 8에서 모뎀에 의해 수신되는 데이터의 형태를 나타낸 메모리맵도.
**** 도면의 주요부분에 대한 간단한 설명****
1 : 전원플러그, 2 : 대기전원부,
3 : 스위칭모드 파워서플라이, 4 : 리얼타임클록,
52, 53, 63, 621 : 3상태 버퍼,
54, 622 : 프로그래머블 어레이 로직,
55, 623 : D플립플롭, 61 : 포토커플러,
SW1 : 전원스위치.
상기 목적을 실현하기 위한 본 발명의 제1 관점에 따른 컴퓨터용 전원장치는 입력전원으로부터 장치의 동작에 필요한 동작전원을 생성함과 더불어 전원제어신호에 따라 그 작동상태가 온/오프되는 제1 전원수단과, 입력전원으로부터 장치의 대기동작에 필요한 대기전원을 생성하는 제2 전원수단, 사용자가 컴퓨터를 온/오프하기 위한 조작수단, 상기 조작수단의 조작여부를 검출하여 조작수단의 비조작시에는 제1 레벨, 조작수단의 조작시에는 제2 레벨의 검출신호를 출력하는 조작검출수단, 상기 제1 전원제어수단을 온/오프 제어하기 위한 전원제어신호를 출력하는 전원제어신호 출력수단 및, 상기 검출신호의 레벨에 따라 상기 전원제어수단을 제어하는 시스템 제어수단을 포함하여 구성된 것을 특징으로 한다.
또한, 본 발명은 상기 구성에 대해 사용자에게 전원오프의사를 문의하기 위한 표시수단과, 사용자가 전원오프를 확인하기 위한 신호를 입력하기 위한 입력수단을 추가로 포함하여 구성되고, 상기 시스템 제어수단은 컴퓨터가 온상태에서 상기 검출신호가 제1 레벨에서 제2 레벨로 전환되면 상기 표시수단 및 입력수단을 통해 사용자의 전원오프의사를 확인한 후 상기 전원제어신호 출력수단을 제어하는 것을 특징으로 한다.
또한, 본 발명의 제2 관점에 따른 컴퓨터용 전원장치는 입력전원으로부터 장치의 동작에 필요한 동작전원을 생성하는 제1 전원수단과, 입력전원으로부터 장치의 대기동작에 필요한 대기전원을 생성하는 제2 전원수단, 국선과 결합되어 국선으로부터 입력되는 링신호를 검출하기 위한 링신호 검출수단 및, 상기 링신호 검출수단으로부터 링검출신호가 인가되면 상기 제1 전원수단을 동작시키기 위한 전원제어신호를 출력하는 전원제어신호 출력수단을 포함하여 구성된 것을 특징으로 한다.
또한, 본 발명은 국선을 통해 입력되는 DTMF신호와 소정의 코드데이터를 검출하는 모뎀과, 소정의 코드데이터가 저장되어 있는 코드데이터 저장수단 및, 상기 모뎀에 의해 검출된 코드신호와 상기 코드데이터 저장수단에 저장되어 있는 코드데이터가 동일한 경우에는 상기 전원제어신호 출력수단을 제어하여 컴퓨터를 오프제어하는 시스템 제어수단을 추가로 포함하여 구성된 것을 특징으로 한다.
또한, 본 발명은 국선을 통해 입력되는 링신호가 전화기에 의한 것인지 팩시밀리장치에 의한 것인지를 검출하는 모뎀과, 이 모뎀에 의해 전화기에 의한 것으로 검출된 경우에는 자동응답 기능을 실행제어하고, 팩시밀리장치에 의한 것으로 검출된 경우에는 데이터수신기능을 실행제어하는 시스템 제어수단을 추가로 포함하여 구성된 것을 특징으로 한다.
상기한 구성으로 된 본 발명에 의하면, 컴퓨터의 전원 온/오프가 사용자의 기계적인 조작이 아닌 프로그램적으로 실행되게 된다.
따라서, 사용자의 부주의에 의한 비정상적인 전원오프를 방지할 수 있는 등 다양한 사용환경에 대응할 수 있게 된다.
또한, 상기한 구성으로 된 본 발명에 의하면, 외부 통신용 단말기를 이용하여 국선을 통해 컴퓨터를 온/오프 제어할 수 있게 되고, 국선을 통해 입력되는 상대방 통신용 단말기에 능동적으로 적응하여 적절한 기능을 실행할 수 있게 된다.
따라서, 컴퓨터를 하나의 통신용 단말기로서 효율적으로 사용할 수 있게 된다.
이하, 도면을 참조하여 본 발명에 따른 실시예를 설명한다.
도 1은 본 발명의 제1 실시예에 따른 컴퓨터용 전원장치를 나타낸 구성도이다.
도면에서, 참조번호 1은 전원플러그이고, 2는 이 전원플러그(1)로부터의 입력전원을 근거로 컴퓨터의 대기동작모드(Standby Mode)시에 필요로 되는 대기전원(Vs : 5V)을 생성하는 대기전원부, 3은 이후에 설명할 RTC(4)로부터 인가되는 전원제어신호()에 따라 동작하고, 또 상기 전원플러그(1)로부터의 입력전원을 근거로 각종 동작전압(V1∼V4)을 생성하는 SMPS(Switching Mode Power Supply)이다.
또한, 도면에서 참조부호 SW1은 컴퓨터 본체의 외부에 설치되어 사용자가 본 컴퓨터를 기계적으로 온/오프 제어하기 위한 온/오프 스위치로서, 이 스위치(SW1)는 일단이 접지됨과 더불어 다른 단은 풀업(Full up)저항(R1)을 통해서 앤드게이트(AND1)의 한 입력단에 결합되어 있다. 그리고, 상기 앤드게이트(AND1)의 다른 입력단은 적외선 수신부(도시되지 않음)에 결합되어 있다.
여기서, 상기 적외선 수신부는 사용자가 원격제어장치(Remote Controller)를 이용하여 본 컴퓨터장치를 온/오프 제어할 수 있도록 해주는 일반적인 것으로서, 이는 사용자가 컴퓨터를 온시키기 위해 적외선 신호를 입력하게 되면 소정 시간동안 예컨대 로우레벨의 신호를 출력하게 된다.
즉, 상기 앤드게이트(AND1)는 사용자가 컴퓨터를 온시키기 위해 원격제어장치나 또는 상기 스위치(SW1)를 조작하게 되면 해당 조작시간동안 로우레벨의 전원온신호를 출력하게 된다.
또한, 도면에서 참조번호 4는 RTC(Real Time Clock)로서, 이는 상기 앤드게이트(AND1)의 출력이 킥스타트(KICK START)신호 입력단()에 결합됨과 더불어, 출력단()이 풀업저항(R2)을 통해 상술한 SMPS(3)에 결합된다. 또한, 상기 RTC(4)는 킥스타트신호 입력단()을 통해 입력되는 신호가 로우레벨로 강하되면 해당 신호의 폴링엣지(Falling edge)에서 예컨대 2초 동안 출력단()을 통해 로우레벨의 전원제어신호를 출력하고, 또 이 로우레벨의 전원제어신호에 의해 SMPS(3)가 정상적으로 구동되어 SMPS(3)로부터 +5V의 정상적인 전압이 인가되면 별도의 전원오프동작, 즉 시스템 데이터버스를 통해 인가되는 데이터에 의해 그 출력단()이 하이레벨로 설정될 때까지 출력단()을 통해 지속적으로 로우레벨의 전원제어신호를 출력하게 된다.
또한, 상기 RTC(4)는 상기 킥스타트신호 입력단()을 통해 입력되는 신호상태를 셋트하기 위한 상태 레지스터(도시되지 않음)를 구비하여, 킥스타트신호 입력단()을 통해 입력되는 신호의 폴링엣지에서 예컨대 "1"의 상태플래그를 셋트하게 되는데, 이러한 상태플래그는 시스템 어드레스버스와 데이터버스를 통해 독출 및 리셋트할 수 있게 된다.
한편, 도 2는 상기한 구성으로 된 장치가 적용된 개인용 컴퓨터의 시스템구성을 개략적으로 나타낸 블록구성도로, 도 2에서 도 1과 동일한 부분에는 동일한 참조번호를 붙이고 그 상세한 설명은 생략한다.
도 2에서, 참조번호 20은 CPU(Centrol Processor Unit)이고, 21은 컴퓨터의 동작과 관련된 각종 데이터나 프로그램을 저장하기 위한 메인 메모리, 22는 상기 CPU(20)로부터 인가되는 어드레스 데이터를 근거로 상기 메인 메모리(21)에 대한 억세스동작을 제어하는 메모리 콘트롤러로서, 이들은 CPU버스, 즉 CPU 데이터버스 및 CPU 어드레스버스를 통해 상호 결합되어 있다.
또한, 도 2에서 참조번호 23은 상기 CPU버스와 PCI버스(Peripheral Component Interconnection BUS)간의 데이터 송수신을 위한 버퍼이다.
또한, 참조번호 24는 PCI 슬롯으로서, 여기에는 보통 고속으로 동작하게 되는 주변장치, 예컨대 모니터로 비디오데이터를 출력하기 위한 비디오카드와 하드디스크 드라이브가 결합되게 된다.
또한, 도면에서 참조번호 25는 상술한 CPU(20)의 제어프로그램이 저장되어 있는 바이오스이고, 26은 키보드나 마우스에 대한 제어를 실행하는 키보드 콘트롤러, 27은 예컨대 모뎀, 사운드카드, 플로피디스크 드라이브 및 프린터 등과 같이 저속으로 동작하는 주변기기가 결합되는 ISA(Industry Standard Architecture) 슬롯으로서, 이들은 시스템버스, 즉 시스템 데이터버스 및 시스템 어드레스버스를 통해 상호 결합되어 있다.
그리고, 도면에서 참조번호 28은 상기 PCI버스와 시스템버스간의 데이터 송수신을 제어하는 PCI/ISA 브릿지이다.
이어, 상기한 구성으로 된 장치의 동작을 설명한다.
사용자가 전원플러그(1)를 콘센트(도시되지 않음)에 삽입하게 되면, 상기 전원플러그(1)로부터 인가되는 입력전원에 의해 대기전원부(2)가 작동되게 됨으로써 도 1에서 SMPS(3)를 제외한 다른 회로부가 동작하게 된다.
이어, 상기한 상태에서 사용자가 본체에 설치된 기계적인 스위치(SW1)나 원격제어장치를 조작하여 컴퓨터를 온시키게 되면, 그에 따른 로우레벨신호가 앤드게이트(AND1)를 통해 RTC(4)의 킥스타트신호 입력단()에 인가되고, 이에 따라 RTC(4)에서 출력되는 전원제어신호()가 로우레벨로 설정됨으로써 SMPS(3)가 작동되게 된다.
따라서, 이 경우 컴퓨터는 부팅(Cold Boot)동작을 실행하면서 작동상태로 되게 된다.
한편, 상기 부팅동작은 바이오스(25)에 저장되어 있는 프로그램을 근거로 실행하게 된다. 즉, CPU(20)는 우선 각 회로부의 이상상태를 점검하는 시스템체크기능을 실행한 후, 상기 RTC(4)내의 CMOS를 독출하여 시스템의 초기화처리를 실행하게 된다.
그리고, 상술한 부팅동작이 완료되면, CPU(20)는 시스템 어드레스버스와 시스템 데이터버스를 통해 상기 RTC(4)내의 상태 레지스터에 저장되어 있는 상태 플래그 "1"을 "0"으로 리셋트하게 된다.
이어, 상기한 과정에 따라 컴퓨터가 온상태로 동작되는 상태에서 사용자가 기계적인 스위치(SW1)나 원격제어장치를 조작하여 컴퓨터를 오프시키게 되면, 그에 따른 로우레벨신호가 앤드게이트(AND1)를 통해 RTC(4)의 킥스타트신호 입력단()에 인가됨으로써 상술한 바와 같이 해당 신호의 폴링엣지에서 RTC(4) 내부의 상태레지스터에 상태플래그 "1"이 셋트되게 된다.
한편, CPU(20)는 컴퓨터가 작동상태로 되면 상기 RTC(4)의 상태레지스터를 일정 시간단위로 검사하게 된다. 그리고, 이러한 검사시에 상기 상태플래그가 "1"인 것이 검출되면 CPU(20)는 사용자가 컴퓨터의 사용을 종료하는 것으로 판정하여 시스템 데이터버스를 통해 소정의 데이터를 송출함으로써 RTC(4)에서 출력되는 전원제어신호()를 하이레벨로 설정하게 된다.
따라서, 이때 상기 SMPS(3)의 동작이 정지됨으로써 컴퓨터는 오프되게 된다.
즉, 상기 구성에 있어서는 컴퓨터의 온/오프 동작이 사용자의 기계적인 키조작이 아닌 프로그램적으로 실행되게 된다. 따라서, 이러한 특징을 이용하여 사용자에게 다양한 사용환경을 제공할 수 있게 된다.
예를 들어, 상기한 구성을 이용하게 되면, 컴퓨터가 일정 시간 동안 비사용상태로 방치되는 경우에 자동적으로 컴퓨터를 오프시키도록 구성할 수 있게 된다.
도 2에 나타낸 구성에 있어서, PCI/ISA 브릿지(28)는 그 내부에 상술한 ISA슬롯(27)이나 키보드 콘트롤러(26)로부터의 데이터 입력상태를 나타내기 위한 레지스터를 구비하여 소정의 검출시간동안 데이터입력이 없는 경우에는 해당 레지스터에 데이터없음을 나타내는 플래그를 셋트하게 된다.
그리고, 상기 검출시간은 시스템부팅시에 CPU(20)에 의해 실행되게 되므로 바이오스(25)를 적절하게 프로그램함으로써 컴퓨터의 자동오프를 실행할 수 있게 된다.
즉, 일반적으로 컴퓨터에 있어서는 사용자가 전원을 온시키게 되면 바이오스(25)의 프로그램을 통해 부팅동작을 실행하게 되고, 또 시스템의 초기화조건은 상기 RTC(4)내의 CMOS내에 설정되게 된다. 그리고, 상기 CMOS내의 초기화조건은 사용자가 일반적으로 CMOS셋업이라 칭하는 조작을 통해 가변설정할 수 있게 된다.
따라서, 컴퓨터의 비사용상태 검출시간을 CMOS셋업을 통해서 설정할 수 있도록 하고, 바이오스(25)를 적절하게 프로그램함으로써 컴퓨터 자동오프를 실행할 수 있게 된다.
또한, 이 경우 하드디스크에 별도의 전원관리프로그램을 설치하고 시스템부팅시에 이를 메인메모리(21)의 상주프로그램으로 설정하여 컴퓨터의 프로그램적인 온/오프를 실행하는 것도 바람직하게 된다.
또한, 상술한 도 1의 구성을 이용하게 되면 사용자의 부주의한 키조작에 의한 컴퓨터의 비정상오프를 방지할 수 있게 된다.
도 3은 컴퓨터의 비정상오프를 방지하기 위한 동작플로우를 나타낸 플로우챠트로서, 상술한 도 1 내지 도 3을 이용하여 컴퓨터의 비정상오프 방지기능을 설명한다.
컴퓨터가 오프상태로 있는 경우에는 상술한 바와 같이 RTC(4)내의 레지스터에는 "0"이 셋트되고, 또 RTC(4)에서 출력되는 전원제어신호()는 하이레벨("1")로 설정되게 된다(ST1 단계).
상기한 컴퓨터의 오프상태에서 사용자가 기계적인 스위치(SW1)을 조작하거나 또는 원격제어장치를 조작하여 컴퓨터를 온시키게 되면(ST2 단계), 앤드게이트(AND1)로부터 로우레벨신호가 출력되어 RTC(4)의 킥스타트신호 입력단()에 인가되게 되고, 이에 따라 RTC(4)의 상태레지스터에 상태플래그 "1"이 셋트됨과 더불어 전원제어신호()가 로우레벨("0")로 설정되게 된다(ST3 단계).
이어, 상기와 같이 RTC(4)로부터의 전원제어신호()가 로우레벨("0")로 되면 SMPS(3)가 동작하여 컴퓨터의 정상동작에 필요한 전원전압(V1∼V4)이 공급되게 됨으로써 컴퓨터는 부팅동작을 개시하게 된다(ST4 단계).
그리고, 상기한 부팅동작이 완료되게 되면(ST5 단계), CPU(20)는 시스템 어드레스버스 및 데이터버스를 통해 상기 RTC(4)의 상태레지스터에 저장되어 있는 상태플래그를 "0"으로 리셋트하게 된다(ST6 단계).
한편, 상술한 동작에 따라 컴퓨터가 정상적으로 작동하는 상태에서 사용자가 고의로 또는 키조작 잘못으로 기계적인 스위치(SW1)나 원격제어장치를 조작하여 컴퓨터 오프를 시도하게 되면, 상술한 바와 같이 앤드게이트(AND1)로부터 출력되는 로우레벨신호에 의해 RTC(4)내의 상태레지스터에 상태플래그 "1"이 셋트되게 된다.
상기와 같이 RTC(4)내의 상태플래그가 "1"로 셋트되면(ST7 단계), CPU(20)는 PCI슬롯(24)과 비디오카드를 통해 모니터(도시되지 않음)상에 도 4에 나타낸 바와 같은 메시지를 출력하여 사용자의 전원오프의사를 확인하게 된다(ST8 단계).
그리고, 상기 메시지 출력에 대해 사용자가 "아니오(NO)"를 선택한 경우에는 시스템 어드레스버스와 시스템 데이터버스를 통해 RTC(4)의 상태레지스터에 설정되어 있는 상태플래그를 "0"으로 리셋트하고, 사용자가 "예(YES)"를 선택하거나 또는 소정시간동안 키입력이 없는 경우에는 시스템 어드레스버스와 시스템 데이터버스를 통해 RTC(4)내의 상태플래그를 "0"으로 리셋트함과 더불어 전원제어신호()를 하이레벨("1")로 설정함으로써 SMPS(3)의 동작을 정지시키게 된다(ST9∼ST13 단계).
따라서, 상기한 동작플로우에 따르면 사용자가 부주의로 컴퓨터를 오프시키는 경우에 효과적으로 대처할 수 있게 된다.
또한, 상술한 동작에 있어서도 그 동작프로그램은 바이오스(25)나 하드디스크에 설치할 수 있다.
한편, 도 5는 상술한 제1 실시예의 변형실시예를 나타낸 구성도로, 이는 사용자가 프로그램적인 전원오프를 선택적으로 실행할 수 있도록 된 것이다.
또한, 도 5에서 상술한 도 1과 실질적으로 동일한 기능을 하는 부분에는 동일한 참조번호를 붙이고 그에 대한 설명은 생략한다.
도면에서 참조부호 AND2는 상술한 RTC(4)로부터 출력되는 전원제어신호()와 앤드게이트(AND1)의 출력신호를 논리곱하여 SMPS(3)로 공급하는 앤드게이트이고, IV2는 이 앤드게이트(AND2)로 공급되는 상기 앤드게이트(AND1)의 출력신호를 반전시키기 위한 인버터이다. 또한, 참조부호 R6 및 R7은 상기 인버터(52)와 앤드게이트(AND2)의 입력신호레벨을 안정화시키기 위한 저항이다.
또한, 도면에서 참조번호 52는 게이트신호에 따라 상기 앤드게이트(AND1)의 출력을 RTC(4)에 선택적으로 결합시키기 위한 제1 3상태 버퍼이고, 53은 게이트신호에 따라 상기 앤드게이트(AND1)의 출력을 앤드게이트(AND2)에 선택적으로 결합시키기 위한 제2 3상태 버퍼이다.
그리고, 여기서 상기 제1 3상태 버퍼(52)는 그 게이트단이 이후에 설명할 D플립플롭(55)의 출력단(Q)에 결합되고 상기 제2 3상태 버퍼(53)는 그 게이트단이 상기 D플립플롭(55)의 출력단(Q)에 인버터(IV1)를 통해 결합되어 있는 바, 이에 따라 상기 제1 및 제2 3상태 버퍼(52, 53)는 서로 상반적으로 동작하게 된다.
한편, 도면에서 참조번호 54는 시스템 어드레스버스에 결합되어 어드레스 데이터에 따라 예컨대 하이레벨의 논리신호를 출력하는 PAL(Programable Array Logic)이고, 55는 상기 PAL(54)의 출력이 클록입력단(CLK)에 결합됨과 더불어 신호 입력단(D)이 시스템 데이터버스의 한 비트에 결합되어 상기 PAL(54) 출력의 상승엣지에서 시스템 어드레스버스를 통해 입력되는 "1" 또는 "0"의 데이터신호를 출력단(Q)을 통해 출력하는 D플립플롭이다. 여기서 상기 PAL(54)은 시스템 어드레스버스에 의해 D플립플롭(65)의 클록입력단(CLK)에 결합된 출력단이 선택되면 해당 출력신호가 로우레벨에서 하이레벨로 상승되도록 프로그램된다.
또한, 상기 D플립플롭(55)은 상술한 SMPS(3)로부터 출력되는 예컨대 5V의 전원전압(V1)이 저항(R5)을 통해 클리어단()에 결합되어 컴퓨터의 오프시에 그 출력(Q)이 "0"으로 클리어되게 된다.
이어, 상기한 구성으로 된 장치의 동작을 설명한다.
컴퓨터가 오프상태로 있는 경우에는 상술한 바와 같이 D플립플롭(55)의 출력이 "0"으로 설정되어 있게 되므로, 제1 3상태 버퍼(52)는 인에이블(enable)상태, 제2 3상태 버퍼(53)는 디스에이블(disable)상태로 설정되게 된다.
따라서, 사용자가 기계적인 스위치(SW1)나 원격제어장치를 통해 컴퓨터를 온시키게 되면 앤드게이트(AND1)로부터 출력되는 로우레벨의 신호가 RTC(4)의 킥스타트신호 입력단()에 인가되고, 이에 따라 RTC(4)로부터 출력되는 로우레벨의 전원제어신호()가 앤드게이트(AND2)를 통해 SMPS(3)로 인가됨으로써 상술한 바와 같이 SMPS(3)가 작동되면서 컴퓨터는 부팅되게 된다.
한편, 컴퓨터의 동작상태에서 사용자가 전원관리프로그램을 실행하거나 또는 CMOS셋업을 통해 프로그램적인 전원오프기능을 해제하게 되면 CPU(20 : 도 2)는 시스템 어드레스버스를 통해 PAL(54)의 해당 출력포트를 선택하여 그 출력레벨을 하이레벨로 상승시키고, 또 시스템 데이터버스를 통해 D플립플롭(55)의 입력단(D)을 하이레벨로 설정함으로써 그 D플립플롭(55)의 출력(Q)을 하이레벨로 설정하게 된다.
따라서, 이 경우에는 제1 3상태 버퍼(52)는 디스에이블, 제2 3상태 버퍼(53)는 인에이블상태로 되어 앤드게이트(AND1)의 출력이 앤드게이트(AND2)에 결합되는 상태로 되게 된다.
또한, 이때 상기 CPU(20)는 시스템 어드레스버스와 시스템 데이터버스를 통해 RTC(4)로부터 출력되는 전원제어신호()를 하이레벨로 설정하게 되는데, 이 경우에는 앤드게이트(AND1)로부터 출력되는 하이레벨신호가 인버터(IV2)에 의해 로우레벨로 반전되어 앤드게이트(AND2)를 통해 SMPS(3)로 인가되게 되므로 컴퓨터의 동작에는 영향을 미치지 않게 된다.
이어, 상기한 작동상태에서 사용자가 컴퓨터의 전원을 오프시키기 위하여 기계적인 스위치나 원격제어장치를 조작하게 되면, 해당 조작에 대응하여 상기 앤드게이트(AND1)로부터 로우레벨의 신호가 출력되게 되고, 이에 따라 상기 인버터(IV2)의 출력이 하이레벨로 되게 됨으로써 앤드게이트(AND2)의 출력이 하이레벨로 되게 된다.
따라서, SMPS(3)의 동작이 정지상태로 됨으로써 그 출력전압(V1∼V4)이 "0"레벨로 됨과 더불어 컴퓨터는 오프되게 된다.
또한, 상기 SMPS(3)의 출력전압(V1∼V4)이 "0"레벨로 되면, 상기 D플립플롭(55)의 클리어단()에 로우레벨신호가 입력되어 D플립플롭(55)이 클리어됨으로써 그 출력(Q)이 "0"으로 된다. 따라서, 제1 3상태 버퍼(52)는 인에이블, 제2 3상태 버퍼(53)는 디스에이블상태로 되어 앤드게이트(AND1)의 출력이 RTC(4)에 결합되게 됨으로써, 사용자가 기계적인 스위치(SW1)를 온시켰다가 다시 오프시킬 때 앤드게이트(AND1)로부터 출력되는 하이레벨신호가 인버터(IV2)에 의해 반전되어 앤드게이트(AND2)를 통해 다시 SMPS(3)로 인가되는 것이 방지되게 된다.
즉, 상기 구성예에 의하면, 사용자가 프로그램적인 컴퓨터의 오프동작을 선택적으로 실행시킬 수 있게 된다.
따라서, 상술한 도 5의 구성을 상술한 비정상종료 방지기능에 적용하게 되면 해당 기능을 선택적으로 실행시킬 수 있게 된다.
이를 보다 구체적으로 설명하면, 상술한 비정상종료 방지기능에 있어서는 컴퓨터가 온상태에서 RTC(4)내의 상태레지스터에 셋트되는 상태플래그를 근거로 컴퓨터의 오프조작을 검출하여 확인메시지를 출력하도록 되어 있다.
그런데, 상기 도 5의 구성에서 사용자가 D플립플롭(65)의 출력을 변경 설정하여 앤드게이트(AND1)의 출력을 앤드게이트(AND2)의 입력측으로 결합시키게 되면, 앤드게이트(AND1)의 출력에 의해 RTC(4)에 상태플래그가 셋트되는 일이 발생되지 않음은 물론이고 앤드게이트(AND1)의 출력이 로우레벨로 되는 순간에 앤드게이트(AND2)의 출력이 하이레벨로 되어 SMPS(3)의 구동이 정지되게 됨으로써 비정상종료 방지기능이 실행됨이 없이 컴퓨터는 바로 오프되게 된다.
한편, 도 1에서 설명한 컴퓨터의 프로그램적인 온/오프장치를 이용하게 되면 원격지에서 예컨대 전화기 등을 이용하여 컴퓨터를 온/오프시키는 것이 가능하게 된다.
도 6은 본 발명의 제2 실시예에 따른 컴퓨터용 전원장치를 나타낸 구성도로서, 이는 사용자가 원격지에서 전화기를 이용하여 컴퓨터를 온/오프시킬 수 있도록 된 것이다.
또한, 도 6에서 상술한 도 1과 동일한 부분에는 동일한 참조번호를 붙이고 그에 대한 상세한 설명은 생략한다.
도 6에서 참조번호 61은 국선의 팁(TIP)단과 링(RING)단에 결합되어 국선을 통해 인가되는 링신호를 검출하도록 된 포토커플러이다. 이 포토커플러(4)는 국선에 그 애노드 및 캐소드가 결합된 포토 다이오드(PD)와, 이 포토 다이오드(PD)로부터 방출되는 광신호에 따라 온/오프되어 입력되는 광신호에 따른 전기적인 신호를 출력하는 포토 트랜지스터(PT)를 포함하여 구성된다.
즉, 도 7(A)에 나타낸 바와 같이 국선을 통해 소정의 주파수를 갖는 링신호가 입력되면 해당 주파수신호에 따라 포토 다이오드(PD)가 점멸하게 되고, 포토 트랜지스터(PT)는 이 포토 다이오드(PD)로부터 인가되는 광신호에 따라 그 온/오프가 전환되게 되는데, 이때 상기 포토 트랜지스터(PT)는 포토 다이오드(PD)의 점멸주기에 신속하게 대응하지 못하기 때문에 전체적으로 온상태를 유지하게 된다.
따라서, 상기 포토커플러(61)는 국선을 통해 링신호가 입력되면, 해당 포토 트랜지스터(PT)가 온상태로 설정됨으로써 도 7(B)에 나타낸 바와 같이 로우레벨의 링검출신호가 출력되게 된다.
그리고, 상기 포토커플러(61)의 출력은 풀업저항(R10)과 이후에 설명할 3상태 버퍼(63, 621)를 통해 앤드게이트(AND3)의 한 입력단에 결합되고, 이 앤드게이트(AND3)의 다른 입력단은 도 1에서 설명한 앤드게이트(AND1)의 출력단에 결합되게 되는 바, 이에 따라 상기 앤드게이트(AND3)에서는 사용자가 기계적인 스위치(SW1)나 원격제어장치를 조작하여 컴퓨터를 온시키거나, 또는 외부로부터 전화가 걸려와서 링신호가 입력되는 경우에 로우레벨의 신호를 출력하게 된다.
한편, 도 6에서 참조번호 62는 전화를 통한 컴퓨터의 온/오프 기능을 선택적으로 실행시키기 위한 선택부이다. 이 선택부(62)는 상기 포토커플러(61)와 앤드게이트(AND3)의 신호선 사이에 결합된 3상태 버퍼(621)와, 시스템 어드레스버스에 결합되어 어드레스 데이터에 따라 소정의 논리신호를 출력하는 PAL(622) 및, 시스템 데이터버스의 한 비트에 D입력이 결합되고 상기 PAL(52)의 출력이 클록입력단(CLK)에 결합된 D플립플롭(623)을 포함하고, 이 D플립플롭(623)의 반전출력()이 상기 3상태 버퍼(621)의 게이트단에 결합된 구성으로 되어 있다.
즉, 상기 선택부(62)에서 PAL(622)은 시스템 어드레스버스에 의해 D플립플롭(623)의 클록입력단(CLK)에 결합된 출력단이 선택되면 해당 출력신호가 로우레벨에서 하이레벨로 상승되도록 프로그램된다. 그리고, 상기 D플립플롭(623)의 클록입력이 하이레벨로 될 때 그 D플립플롭(623)의 D입력단에 결합된 시스템 데이터버스는 하이레벨 또는 로우레벨로 설정되게 되는데, 이는 예컨대 CMOS셋업을 통해 사용자가 설정한 동작상태에 의존하여 컴퓨터의 부팅시에 실행되게 된다.
한편, 상기한 동작에 의해 상기 D플립플롭(623)으로부터 하이레벨의 신호가 출력되면 3상태 버퍼(621)가 디스에이블상태로 됨으로써 포토커플러(61)의 출력이 앤드게이트(AND3)로 인가되는 것이 차단되게 되고, 상기 D플립플롭(623)으로부터 로우레벨의 신호가 출력되면 3상태 버퍼(621)가 인에이블상태로 됨으로써 포토커플러(61)의 출력이 앤드게이트(AND3)로 인가되게 된다.
또한, 도면에서 참조번호 63은 상기 포토커플러(61)의 출력단에 결합되어 포토커플러(61)의 출력이 상기 3상태 버퍼(621)를 통해서 앤드게이트(AND3)로 인가되는 것을 단속하기 위한 3상태 버퍼이고, IV3은 상술한 RTC(4)로부터 출력되는 전원제어신호()를 반전시켜 상기 3상태 버퍼(63)의 게이트단에 입력하는 인버터로서, 상기 3상태 버퍼(63) 및 인버터(IV3)는 상기 RTC(4)로부터 일단 로우레벨의 전원제어신호()가 출력되면 상기 포토커플러(61)에서 출력되는 링검출신호가 앤드게이트(AND3)를 통해 RTC(4)로 인가되는 것을 방지하기 위한 것이다.
즉, 상기한 구성에 있어서는 컴퓨터가 오프상태에서 국선을 통해 도 7(A)에 나타낸 바와 같은 링신호가 입력되게 되면, 상술한 바와 같이 포토커플러(61)로부터 도 7(B)와 같은 링검출신호가 출력되게 된다. 그리고, 이때 선택부(62)의 D플립플롭(53)의 출력()이 로우레벨로 되어 3상태 버퍼(621)가 인에이블되어 있는 경우에는 상기 포토커플러(61)에서 출력되는 신호는 상기 3상태 버퍼(621)와 앤드게이트(AND3)를 통해 RTC(4)의 킥스타트신호 입력단()에 인가되게 된다.
따라서, 이 경우에는 상술한 기계적인 스위치(SW1)와 원격제어장치에 의한 컴퓨터 온시와 마찬가지로 RTC(4)에서 출력되는 전원제어신호()가 로우레벨로 설정되어 SMPS(3)가 작동되게 됨으로써 컴퓨터는 부팅동작을 실행하게 된다.
그리고, 상기 RTC(4)에서 출력되는 도 7(D)에 나타낸 로우레벨의 전원제어신호()는 인버터(IV3)에 의해 반전되어 3상태 버퍼(63)의 게이트단으로 인가되고, 이에 따라 3상태 버퍼(63)가 디스에이블되어 도 7(C)에 나타낸 바와 같이 앤드게이트(AND3)로부터는 최초에 링신호가 입력되는 일정 순간동안만 로우레벨의 신호가 출력되게 된다.
따라서, 링신호가 지속적으로 입력되는 경우에도 RTC (4)의 킥스타트신호 입력단()으로 추가적인 로우레벨신호가 입력되는 것이 방지되게 됨으로써 지속적인 링검출신호에 의해 컴퓨터가 반복적으로 온/오프되는 것이 방지되고, 또한 컴퓨터가 작동상태에서 외부로부터의 링신호에 의해 오프되는 것이 방지되게 된다.
그리고, 컴퓨터의 부팅이 종료되면 도 2에서 CPU(20)는 ISA슬롯(27)에 결합되어 있는 모뎀을 일정 시간단위로 체크하게 되는데, 이때 현재의 컴퓨터 온상태가 외부로부터의 전화에 의한 것으로 검출된 경우에는 모뎀을 제어하여 국선에 대해 컴퓨터를 온라인상태로 설정함으로써 외부의 사용자에 대한 자동응답기능이나 데이터수신 등의 처리를 실행하게 된다.
도 8은 일반적으로 사용되고 있는 모뎀의 구성을 개략적으로 나타낸 블록구성도이다.
도 8에서 참조번호 80은 ISA슬롯(47)과 이후에 설명할 국선인터페이스회로부(83)사이에 결합된 모뎀 디바이스로서, 이는 마이크로 콘트롤러 유니트(MCU : 81)와 모뎀 데이터 펌프(MDP : 82)를 포함하여 구성된다.
여기서, 상기 MCU(81)는 국선을 통해 송수신되는 음성신호나 팩시밀리 데이터를 처리하기 위한 각종 명령어제어와 호스트 중개(Host interface) 기능을 수행하고, MDP(82)는 데이터 전송속도 및 통신프로토콜을 제어하는 기능과 음성신호에 대한 ADPCM(Adaptive Differential Pulse Code Modulation) 기능을 수행하게 된다.
또한, 도면에서 참조번호 83은 국선으로부터 인가되는 링신호 및 국선전류를 감지하는 기능을 수행하는 국선인터페이스회로부이고, 84는 스피커와 마이크에 대한 음성신호 입출력처리를 수행하는 스피커회로부, 85는 모뎀의 동작에 따른 각종 데이터가 저장되는 데이터 메모리이다.
상기한 구성으로 된 모뎀에 있어서는 국선을 통해 외부의 통신용 단말기, 예컨대 전화기나 팩시밀리장치로부터 호출음(링신호)이 입력되게 되면, 해당 단말기의 종류에 대응하는 데이터를 데이터 메모리(85)에 저장한 후, CPU(20 :도 2 참조)로부터의 요구가 있을 때 이를 ISA슬롯(27)을 통해 송신하게 된다.
즉, 도 9는 전화기와 팩시밀리장치에 의한 호출음신호를 나타낸 파형도로서, 일반적으로 외부의 전화기나 팩시밀리장치로부터 호출이 오는 경우에는 교환기로부터 예컨대 도 9(A) 및 도 9(B)에 나타낸 바와 같이 우선적으로 예컨대 20㎐의 주파수신호(링신호)가 소정 간격을 두고 수신되게 된다. 그리고, 이러한 링신호에 대해 수신측에서 국선을 오프훅상태(온라인상태)로 설정하게 되면 송신측이 전화기인 경우에는 링신호입력이 중단되는 반면에, 송신측이 팩시밀리장치인 경우에는 도 9(B)에 나타낸 바와 같이 링신호입력이 중단되면서 해당 팩시밀리로부터 예컨대 1100㎐의 주파수신호(CNG Tone)가 소정 간격을 두고 입력되게 된다.
그리고, 모뎀에 있어서는 국선인터페이스회로(83)를 통해 상기한 주파수신호가 입력되면, 20㎐의 주파수신호에 대해서는 예컨대 "R", 1100㎐의 주파수신호에 대해서는 예컨대 "N"에 해당하는 ASCII(American Standard Code for Information Interchange)코드를 상기 데이터 메모리(85)에 저장하게 된다.
따라서, 상술한 데이터 메모리(85)에는 외부의 전화기로부터 링신호가 입력되는 경우에는 도 10(A), 외부의 팩시밀리장치로부터 링신호가 입력되는 경우에는 도 10(B)와 같은 데이터가 저장되어 있게 된다.
한편, 상술한 바와 같이 도 2에서 CPU(20)는 컴퓨터가 부팅되게 되면 일정 시간단위로 상기 데이터 메모리(85)에 저장되어 있는 데이터를 체크하게 된다.
그리고, 이때 데이터 메모리(85)에 저장되어 있는 데이터가 도 10(A)인 경우에는 모뎀을 제어하여 국선에 대해 컴퓨터를 온라인상태로 설정함과 더불어 예컨대 하드디스크에 저장되어 있는 자동응답 메니저를 실행하여 자동응답기능을 실행하고, 국선을 통해 입력되어 MDP(82)에 의해 복조된 음성신호를 하드디스크에 저장하게 된다.
또한, 상기 데이터 메모리(85)에 저장되어 있는 데이터가 도 10(B)인 경우, 즉 저장되어 있는 데이터에 소정 횟수의 "N"이 연속적으로 포함되어 있는 경우에는 국선을 통해 수신되는 데이터를 하드디스크에 저장하게 된다.
또한, 상기한 과정에 의해 하드디스크에 저장된 데이터는 이후 컴퓨터가 기계적인 스위치(SW1 : 도 6)나 원격제어장치에 의해 온될 때 모니터나 스피커를 통해 사용자에게 표시해 주게 된다.
한편, 컴퓨터가 외부로부터의 링신호에 의해 온된 경우에는 이를 오프시킬 수 있는 방법이 요구된다.
본 발명에 있어서는 기본적으로 다음의 3가지 방법을 통해 컴퓨터를 오프시킬 수 있게 된다.
첫째, 사용자가 기계적인 스위치(SW1)나 원격제어장치를 이용하여 컴퓨터를 오프시키는 방법이 있다.
둘째, 상술한 바와 같이 PCI/ISA 브릿지(28)를 통해 데이터입력여부를 검출하여 소정 시간동안 데이터입력이 없는 경우에는 컴퓨터가 오프되도록 하는 방법이 있다.
셋째, 사용자가 전화기의 다이얼버튼을 조작하여 소정의 DTMF(Dual Tone Muiti-Frequency)신호를 입력하거나, 또는 외부의 다른 컴퓨터를 이용하여 소정의 데이터, 예컨대 "CLOSE"와 같은 데이터를 송신함으로써 컴퓨터를 오프시키는 방법이 있다.
즉, 사용자가 컴퓨터로 전화를 하여 컴퓨터를 온라인상태로 설정한 후, 전화기의 다이얼버튼을 조작하거나 또는 외부의 다른 컴퓨터를 이용하여 소정의 데이터를 송신하게 되면 송신되는 데이터는 수신 컴퓨터의 모뎀에 구비된 데이터 메모리(85)에 저장되게 되고, 이와 같이 저장된 데이터는 CPU(20)에 의해 독출되게 된다.
따라서, 해당 컴퓨터에 컴퓨터오프를 위한 소정의 데이터를 설정한 후 이를 외부에서 입력하게 하면 컴퓨터를 외부에서 용이하게 오프제어할 수 있게 된다.
상기 실시예에 있어서는 외부로부터의 링신호에 의해 컴퓨터가 온되게 된다. 따라서, 컴퓨터가 오프상태이고 또 사용자가 부재중인 경우에도 외부의 통신용 단말기로부터 데이터수신을 실행할 수 있음은 물론, 컴퓨터를 자동응답장치로서 활용할 수 있게 된다.
또한, 상기 실시예에 있어서는 전화기나 컴퓨터장치를 이용하여 온상태로 되어 있는 컴퓨터를 원격 오프시킬 수 있게 되므로, 컴퓨터의 원격 사용을 도모할 수 있게 된다.
또한, 본 발명은 상술한 실시예에 한정되지 않고, 본 발명의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형시켜 실시할 수 있다.
예를 들어, 상기 실시예에서는 외부로부터의 온/오프신호에 따라 SMPS(3)를 프로그램적으로 구동하기 위해 RTC(4)를 이용하는 경우에 대해 설명하였으나, 이는 다른 프로세서를 사용하여 동일한 방법으로 실현할 수 있다.
또한, 본 발명은 특정한 실시예에 한정되지 않고 상술한 실시예를 필요에 따라 조합하여 실시할 수 있다.
즉, 본 발명은 본원 명세서에 기술되어 있는 청구의 범위에 의해서만 한정될 수 있을 것이다.
이상 설명한 바와 같이 본 발명에 있어서는 컴퓨터의 온/오프가 사용자의 조작에 전적으로 의존하지 않고 프로그램적으로 실행된다.
따라서, 사용자의 부주의한 키조작에 의한 컴퓨터의 비정상오프와, 전화기나 다른 컴퓨터 등의 외부 통신용 단말기에 대한 양호한 통신 기능의 제공 등, 다양한 사용환경에 효과적으로 대응할 수 있게 된다.

Claims (27)

  1. 입력전원으로부터 장치의 동작에 필요한 동작전원을 생성함과 더불어 전원제어신호에 따라 그 작동상태가 온/오프되는 제1 전원수단과, 입력전원으로부터 장치의 대기동작에 필요한 대기전원을 생성하는 제2 전원수단, 사용자가 컴퓨터를 온/오프하기 위한 조작수단, 상기 조작수단의 조작여부를 검출하여 조작수단의 비조작시에는 제1 레벨, 조작수단의 조작시에는 제2 레벨의 검출신호를 출력하는 조작검출수단, 상기 조작검출수단에서 출력되는 검출신호가 입력단에 결합되고, 상기 검출신호가 제1 레벨에서 제2 레벨로 전환되면 제1 전원수단을 동작시키기 위한 전원제어신호를 출력하며, 상기 검출신호가 제1 레벨에서 제2 레벨로 전환될 때 소정 레벨의 상태플래그가 저장되는 상태레지스터를 구비하고, 상기 상태레지스터는 어드레스버스와 데이터버스를 통해 데이터의 독출 및 리셋트가 가능하며, 상기 전원제어신호는 어드레스버스 및 데이터버스를 통해 그 신호레벨이 제어되도록 된 전원제어신호 출력수단, 데이터버스 및 어드레스버스를 통해 상기 상태레지스터를 주기적으로 검사하여 컴퓨터가 온상태에서 상기 검출신호가 제1 레벨에서 제2 레벨로 전환된 것이 검출되면 상기 전원제어신호 출력수단을 제어하여 제1 전원수단의 동작을 정지시키기 위한 전원제어신호를 출력제어하는 시스템 제어수단을 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
  2. 제1항에 있어서, 사용자에게 전원오프의사를 문의하기 위한 표시수단과, 사용자가 전원오프를 확인하기 위한 신호를 입력하기 위한 입력수단을 추가로 포함하여 구성되고, 상기 시스템 제어수단은 컴퓨터가 온상태에서 상기 검출신호가 제1 레벨에서 제2레벨로 전환되면 상기 표시수단 및 입력수단을 통해 사용자의 전원오프의사를 확인한 후 상기 전원제어신호 출력수단을 제어하는 것을 특징으로 하는 컴퓨터용 전원장치.
  3. 제1항에 있어서, 상기 전원제어신호 출력수단이 RTC인 것을 특징으로 하는 컴퓨터용 전원 장치.
  4. 제2항에 있어서, 상기 시스템 제어수단은 사용자의 전원오프의사 입력이 소정 시간동안 지연되는 경우에 컴퓨터를 오프제어하는 것을 특징으로 하는 컴퓨터용 전원장치.
  5. 제1항에 있어서, 외부로부터의 신호입력을 소정의 검출시간단위로 검출하여 그 입력상태를 저장하는 신호입력검출수단을 추가로 포함하여 구성되고, 상기 시스템 제어수단은 상기 신호입력검출수단에 저장된 입력상태를 검출하여 신호입력이 없는 경우에는 상기 전원제어신호 출력수단을 제어하여 컴퓨터를 오프제어하는 것을 특징으로 하는 컴퓨터용 전원장치.
  6. 제5항에 있어서, 상기 신호입력검출수단이 PCI/ISA 브릿지인 것을 특징으로 하는 컴퓨터용 전원장치.
  7. 제5항에 있어서, 상기 검출시간은 CMOS셋업에 의해 가변 설정되는 것을 특징으로 하는 컴퓨터용 전원장치.
  8. 입력전원으로부터 장치의 동작에 필요한 동작전원을 생성함과 더불어 전원제어신호에 따라 그 작동상태가 온/오프되는 제1 전원수단과, 입력전원으로부터 장치의 대기동작에 필요한 대기전원을 생성하는 제2 전원수단, 사용자가 컴퓨터를 온/오프하기 위한 조작수단, 상기 조작수단의 조작여부를 검출하여 조작수단의 비조작시에는 제1 레벨, 조작수단의 조작시에는 제2 레벨의 검출신호를 출력하는 조작검출수단, 상기 조작검출수단에서 출력되는 검출신호가 입력단에 결합되고, 상기 검출신호가 제1 레벨에서 제2 레벨로 전환되면 제1 전원수단을 동작시키기 위한 전원제어신호를 출력하며, 상기 검출신호가 제1 레벨에서 제2 레벨로 전환될 때 소정 레벨의 상태플래그가 저장되는 상태레지스터를 구비하고, 상기 상태레지스터는 어드레스버스와 데이터버스를 통해 데이터의 독출 및 리셋트가 가능하며, 상기 전원제어신호는 어드레스버스 및 데이터버스를 통해 그 신호레벨이 제어되도록 된 전원제어신호 출력수단, 상기 검출신호와 상기 전원제어신호를 논리적으로 결합하여 상기 제1 전원수단에 인가하는 논리수단, 게이트신호에 따라 상기 전원제어신호 출력수단에 대한 검출신호의 입력을 온/오프하는 제1 게이트수단, 상기 제1 게이트수단과 상반적으로 동작하고, 상기 논리수단에 대한 검출 신호의 입력을 온/오프하는 제2 게이트수단, 사용자의 선택에 따라 상기 제1 또는 제2 게이트수단을 선택적으로 온구동하는 선택수단 및, 데이터버스 및 어드레스버스를 통해 상기 상태레지스터를 주기적으로 검사하여 컴퓨터가 온상태에서 상기 검출신호가 제1 레벨에서 제2 레벨로 전환된 것이 검출되면 상기 전원제어신호 출력수단을 제어하여 제1 전원수단의 동작을 정지시키기 위한 전원제어신호를 출력제어하는 시스템 제어수단을 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
  9. 제8항에 있어서, 사용자에게 전원오프의사를 문의하기 위한 표시수단과, 사용자가 전원오프를 확인하기 위한 신호를 입력하기 위한 입력수단을 추가로 포함하여 구성되고, 상기 시스템 제어수단은 컴퓨터가 온상태에서 상기 소정 레벨의 상태플래그가 검출되면 상기 표시수단 및 입력수단을 통해 사용자의 전원오프의사를 확인한 후 상기 전원제어신호 출력수단을 제어하는 것을 특징으로 하는 컴퓨터용 전원장치.
  10. 제8항 또는 제9항에 있어서, 상기 전원제어신호 출력수단이 RTC인 것을 특징으로 하는 컴퓨터용 전원장치.
  11. 제9항에 있어서, 상기 시스템 제어수단은 사용자의 전원오프의사 입력이 소정 시간동안 지연되는 경우에 컴퓨터를 오프제어하는 것을 특징으로 하는 컴퓨터용 전원장치.
  12. 제8항에 있어서, 상기 선택수단은 소정의 어드레스 데이터에 따라 소정의 비트신호를 출력하는 PAL과, D입력단이 적어도 한 비트의 시스템 데이터버스에 결합되고 상기 PAL의 출력이 클록입력단에 결합된 D플립플롭을 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
  13. 입력전원으로부터 장치의 동작에 필요한 동작전원을 생성하는 제1 전원수단과, 입력전원으로부터 장치의 대기동작에 필요한 대기전원을 생성하는 제2 전원수단, 사용자가 컴퓨터를 수동으로 온/오프하기 위한 조작수단, 상기 조작수단의 조작여부를 검출하여 조작수단의 비조작시에는 제1 레벨, 조작수단의 조작시에는 제2 레벨의 제1 검출신호를 출력하는 조작검출수단, 국선과 결합되어 국선으로부터 링신호가 입력되면 제2 레벨의 제2 검출신호를 출력하는 링신호 검출수단, 상기 제1 및 제2 검출신호를 논리곱하는 논리곱수단 및, 상기 논리곱수단으로부터 출력되는 검출신호가 입력단에 결합되고, 상기 검출신호가 제1 레벨에서 제2 레벨로 전환되면 제1 전원수단을 동작시키기 위한 전원제어신호를 출력하며, 상기 검출신호가 제1 레벨에서 제2 레벨로 전환될 때 소정 레벨의 상태플래그가 저장되는 상태레지스터를 구비하고, 상기 상태레지스터는 어드레스버스와 데이터버스를 통해 데이터의 독출 및 리셋트가 가능하며, 상기 전원제어신호는 어드레스버스 및 데이터버스를 통해 그 신호레벨이 제어되도록 된 전원제어신호 출력수단, 데이터버스 및 어드레스버스를 통해 상기 상태레지스터를 주기적으로 검사하여 컴퓨터가 온상태에서 상기 검출신호가 제1 레벨에서 제2 레벨로 전환된 것이 검출되면 상기 전원제어신호 출력수단을 제어하여 제1 전원수단의 동작을 정지신키기 위한 전원제어신호를 출력제어하는 시스템 제어수단 및, 상기 제1 전원수단을 구동하기 위한 전원제어신호가 출력되면 상기 논리곱수단에 대한 추가적인 링검출신호입력을 차단하는 스위칭수단을 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
  14. 제13항에 있어서, 상기 전원제어신호 출력수단인 RTC인 것을 특징으로 하는 컴퓨터용 전원장치.
  15. 제13항에 있어서, 상기 링신호 검출수단이 포토커플러를 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
  16. 제13항 내지 제15항중 어느 한 항에 있어서, 상기 링신호 검출수단의 출력을 상기 전원제어신호 출력수단에 선택적으로 결합시키기 위한 선택수단을 추가로 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
  17. 제16항에 있어서, 상기 선택수단은 상기 링신호검출수단의 출력과 상기 전원제어신호 출력수단의 사이에 설치된 3상태 버퍼와, 시스템 어드레스버스에 입력단이 결합되어 입력되는 소정의 어드레스 데이터에 따라 소정의 비트신호를 출력하는 PAL 및, 상기 3상태 버퍼의 게이트신호 입력단에 출력단이 결합되고 D입력단이 적어도 한 비트의 시스템 데이터버스에 결합되며 상기 PAL의 출력이 클록입력단에 결합된 D플립플롭을 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
  18. 제16항에 있어서, 상기 선택수단은 CMOS셋업에 의해 그 선택상태가 설정되는 것을 특징으로 하는 컴퓨터용 전원장치.
  19. 제13항에 있어서, 외부로부터의 신호입력을 소정의 검출시간단위로 검출하여 그 입력 상태를 저장하는 신호입력 검출수단과, 이 신호입력검출수단에 저장된 입력상태를 검사하여 신호입력이 없는 경우에는 상기 전원제어신호 출력수단을 제어하여 컴퓨터를 오프제어하는 시스템 제어수단을 추가로 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
  20. 제19항에 있어서, 상기 신호입력 검출수단이 PCI/ISA 브릿지인 것을 특징으로 하는 컴퓨터용 전원장치.
  21. 제19항에 있어서, 상기 검출시간은 CMOS셋업에 의해 가변설정되는 것을 특징으로 하는 컴퓨터용 전원장치.
  22. 제13항에 있어서, 국선을 통해 입력되는 DTMF신호를 검출하는 DTMF검출수단과, 소정의 코드 데이터가 저장되어 있는 코드데이터 저장수단 및, 상기 DTMF검출수단에 의해 검출된 코드신호와 상기 코드데이터 저장수단에 저장되어 있는 코드데이터가 동일한 경우에는 상기 전원제어신호 출력수단을 제어하여 컴퓨터를 오프제어하는 시스템 제어수단을 추가로 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
  23. 제22항에 있어서, 상기 DTMF검출수단이 모뎀인 것을 특징으로 하는 컴퓨터용 전원장치.
  24. 제13항에 있어서, 국선을 통해 입력되는 코드데이터를 검출하는 코드데이터 검출수단과, 소정의 코드데이터가 저장되어 있는 코드데이터 저장수단 및, 상기 코드데이터 검출수단에 의해 검출된 코드신호와 상기 코드데이터 저장수단에 저장되어 있는 코드데이터가 동일한 경우에는 상기 전원제어신호 출력수단을 제어하여 컴퓨터를 오프제어하는 시스템 제어수단을 추가로 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
  25. 제24항에 있어서, 상기 코드데이터 검출수단이 모뎀인 것을 특징으로 하는 컴퓨터용 전원장치.
  26. 제13항에 있어서, 국선을 통해 입력되는 링신호가 전화기에 의한 것인지를 검출하는 모뎀과, 상기 모뎀에 의해 전화기에 의한 것으로 검출된 경우에는 자동응답 기능을 실행제어하는 시스템 제어수단을 추가로 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
  27. 제13항에 있어서, 국선을 통해 입력되는 링신호가 팩시밀리장치에 의한 것인지를 검출하는 모뎀과, 상기 모뎀에 의해 팩시밀리장치에 의한 것으로 검출된 경우에는 데이터 수신기능을 실행제어하는 시스템 제어수단을 추가로 포함하여 구성된 것을 특징으로 하는 컴퓨터용 전원장치.
KR1019960040722A 1996-04-24 1996-09-18 컴퓨터용 전원장치 KR100238806B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019960040722A KR100238806B1 (ko) 1996-04-24 1996-09-18 컴퓨터용 전원장치
US08/749,027 US5787293A (en) 1996-04-24 1996-11-14 Computer incorporating a power supply control system therein
JP8331548A JPH09319475A (ja) 1996-04-24 1996-11-27 電源制御システム組み込み型コンピュータ
FR9614700A FR2748133B1 (fr) 1996-04-24 1996-11-29 Ordinateur comportant un systeme de commande d'alimentation

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
KR1019960012601 1996-04-24
KR12601 1996-04-24
KR19960012601 1996-04-24
KR19673 1996-06-03
KR1019960019673 1996-06-03
KR19960019673 1996-06-03
KR1019960040722A KR100238806B1 (ko) 1996-04-24 1996-09-18 컴퓨터용 전원장치

Publications (2)

Publication Number Publication Date
KR970071206A KR970071206A (ko) 1997-11-07
KR100238806B1 true KR100238806B1 (ko) 2000-01-15

Family

ID=27349312

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960040722A KR100238806B1 (ko) 1996-04-24 1996-09-18 컴퓨터용 전원장치

Country Status (4)

Country Link
US (1) US5787293A (ko)
JP (1) JPH09319475A (ko)
KR (1) KR100238806B1 (ko)
FR (1) FR2748133B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100447676B1 (ko) * 2002-12-11 2004-09-08 주식회사 팬택앤큐리텔 단말기 오프 방지 회로 및 방법

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6098175A (en) * 1998-02-24 2000-08-01 Smartpower Corporation Energy-conserving power-supply system
US6751740B1 (en) 2000-08-11 2004-06-15 Sun Microsystems, Inc. Method and system for using a combined power detect and presence detect signal to determine if a memory module is connected and receiving power
US7337333B2 (en) * 2001-09-19 2008-02-26 Dell Products L.P. System and method for strategic power supply sequencing in a computer system with multiple processing resources and multiple power supplies
US7325050B2 (en) * 2001-09-19 2008-01-29 Dell Products L.P. System and method for strategic power reduction in a computer system
US7120811B1 (en) * 2002-08-29 2006-10-10 Advanced Micro Devices, Inc. Method and apparatus for detection of a power management state based on a power control signal controlling main power to the computer system and a power control signal controlling power to system memory and waking up therefrom
CN101727159B (zh) * 2008-10-17 2012-08-29 鸿富锦精密工业(深圳)有限公司 供电控制电路
CN104516297A (zh) * 2014-12-30 2015-04-15 西安奇维科技股份有限公司 一种基于rtc的定时开关机电路
KR101972917B1 (ko) * 2018-12-26 2019-04-26 (주)엠텍정보 컴퓨터 유휴자원에 따라 자동으로 레지스트리 설정 값을 제어하는 에너지 절감 방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4812677A (en) * 1987-10-15 1989-03-14 Motorola Power supply control with false shut down protection
US5167024A (en) * 1989-09-08 1992-11-24 Apple Computer, Inc. Power management for a laptop computer with slow and sleep modes
US5151855A (en) * 1989-10-19 1992-09-29 Saturn Corporation Multiple microprocessor single power supply system shutdown
US5551033A (en) * 1991-05-17 1996-08-27 Zenith Data Systems Corporation Apparatus for maintaining one interrupt mask register in conformity with another in a manner invisible to an executing program
JPH07101376B2 (ja) * 1991-06-10 1995-11-01 松下電器産業株式会社 システム再起動装置
US5497772A (en) * 1993-11-19 1996-03-12 Alfred E. Mann Foundation For Scientific Research Glucose monitoring system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100447676B1 (ko) * 2002-12-11 2004-09-08 주식회사 팬택앤큐리텔 단말기 오프 방지 회로 및 방법

Also Published As

Publication number Publication date
KR970071206A (ko) 1997-11-07
US5787293A (en) 1998-07-28
JPH09319475A (ja) 1997-12-12
FR2748133A1 (fr) 1997-10-31
FR2748133B1 (fr) 2001-10-26

Similar Documents

Publication Publication Date Title
US5377357A (en) Connection state confirmation system and method for expansion unit
US6125449A (en) Controlling power states of a computer
US6457134B1 (en) Portable computer with differentiated time-out feature
US7565561B2 (en) System for controlling voltage supplied to communication interface between energy-saving mode and normal mode through the used of a resistor upon whether external device is connected
US6253319B1 (en) Method and apparatus for restoring a computer to a clear CMOS configuration
US5713028A (en) Micro-processor unit having universal asynchronous receiver/transmitter
KR100238806B1 (ko) 컴퓨터용 전원장치
KR0162599B1 (ko) 단순한 전원 제어 기능을 갖는 컴퓨터 시스템
KR20000061509A (ko) 다중 사용자 컴퓨터 시스템 및 그의 원격 제어 방법
US5410712A (en) Computer system equipped with extended unit including power supply
JP2001067156A (ja) コンピュータ周辺機器及びその制御方法、撮像装置並びに記憶媒体
KR100240349B1 (ko) 컴퓨터용 온/오프 제어장치
US20040249641A1 (en) Computer and remote control system using the same
KR100270621B1 (ko) 컴퓨터용 온/오프 제어장치
JP3093597B2 (ja) パーソナルコンピュータの周辺装置
JPH11288338A (ja) Usbコントローラ及びこれを搭載したデバイス
JP2001067157A5 (ja) コンピュータとその周辺機器のシステム、コンピュータ周辺機器、コンピュータ及びその制御方法並びにコンピュータ可読記憶媒体
JP2001109546A (ja) データ処理装置
TWI757923B (zh) 預啟動執行環境判斷系統及其方法
JP4423124B2 (ja) 情報処理システム及び画像形成装置
CN110362349B (zh) 虚拟输入管理装置及其管理方法
KR20070093161A (ko) 디지털 기기용 제어회로 장치 및 이를 이용한 디지털기기의 전원 제어 방법
KR100235325B1 (ko) 멀티미디어 컴퓨터를 이용한 전화 및 팩스테이타 자동수신 방법
KR19990066206A (ko) 모뎀과 랜을 이용한 원격 전원 제어 회로 및 방법
JP2003044178A (ja) コンピュータ装置、起動制御装置、コンピュータ装置の電源管理方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030416

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee