KR100270621B1 - 컴퓨터용 온/오프 제어장치 - Google Patents

컴퓨터용 온/오프 제어장치 Download PDF

Info

Publication number
KR100270621B1
KR100270621B1 KR1019960036157A KR19960036157A KR100270621B1 KR 100270621 B1 KR100270621 B1 KR 100270621B1 KR 1019960036157 A KR1019960036157 A KR 1019960036157A KR 19960036157 A KR19960036157 A KR 19960036157A KR 100270621 B1 KR100270621 B1 KR 100270621B1
Authority
KR
South Korea
Prior art keywords
signal
computer
data
state
output
Prior art date
Application number
KR1019960036157A
Other languages
English (en)
Other versions
KR19980016556A (ko
Inventor
홍진기
Original Assignee
강병호
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강병호, 대우통신주식회사 filed Critical 강병호
Priority to KR1019960036157A priority Critical patent/KR100270621B1/ko
Publication of KR19980016556A publication Critical patent/KR19980016556A/ko
Application granted granted Critical
Publication of KR100270621B1 publication Critical patent/KR100270621B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3209Monitoring remote activity, e.g. over telephone lines or network connections

Abstract

본 발명은 원격지에서 전화를 이용하여 해당 컴퓨터를 온/오프 제어할 수 있도록 된 컴퓨터용 온/오프 제어장치에 관한 것으로서, 입력전원으로부터 장치의 동작에 필요한 동작전원을 생성하는 제1 전원수단과, 입력전원으로부터 장치의 대기동작에 필요한 대기전원을 생성하는 제2 전원수단, 사용자의 수동조작에 따른 컴퓨터 작동신호를 출력하는 조작검출수단, 국선과 결합되어 국선으로부터 입력되는 링신호를 검출하기 위한 링신호 검출수단과, 상기 링검출신호와 컴퓨터 작동신호에 따라 상기 제1 전원수단을 동작시키기 위한 전원제어신호 출력수단, 상기 링검출신호와 컴퓨터 작동신호의 출력상태를 저장하는 상태저장수단, 외부로부터의 신호입력을 소정의 검출시간단위로 검출하여 그 입력상태를 저장하는 신호입력 검출수단 및, 상기 상태저장수단에 저장되어 있는 데이터를 근거로 하여 링신호에 의한 컴퓨터의 온 상태가 검출되고, 상기 신호입력 검출수단에 의해 일정시간동안 신호입력없음이 검출된 경우에는 상기 전원제어신호 출력수단을 제어하여 컴퓨터를 오프제어하는 제어수단을 포함하여 구성된 것을 특징으로 한다.

Description

컴퓨터용 온/오프 제어장치
본 발명은 일반적으로 가정이나 사무실에서 사용되는 개인용 컴퓨터에 관한 것으로, 특히 원격지에서 전화를 이용하여 해당 컴퓨터를 온/오프 제어할 수 있도록 된 컴퓨터용 온/오프 제어장치에 관한 것이다.
최근, 컴퓨터 기술이 급속도로 발전되면서 일반 가정이나 사무실에서 사용되고 있는 개인용 컴퓨터(Personal Computer)에 있어서도 단순한 워드 프로세서 기능이나 데이터 처리기능에서 벗어나 컴퓨터와 컴퓨터간 또는 컴퓨터와 다른 팩시밀리장치간의 데이터 통신을 위한 단말기로서 그 기능이 점차 다양화되고 있다.
그런데, 종래의 개인용 컴퓨터에 있어서는 장치의 전원이 온 되어 해당 컴퓨터가 작동상태로 유지되는 경우에만 이를 통신용 단말기로서 사용할 수 있기 때문에, 만일 한 사용자가 자신의 컴퓨터를 이용하여 다른 위치에 있는 컴퓨터로 데이터를 전송하고자 하는 경우에는 해당 컴퓨터의 사용자에게 전화를 걸어 컴퓨터를 동작상태로 설정할 것을 요구해야 하는 불편함이 있게 된다.
즉, 도1은 종래의 컴퓨터용 온/오프 제어장치를 나타낸 요부구성도이다.
도면에서 참조번호 1은 전원플러그이고, 2는 이 전원플러그(1)로부터의 입력전원을 근거로 컴퓨터의 대기동작모드(Standby Mode)시에 필요로 되는 대기전원(Vs : 5V)을 생성하는 대기전원부, 3은 이후에 설명할 RTC(4)로부터 인가되는 제어신호에 따라 동작하고, 또 상기 전원플러그(1)로부터의 입력전원을 근거로 각종 동작전압(V1∼V4)을 생성하는 SMPS(Switching Mode Power Supply). 4는 RTC(Real Time Clock)로서, 이는 상기 앤드게이트(AND1)의 출력이 킥스타트(KICK START)신호 입력단()에 결합됨과 더불어, 출력단()이 풀업저항(R2)을 통해 상술한 SMPS(3)에 결합된다.
또한, 상기 RTC(4)는 킥스타트신호 입력단()을 통해 로우레벨의 신호가 인가되면 예컨대 2초 동안 그 출력단()을 통해 로우레벨의 신호를 출력하고, 또 이 로우레벨신호에 의해 SMPS(3)가 정상적으로 구동되어 SMPS(3)로부터 +5V의 정상적인 전압이 인가되면 별도의 전원오프동작, 즉 시스템 데이터버스를 통해 인가되는 데이터에 의해 그 출력단()이 하이레벨로 설정될 때까지 출력단()을 통해 지속적으로 로우레벨의 전원제어신호를 출력하게 된다.
또한, 도면에서 참조부호 SW1은 컴퓨터 본체의 외부에 설치되어 사용자가 본 컴퓨터를 기계적으로 온/오프 제어하기 위한 온/오프 스위치로서, 이 스위치(SW1)는 일단이 접지 됨과 더불어 다른 단은 풀업(Pull up)저항(R1)을 통해서 앤드게이트(AND1)의 한 입력단에 결합되어 있다. 그리고, 상기 앤드게이트(AND1)의 다른 입력단은 적외선수신부(도시되지 않음)에 결합되어 있다.
여기서, 상기 적외선수신부는 사용자가 원격제어장치(Remote Controller)를 이용하여 본 컴퓨터장치를 온/오프 제어할 수 있도록 해주는 일반적인 것으로서, 이는 사용자가 컴퓨터를 온시키기 위해 적외선 신호를 입력하게 되면 소정 시간동안 예컨대 로우레벨의 신호를 출력하게 된다.
즉, 상기 앤드게이트(AND1)는 사용자가 컴퓨터를 온시키기 위해 원격제어장치나 또는 상기 스위치(SW1)를 온시키게 되면 소정시간동안 로우레벨의 전원온신호를 출력하게 된다.
즉, 상기한 구성으로된 컴퓨터용 온/오프 제어장치에 있어서 사용자가 기계적 스위치(SW1)나 원격제어장치를 이용하여 로우레벨의 전원온신호를 발생시키면 이와 연결된 상기 RTC(4)는 SMPS(3)에 로우레벨의 신호를 출력하여 SMPS(3)가 구동되고, SMPS(3)로부터 +5V의 정상적인 전압이 인가되면 별도의 전원오프동작, 즉, 시스템 데이터버스를 통해 인가되는 데이터에 의해 그 출력단()이 하이레벨로 설정될 때까지 출력단()을 통해 지속적으로 로우레벨의 전원제어신호를 출력하게 된다.
따라서, 상기한 종래의 컴퓨터에 있어서는 그 온/오프 동작이 전적으로 사용자의 수조작에 의존하도록 되어 있기 때문에 상술한 바와 같이 컴퓨터를 통신용 단말기로서 사용함에 불리함이 있었다.
본 발명은 상기한 사정을 감안하여 창출된 것으로서, 전화를 이용하여 원격지에서 컴퓨터를 온 또는 오프시킬 수 있도록 된 컴퓨터용 온/오프 제어장치를 제공함에 그 목적이 있다.
도1은 종래의 컴퓨터용 온/오프 제어장치를 나타낸 요부구성도.
도2는 본 발명의 일실시예에 따른 컴퓨터용 온/오프 제어장치를 나타 낸 블록구성도.
도3은 도2에서 상태저장부의 구성을 나타낸 구성도.
도4는 본 발명이 적용되는 개인용 컴퓨터의 개략적인 구성을 나타낸 블록구성도.
도5는 도2에 나타낸 장치의 동작을 설명하기 위한 타이밍챠트.
***도면의 주요부분에 대한 간단한 설명***
1 : 전원플러그, 2 : 대기전원부,
3 : SMPS, 4 : RTC,
5 : 포토커플러, 9 : 인버터,
10 : 상태저장부, 61 : 3상태 버퍼,
62,101,102,103 : D플립플롭, 107 : 버퍼(74LS245).
상기 목적을 실현하기 위한 본 발명에 따른 컴퓨터용 온/오프 제어장치는 입력전원으로부터 장치의 동작에 필요한 동작전원을 생성하는 제1 전원수단과, 입력전원으로부터 장치의 대기동작에 필요한 대기전원을 생성하는 제2 전원수단, 사용자의 수동조작에 따른 컴퓨터 작동신호를 출력하는 조작검출수단, 국선과 결합되어 국선으로부터 입력되는 링신호를 검출하기 위한 링신호 검출수단과, 상기 링검출신호와 컴퓨터 작동신호에 따라 상기 제1 전원수단을 동작시키기 위한 전원제어신호 출력수단, 상기 링검출신호와 컴퓨터 작동신호의 출력상태를 저장하는 상태저장수단, 외부로부터의 신호입력을 소정의 검출시간단위로 검출하여 그 입력상태를 저장하는 신호입력 검출수단 및, 상기 상태저장수단에 저장되어 있는 데이터를 근거로 하여 링신호에 의한 컴퓨터의 온 상태가 검출되고, 상기 신호입력 검출수단에 의해 일정시간동안 신호입력없음이 검출된 경우에는 상기 전원제어신호 출력수단을 제어하여 컴퓨터를 오프제어하는 제어수단을포함하여 구성된 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 실시예를 설명한다.
도2는 본 발명의 일실시예에 따른 컴퓨터용 온/오프 제어장치를 나타낸 구성도로서, 도1에 도시된 구성과 동일한 기능을 수행하는 구성요소에 대해서는 동일한 참조번호를 붙이고 그 상세한 설명은 생략하기로 한다.
도2에서 참조번호 5는 국선의 팁(TIP)단과 링(RING)단에 결합되어 국선을 통해 인가되는 링신호를 검출하도록 된 포토커플러이다. 이 포토커플러(5)는 국선에 그 애노드 및 캐소드가 결합된 포토 다이오드(PD)와, 이 포토 다이오드(PD)로부터 방출되는 광신호에 따라 온/오프되어 입력되는 광신호에 따른 전기적인 신호를 출력하는 포토 트랜지스터(PT)를 포함하여 구성된다.
즉, 도5 (A)에 나타낸 바와 같이 국선을 통해 예컨대, 20Hz 주파수를 갖는 링신호가 입력되면 해당 주파수신호에 따라 포토 다이오드(PD)가 점멸하게 되고, 포토 트랜지스터(PT)는 이 포토 다이오드(PD)로부터 인가되는 광신호에 따라 그 온/오프가 전환되게 되는데, 이때 상기 포토 트랜지스터(PT)는 포토 다이오드(PD)의 점멸주기에 신속하게 대응하지 못하기 때문에 전체적으로 온상태를 유지하게 된다.
따라서, 상기 포토커플러(5)는 국선을 통해 링신호가 입력되게 되면, 해당 포토 트랜지스터(PT)가 온상태로 설정됨으로써 도5 (B)에 나타낸 바와 같이 로우레벨의 링검출신호가 출력되게 된다.
그리고, 상기 포토커플러(5)의 출력은 풀업저항(R3)과 이후에 설명할 3상태 버퍼(8, 61)를 통해 앤드게이트(AND2)의 한 입력단에 결합되고, 이 앤드게이트(AND2)의 다른 입력단은 상기 앤드게이트(AND1)의 출력단에 결합되게 되는 바, 이에 따라 상기 앤드게이트(AND2)에서는 사용자가 기계적인 스위치(SW1)나 원격제어장치를 이용하여 컴퓨터를 온시키거나, 또는 외부로부터 전화가 걸려와서 링신호가 입력되는 경우에 로우레벨의 신호를 출력하게 된다.
이때, 도5 (C)~(E)에 나타낸 바와 같이 상기 앤드게이트(AND2)에 일단 로우레벨의 신호가 출력되면 별도의 오프동작이 있을 때까지, 상기한 RTC(4)는 시스템 데이터버스를 통한 데이터입력에 의해 출력단()이 하이레벨로 재설정될 때까지 지속적으로 로우레벨의 전원제어신호를 출력하여 SMPS(3)를 구동하게 된다.
한편, 도2에서 참조번호 6은 전화를 통한 컴퓨터의 온/오프 기능을 선택적으로 실행시키기 위한 선택부이다. 이 선택부(6)는 상기 포토커플러(5)와 앤드게이트(AND2)의 신호선 사이에 결합된 3상태 버퍼(61)와, 시스템 데이터버스의 한 비트에 D입력이 결합되고 후술할 PAL(7)의 한 출력단(P1)이 클록입력단(CLK)에 결합된 D플립플롭(62)을 포함하고, 이 D플립플롭(63)의 반전출력()이 상기 3상태 버퍼(61)의 게이트단에 결합된 구성으로 되어 있다.
또한, 참조번호 7은시스템 어드레스버스에 결합되어 어드레스 데이터에 따라 소정의 논리신호를 출력하는 PAL(7 : Programable Array Logic)로서, 이는 한 출력단(P1)이 상기 선택부(6)에 구비된 D플립플롭(62)의 클록입력단(CLK)에 결합되고, 다른 출력단(P2)은 후술할 상태저장부(10)에 결합되어 있다. 이 PAL(7)은 시스템 어드레스버스에 의해 출력단(P1)이 선택되면 해당 출력신호(P1)가 로우레벨에서 하이레벨로 상승되고, 다른 출력단(P2)이 선택되면 해당 출력신호(P2)가 하이레벨에서 로우레벨로 하강되도록 프로그램된다.
그리고, 상기 D플립플롭(62)의 클록입력이 하이레벨로 될 때 그 D플립플롭(62)의 D입력단에 결합된 시스템 데이터버스는 하이레벨 또는 로우레벨로 설정되게 되는데, 이는 예컨대 CMOS셋업을 통해 사용자가 설정한 동작상태에 의존하여 컴퓨터의 부팅시에 실행되게 된다.
한편, 상기한 동작에 의해 상기 D플립플롭(62)으로부터 하이레벨의 신호가 출력되면 3상태 버퍼(61)가 디스에이블상태로 됨으로써 포토커플러(5)의 출력이 앤드게이트(AND2)로 인가되는 것이 차단되게 되고, 상기 D플립플롭(62)으로부터 로우레벨의 신호가 출력되면 3상태 버퍼(61)가 인에이블상태로 됨으로써 포토커플러(5)의 출력이 앤드게이트(AND2)로 인가되게 된다.
그리고, 도2에서 참조번호 7은 상기 포토커플러(5)의 출력단에 결합되어 포토커플러(5)의 출력이 상기 3상태 버퍼(61)를 통해서 앤드게이트(AND2)로 인가되는 것을 단속하기 위한 3상태 버퍼이고, 8은 상술한 RTC(4)로부터 출력되는 전원제어신호()를 반전시켜 상기 3상태 버퍼(8)의 게이트단에 입력하는 인버터로서, 이들 3상태 버퍼(8) 및 인버터(9)는 상기 RTC(4)로부터 일단 로우레벨의 전원제어신호가 출력되게 되면 상기 포토커플러(5)에서 출력되는 링검출신호가 앤드게이트(AND2)를 통해 RTC(4)로 인가되는 것을 방지하기 위한 것이다.
한편, 도2에서 참조번호 10은 기계적 스위치(SW1)나 원격제어장치 또는 링검출신호에 의한 소정의 전원온신호가 시스템에 인가되면 이를 소정의 상태데이터로 저장한 후 상술한 PAL(7)로부터의 출력신호(P2)가 로우레벨로 하강하면 이를 시스템 데이터버스(SD1~SD3)를 통해 출력하는 상태저장부이다.
도3은 상기 상태저장부(10)의 구성을 나타낸 구성도로서, 이는 클록입력단(CLK)이 각각 스위치(SW1)와 적외선수신부의 출력 및 상기 포토커플러(5)의 출력에 결합됨과 더불어 대기전원부의 출력전원(Vs)이 D입력단에 결합된 3개의 D플립플롭(101,102,103)과, 출력인에이블신호()에 따라서 상기 D플립플롭(101,102,103)의 출력(Q1~Q3)을 각각 시스템 데이터버스(SD1~SD3)에 결합시키는 버퍼(107)를 포함하여 구성되어 있다. 그리고, 상기 D플립플롭(101,102,103)은 그 클리어단(CLK)이 각각 인버터(104,105,106)를 통해서 상술한 RTC(4)의 출력단()에 결합되어 RTC(4)의 출력단()이 하이레벨로 될 때, 즉, 컴퓨터가 오프될 때 클리어되고, 상기 버퍼(107)는 상술한 PAL(7)의 출력신호(P2)가 출력인에이블신호()로서 인가되어 그 출력신호(P2)가 로우레벨로 되면 상기 D플립플롭(101,102,103)의 출력(Q1~Q3)을 시스템 데어터버스(SD1~SD3)상으로 출력하게 된다.
한편, 도4는 본 발명이 적용된 개인용 컴퓨터의 시스템구성을 개략적으로 나타낸 블록구성도로, 도4에서 도2와 동일한 부분에는 동일한 참조번호를 붙이고 그 상세한 설명은 생략한다.
도4에서 참조번호 20은 CPU(Centrol Processor Unit)이고, 21은 컴퓨터의 동작과 관련된 각종 데이터나 프로그램을 저장하기 위한 메인 메모리, 22는 상기 CPU(20)로부터 인가되는 어드레스 데이터를 근거로 상기 메인 메모리(21)에 대한 억세스동작을 제어하는 메모리 콘트롤러로서, 이들은 CPU버스, 즉 CPU 데이터버스 및 CPU 어드레스버스를 통해 상호 결합되어 있다.
또한, 도4에서 참조번호 23은 상기 CPU버스와 PCI버스(Peripheral Component Interconnection BUS)간의 데이터 송수신을 위한 버퍼이다.
또한, 참조번호 24는 PCI 슬롯으로서, 여기에는 보통 고속으로 동작하게 되는 주변장치, 예컨대 하드디스크 드라이브 등이 결합되게 된다.
또한, 도면에서 참조번호 25는 상술한 CPU(20)의 제어프로그램이 저장되어 있는 바이오스이고, 26은 키보드나 마우스에 대한 제어를 실행하는 키보드 콘트롤러, 27은 예컨대 모뎀, 플로피디스크 드라이브 및 프린터 등과 같이 저속으로 동작하는 주변기기가 결합되는 ISA(Industry Standard Architecture) 슬롯으로서, 이들은 시스템버스, 즉 시스템 데이터버스 및 시스템 어드레스버스를 통해 상호 결합되어 있다.
그리고, 도면에서 참조번호 28은 상기 PCI버스와 시스템버스간의 데이터 송수신을 제어하는 PCI/ISA 브릿지로서, 이는 특히 그 내부에 상기 ISA슬롯(27)이나 키보드 콘트롤러(26)로부터의 데이터 입력상태를 나타내기 위한 레지스터를 구비하여 소정의 검출시간동안 데이터입력이 없는 경우에는 해당 레지스터에 데이터없음을 나타내는 플래그를 셋트하게 된다. 또한, 상기 검출시간은 상기 CPU(20)에 의해 설정되게 되는데, CPU(20)는 상기 바이오스(25)의 프로그램에 의한 시스템부팅시에 상기 RTC(4)내에 있는 CMOS 데이터를 근거로 PCI/ISA 브릿지(28)에 대한 시간설정을 실행하게 된다.
또한, 여기서 상기 검출시간의 설정은 사용자가 CMOS 셋업을 통해 가변적으로 설정할 수 있게 된다.
이어, 상기한 구성으로 된 장치의 동작을 설명한다.
사용자가 전원플러그(1)를 콘센트(도시되지 않음)에 삽입하게 되면, 상기 전원플러그(1)로부터 인가되는 입력전원에 의해 대기전원부(2)가 작동되게 됨으로써 도1에서 SMPS(3)를 제외한 다른 회로부가 동작하게 된다.
이어, 상기한 상태에서 사용자가 본체에 설치된 기계적인 스위치(SW1)나 원격제어장치를 조작하여 컴퓨터를 온시키게 되면, 로우레벨의 전원온신호가 앤드게이트(AND1, AND2)를 통해 RTC(4)의 킥스타트신호 입력단()에 인가되게 되고, 이에 따라 RTC(4)의 출력()이 로우레벨로 설정되게 됨으로써 SMPS(3)가 작동되게 된다. 따라서, 이 경우 컴퓨터는 부팅(Cold Boot)동작을 실행하면서 작동상태로 되게 된다.
한편, 상기 부팅동작은 바이오스(25)에 저장되어 있는 프로그램을 근거로 실행하게 된다. 즉, CPU(20)는 우선 각 회로부의 이상상태를 점검하는 시스템체크기능을 실행한 후, 상기 RTC(4)내의 CMOS를 독출하여 시스템의 초기화처리, 특히 상기 선택부(6)와 도4의 PCI/ISA 브릿지(28)에 대한 제어처리를 실행하게 된다.
즉, CPU(20)는 RTC(4)내의 CMOS에 전화선을 통한 전원온 기능이 선택되어 있는 경우에는 시스템 어드레스버스를 통해 PAL(7)에 대해 어드레스 데이터를 송출하여 출력단(P1)을 선택함으로서 D플립플롭(62)의 클록입력단(CLK)으로 인가되는 신호를 로우레벨에서 하이레벨로 상승시킴과 더불어 시스템 데이터버스를 통해 그 D입력을 하이레벨로 설정함으로써 3상태 버퍼(61)를 인에이블상태로 설정하게 되고, 전화선을 이용한 전원온 기능이 선택되어 있지 않은 경우에는 클록신호(CLK)의 상승엣지에서 시스템 데이터버스를 통해 D플립플롭(62)의 D입력을 로우레벨로 설정함으로써 상기 3상태 버퍼(61)를 디스에이블상태로 설정하게 된다.
그리고, CPU(20)는 RTC(4)내의 CMOS에 설정되어 있는 신호입력검출시간을 PCI/ISA 브릿지(28)내에 설정하게 된다.
한편, 상기한 동작에 의해 컴퓨터가 동작상태로 되게 되면, 상술한 PCI/ISA 브릿지(28)는 부팅시에 CPU(20)에 의해 설정된 신호입력검출시간 동안 ISA슬롯(27)이나 또는 키보드콘트롤러(26)를 통해 외부로부터 데이터가 입력되는지를 검출하고, 해당 시간동안 데이터입력이 없는 경우에는 내부의 소정의 플래그 레지스터에 플래그를 셋트하게 된다.
그리고, 상기한 바와 같이 PCI/ISA 브릿지(28)내의 레지스터에 플래그가 셋트되게 되면, CPU(20)는 시스템 어드레스버스를 통해 PAL(7)에 대해 어드레스 데이터를 출력하여 출력신호(P2)를 로우레벨로 설정함으로써 상기한 상태저장부(10)의 상태데이터를 독출하게 되고, 이때 컴퓨터의 온상태가 링신호에 의한 것으로 판정되게 되면 컴퓨터를 오프제어하게 된다.
즉, 상술한 바와 같이 상기 상태저장부(10)에 있어서는 컴퓨터가 기계적 스위치(SW1)나 원격제어장치의 조작이나 링신호에 의해 온상태로 되면, 도3에 나타낸 상기 D플립플롭(101,102,103)중 해당하는 D플립플롭의 출력(Q1~Q3)이 하이레벨로 설정되게 되고, 이에 따른 상태데이터는 상술한 PAL(7)의 출력신호(P2)가 로우레벨로 되어 버퍼(107)에 출력인에이블신호()가 인가되어 시스템 데이터버스(SD1~SD3)를 통해 출력되게 된다.
그리고, CPU(20)는 상기 상태저장부(10)에서 독출한 상태데이터를 근거로 컴퓨터의 온상태를 판정하여, 만일 현재의 온상태가 기계적인 스위치(SW1)나 원격제어장치에 의한 것이 아닌 링신호에 의한 것으로 판정된 경우에는 컴퓨터의 사용이 종료된 것으로 판정하고, 시스템 데이터버스를 통해 상기 RTC(4)에 소정의 데이터를 송출함으로써[도5 (E)] RTC(4)의 출력()을 하이레벨로 설정하게 된다.
따라서, 이 경우에는 상기 SMPS(3)의 동작이 정지상태로 되게 됨으로써 컴퓨터는 오프상태로 설정되게 된다.
그리고, 이와 같이 상기 RTC(4)의 출력()이 하이레벨로 상승하게 되면 상태저장부(10)의 D플리플롭(101,102,103)이 클리어되게 됨으로써 초기상태로 복귀하게 된다.
상기 실시예에 있어서는 임의의 사용자가 외부에서 전화를 통해 컴퓨터를 온구동시킬 수 있음은 물론, 이와 같이 전화에 의해 온된 후에 일정 시간 동안 컴퓨터가 비사용상태로 설정되는 경우에는 자동으로 오프되게 된다.
따라서, 사용자가 없는 상태에서도 컴퓨터를 통한 데이터의 송수신을 용이하게 할 수 있게 된다.
또한, 본 발명은 상기 실시예에 한정되지 않고 본 발명의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형시켜 실시할 수 있게 된다.
이상 설명한 바와 같이 본 발명에 의하면, 전화를 이용하여 원격지에서 컴퓨터를 구동제어할 수 있도록 된 컴퓨터용 온/오프 제어장치를 실현할 수 있게 된다.

Claims (3)

  1. 입력전원으로부터 장치의 동작에 필요한 동작전원을 생성하는 제1 전원수단과, 입력전원으로부터 장치의 대기동작에 필요한 대기전원을 생성하는 제2 전원수단, 사용자의 수동동작에 따른 컴퓨터 작동신호를 출력하는 조작검출수단, 국선과 결합되어 국선으로부터 입력되는 링신호를 검출하기 위한 링신호 검출수단, 상기 링신호 검출수단 또는 조작검출수단으로부터 인가되는 검출신호가 제 1레벨에서 제 2레벨로 전환됨에 따른 컴퓨터 전원 온 상태정보를 저장하기 위한 상태정보저장수단, 외부와 송수신되는 데이터의 유무를 소정 검출시간단위로 확인하여 그 데이터송수신유무상태를 저장하기 위한 송수신데이터검출수단, 상기 조작검출수단 및 링신호검출수단으로부터 출력되는 검출신호가 입력단에 결합되고, 입력되는 검출신호가 제 1레벨에서 제 2레벨로 전환되면 제 1전원수단을 동작시키기 위한 전원제어신호를 출력하며, 상기 전원제어신호는 어드레스버스 및 데이터버스를 통해 그 신호레벨이 제어되도록 된 전원제어신호출력수단 및, 상기 상태정보저장수단을 검사하여 컴퓨터의 전원이 링신호검출수단에 의해 온상태로 된 것이 확인된 경우에는 주기적으로 상기 송수신 데이터검출수단을 검사하여 일정 시간동안 데이터가 송수신되지 않으면 상기 전원제어신호 출력수단을 통해 컴퓨터를 자동으로 오프시키도록 제어하는 제어수단을 포함하여 구성된 것을 특징으로 하는 컴퓨터용 온/오프제어장치.
  2. 제1항에 있어서, 상기 제어수단에 의한 컴퓨터의 오프제어는 CMOS셋업에 의해 그 동작상태가 선택되는 것을 특징으로 하는 컴퓨터용 온/오프제어장치.
  3. 제1항에 있어서, 상기 송수신데이터검출수단의 송수신데이터 검출시간단위는 CMOS셋업에 의해 설정되는 것을 특징으로 하는 컴퓨터용 온/오프 제어장치.
KR1019960036157A 1996-08-28 1996-08-28 컴퓨터용 온/오프 제어장치 KR100270621B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960036157A KR100270621B1 (ko) 1996-08-28 1996-08-28 컴퓨터용 온/오프 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960036157A KR100270621B1 (ko) 1996-08-28 1996-08-28 컴퓨터용 온/오프 제어장치

Publications (2)

Publication Number Publication Date
KR19980016556A KR19980016556A (ko) 1998-06-05
KR100270621B1 true KR100270621B1 (ko) 2000-11-01

Family

ID=19471247

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960036157A KR100270621B1 (ko) 1996-08-28 1996-08-28 컴퓨터용 온/오프 제어장치

Country Status (1)

Country Link
KR (1) KR100270621B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100478365B1 (ko) * 2001-08-03 2005-03-24 김의식 컴퓨터 원격 제어시스템 및 그 방법
KR100499955B1 (ko) * 2002-09-19 2005-07-07 김성환 컴퓨터 원격제어모듈 장치 및 방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020024010A (ko) * 2002-01-07 2002-03-29 강정신 시스템 제어장치 및 방법과 이를 이용한 텔레비전 수신카드
KR100541436B1 (ko) * 2003-05-09 2006-01-10 삼성전자주식회사 공중전화망을 통한 원격 전원 제어가 가능한 컴퓨터

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100478365B1 (ko) * 2001-08-03 2005-03-24 김의식 컴퓨터 원격 제어시스템 및 그 방법
KR100499955B1 (ko) * 2002-09-19 2005-07-07 김성환 컴퓨터 원격제어모듈 장치 및 방법

Also Published As

Publication number Publication date
KR19980016556A (ko) 1998-06-05

Similar Documents

Publication Publication Date Title
KR100521252B1 (ko) 화면출력상태 제어기능을 갖는 컴퓨터 시스템 및 그 제어방법
EP0889387B1 (en) Controlling a power state of a computer
TWI384353B (zh) 資訊處理裝置、資訊處理方法及程式
US6256682B1 (en) Signaling of power modes over an interface bus
JP3074230U (ja) コンピュータ用電源のセキュリティ制御装置
US6253319B1 (en) Method and apparatus for restoring a computer to a clear CMOS configuration
KR0162599B1 (ko) 단순한 전원 제어 기능을 갖는 컴퓨터 시스템
US5713028A (en) Micro-processor unit having universal asynchronous receiver/transmitter
US7103785B2 (en) Method and apparatus for power management event wake up
KR20080058904A (ko) 통신기능을 구비한 디스플레이장치 및 그의 제어방법
US5867718A (en) Method and apparatus for waking up a computer system via a parallel port
US6298447B1 (en) Security control for computer power supply system
KR100270621B1 (ko) 컴퓨터용 온/오프 제어장치
KR100238806B1 (ko) 컴퓨터용 전원장치
US5410712A (en) Computer system equipped with extended unit including power supply
US6240520B1 (en) Power on/off control device for computer
KR101214160B1 (ko) 디지털 기기용 제어회로 장치 및 이를 이용한 디지털기기의 전원 제어 방법
JPH09179669A (ja) インタフェース回路及びそれを用いた情報処理装置
KR200203132Y1 (ko) 피시와 모니터의 전원 공급 제어 회로
CN111506462B (zh) 主板测试方法及主板测试系统
JP4423124B2 (ja) 情報処理システム及び画像形成装置
KR19990040828A (ko) Usb코어의 절전/활성모드 전환방법
JP2003044178A (ja) コンピュータ装置、起動制御装置、コンピュータ装置の電源管理方法
KR100380009B1 (ko) 전자 기기의 전원 제어 장치
KR20010056419A (ko) 컴퓨터용 전원제어회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B601 Maintenance of original decision after re-examination before a trial
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 19990408

Effective date: 20000331

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060911

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee