KR100229061B1 - 카메라 신호처리 회로 - Google Patents
카메라 신호처리 회로 Download PDFInfo
- Publication number
- KR100229061B1 KR100229061B1 KR1019900016079A KR900016079A KR100229061B1 KR 100229061 B1 KR100229061 B1 KR 100229061B1 KR 1019900016079 A KR1019900016079 A KR 1019900016079A KR 900016079 A KR900016079 A KR 900016079A KR 100229061 B1 KR100229061 B1 KR 100229061B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- level
- circuit
- black
- output
- Prior art date
Links
- 238000003384 imaging method Methods 0.000 claims abstract description 25
- 230000003287 optical effect Effects 0.000 claims description 57
- 238000003780 insertion Methods 0.000 claims description 3
- 230000037431 insertion Effects 0.000 claims description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 abstract description 4
- 238000005070 sampling Methods 0.000 abstract description 4
- 239000003990 capacitor Substances 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 7
- 230000000875 corresponding effect Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 101100165942 Caenorhabditis elegans clp-1 gene Proteins 0.000 description 1
- 238000011109 contamination Methods 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/16—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
- H04N5/18—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
- H04N5/185—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit for the black level
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Picture Signal Circuits (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Studio Circuits (AREA)
- Television Systems (AREA)
Abstract
영상 신호 처리 회로(11)는 타이밍 신호 발생 회로(12)에서 발생한 타이밍신호(S11)에 의해서 고체 촬상 장치(13)를 촬상 동작시킴으로써 얻은 촬상 신호 (S12)를 IC 회로 구성의 영상 처리 회로 본체부(14)의 CDS 샘플링 회로(15)에 삽입하여 샘플링 처리한 후, 자동 이득 제어 증폭 회로 (16)를 통해서 영상 입력 신호 S13(제 2b도)로서 흑 레벨 클램프 대체 회로(17)에 입력한다.
흑 레벨 클램프 대체 회로(17)는 영상 입력 신호 (S13)를 직류 레벨 시프터(21)에 입력하여 그 출력단에 얻어지는 레벨 시프트 출력 신호(S14)를 비교 회로(22)의 비교입력단에 인가한다.
이것에 대해서 비교 회로 (22)의 기준 입력단에는 기준 전압원(23)의 기준 전압 출력(S15)이 인가되며, 이것에 의해 레벨 시프트 신호(S14)의 전압 레벨과 기준 전압 출력(S15)의 전압레벨간에 차이가 있을 때, 해당 차 출력 (S16)을 출력용 콘덴서(24)에 유지시킴과 더불어, 직류 레벨 시프터(21)에 시프트 제어 신호로서 인가하며, 이같이 해서 비교 회로 (22)는 레벨 시프트 출력 신호(S14)의 직류 레벨을 기준 전압 출력(S15)과 일치시키도록 피이드백 제어를 한다.
Description
제 1 도는 본 발명에 의한 카메라 신호 처리 회로의 일실시예를 도시하는 블럭도.
제 2 도는 그 각부의 신호를 도시하는 신호 파형도.
제 3 도는 제 1 도의 흑 레벨 클램프 대체 회로(17)의 상세 구성을 도시하는 개략 접속도.
제 4 도는 제 1 도의 휘도 신호 처리부(32)의 상세 구성을 도시하는 블럭도.
제 5 도는 고체 촬상 장치를 도시하는 블럭도.
제 6 도는 종래의 카메라 신호 처리 회로를 도시하는 블럭도.
제 7 도는 제 6 도의 각부의 신호를 도시하는 신호 파형도.
* 도면의 주요부분에 대한 부호의 설명
11 : 영상 신호 처리 회로 12 : 타이밍 신호 발생 회로
13 : 고체 촬상 장치 14 : 영상 신호 처리 회로 본체부
17 : 흑 레벨 클램프 대체 회로 31 : 색도 신호 처리부
31ZB : 절대 흑 레벨 신호 처리단군 32SB : 상대 흑 레벨 신호 처리단군
본 발명은 카메라 신호 처리 회로에 관한 것으로, 특히 텔레비젼 영상 신호를 구성하는 흑 레벨을 클램프하도록 한 카메라 신호 처리 회로에 적용하는 것이다.
본 발명은 카메라 신호 처리 회로에 있어서, 광학 블랙 파형부에 대체 블랙 파형부를 삽입토록함에 따라, 텔레비젼 영상 신호를 구성하는 광학 블랙 파형부의 신호 정밀도를 열화시키지 않도록 할 수 있다.
종래에는, 예컨대 CCD(charge coupled device)소자로 이루어진 이미저(Imager)를 가지는 텔레비젼 카메라에 있어서, 텔레비젼 영상 신호의 기준 레벨로서 촬영시의 광학적 흑(黑)을 나타내는 흑 레벨 정보를 수평 귀선 기간에 삽입하고, 이 흑 레벨 정보를 기준으로 하여 휘도 신호 및 색도 신호를 형성하기 위한 신호 처리를 차례로 종속 접속된 다수의 신호 처리단에 있어서 신호 처리하도록 한 카메라 신호 처리 회로가 쓰이고 있다.
이 종류의 종래의 카메라 신호 처리 회로에 있어서는 이미저로부터 얻은 촬상 신호의 수평 귀선 기간에 흑 레벨 정보를 삽입하기 위해서 제5도에 도시하듯이, 고체 촬상 장치(1)를 구성하는 이미저(2)의 촬상면(2A)의 측부에 인접하도록 미리 차광한 광학 블랙면 (2B)을 설치하고 촬상면(2A)및 광학 블랙면(2B)을 구성하는 CCD 소자로부터 얻어지는 광전(光電) 대체 출력(S1)을 수평 레지스터(2C)로부터 판독해서 증폭 회로(3)를 통해서 촬상 신호(S2)로서 촬상 신호 출력 단자(P1)로 송출한다.
이와 같이 하여 촬상 신호 출력 단자(P1)로 송출된 촬상 신호(S2)(제 7a도)는 제6도에 도시하듯이, CDS(Correlated Double Sampling) 샘플링 회로(5)에서 샘플링되며, 자동 이득 제어 회로(AGC)(6)를 통해서 영상 입력 신호 S3(제 7b도)으로서 클램프 회로(7)에 공급된다.
여기에서 촬상 신호(S2)(제 7a도)는 1수평 주사 기간(이것을 1H기간이라 부른다)을 가지는 촬상면 주사 기간(T1)에 있어서 촬상면(2A)을 주사하는 것에 의해 얻어지는 촬상 파형부(W1)에 이어, 광학 블랙면 주사기간(T2)에 있어서, 광학 블랙면(2B)을 주사함으로써 얻어지는 광학 블랙 파형부(W2)와, 이들 영상 파형부(W1) 및 광학 블랙 파형부(W2)의 전후에 공백 파형부(W3) 및 (W4)를 가지는 신호구성으로 되며, 이에 따라서 영상 입력 신호(S3)(제 7b 도)는 각각 촬상면 주사기간(T1) 및 광학 블랙면 주사기간(T2)에 있어서 영상 파형부(S3) 및 광학 블랙 파형부(W12)을 가지며, 그 전후의 앞 및 뒤의 공백 기간(T3) 및 (T4)에 공백 파형부(W13) 및 (W14)를 가지는 신호 파형을 나타낸다.
클램프 회로(7)는 제 7c 도에 도시하듯이, 광학 블랙면 주사 기간(T2) 사이에 상승하는 클램프 펄스 CLP 에 의해서 광학 블랙 파형부 (W12)의 신호 레벨을 클램프함과 동시에, 그 외의 다른 파형부(W11), (W13) 및 (W14)를 그대로 통과시켜서 이루어 지는 클램프 출력 신호(S14)를 신호 처리 회로부(8)에 공급하고, 해당 신호 처리 회로부(8)에 있어서 영상 신호로서 필요한 특성을 갖게 하는 신호 처리를 한 후, 영상 출력 신호(S5)로서 영상 출력 단자(P2)로 송출한다.
이상의 종래의 구성에 있어서, 신호 처리 회로부(8)는 클램프 회로(7)로부터 공급되는 클램프 출력 신호(S4)의 일부, 즉, 광학 블랙면 주사 기간(T2)의 파형으로서 클램프 펄스 CLP(1)에 의해서 그 타이밍에 있어서의 광학 블랙 파형부(W12)의 신호 레벨을 클램프 시키도록 함에 따라, 이것을 해당 주사 화면 부분에 있어서의 기준 흑 레벨 신호로서 사용하여 γ보정 처리, 휘도 신호의 셋업 처리, 색도 신호의 캐리어 밸런스 처리, 1H 지연 회로의 이득 조정 처리, 구경(口徑)콘트롤 처리, 수평 동기 신호의 입력 도입 처리 등의 신호 처리를 할 때의 동작점을 결정하는 신호로서 사용한다.
실제상 신호 처리 회로부(8)는 이들 처리를 실행하는 다수의 신호 처리단을 가지며, 각 신호 처리단에 있어서 할당된 처리를 실행할 때, 1H 분의 입력 신호로부터, 클램프 회로(7)에 있어서 광학 블랙 파형부 (W12)(제 7b 도)에 클램프된 신호 레벨을 그 때마다 바꾸어서 클램프함으로써, 해당 클램프 레벨을 기준 흑 레벨로서 할당된 소정의 신호 처리를 실행하도록 되어 있다.
그런데 이같이 하면, 고체 촬상 장치(1)로부터 송출된 촬상 신호 (S2)에 의해서 신호 처리 회로부(8)의 영상 출력 단자(P2)에 영상 출력 신호(S5)를 송출하기까지의 사이에, 신호 처리 회로부(8)에 포함되어 있는 다수의 신호 처리단에 있어서 신호 처리를 할 때마다 반복 기준 흑 레벨을 클램프함으로, 그때마다 입력되어온 영상 신호의 광학 블랙 파형부(W2)에 중첩되어 있는 노이즈에 반응하여 클램프 동작하기 위해서 클램프 레벨이 변화하거나, 클램프 펄스가 새어들어가서 광학 블랙 파형부가 변형함으로써 생기는 오염 등에 의해서, 흑 기준 레벨이 촬상시의 흑 레벨로부터 이탈될 우려가 있다.
실제상 해당 이탈량은 클램프가 필요한 신호 처리단이 많으면 많을수록 커진다고 생각되며, 실용상 촬영시의 절대 흑 레벨을 필요로 하는 신호 처리를 실행함에 있어서, 해당 처리 결과의 오차가 크게 되는 문제가 있다.
본 발명은 이상의 점을 고려해서 이뤄진 것으로, 신호 처리단중 절대 흑 레벨을 기준으로 하는 것이 불가결한 신호 처리단에 대해서, 그 오차를 되도록 억제할 수 있게 한 카메라 신호 처리 회로를 제안하려는 것이다.
이와 같은 문제를 해결하기 위해 본 발명에 있어서는, 이미저(13)로부터 얻어지는 촬상 신호(S12)의 수평 주사 귀선 기간 파형부의 일부에 광학 블랙 파형부(W22)를 삽입함과 더불어, 이 수평 주사 귀선 기간 파형부의 타부에 광학 블랙 파형부(W22)를 가지는 제 1 신호 레벨에 대응하는 제 2 신호 레벨을 가지는 대체 블랙 파형부 (W24)를 삽입하는 흑 레벨 삽입 수단(17)을 설치토록 한다.
광학 블랙 파형부(W22)에 부가하여 대체 블랙파형부 (W24)를 삽입토록 함에 따라, 상대 흑 레벨을 기준값으로서 필요로 하는 신호 처리단에 대해서 대체 블랙 파형부(W24)에 의해서 상대 흑 레벨의 정보를 공급할 수 있으므로, 해당 상대 흑 레벨 신호 처리단에 있어서 광학 블랙 파형부(W22)를 클램프할 필요가 없어진 만큼 광학 블랙 파형부(W22)의 신호 정밀도를 열화시키지 않게 할 수 있다.
이하 도면에서 본 발명의 일 실시예를 상술한다.
제 1 도에 있어서, 영상 신호 처리 회로(11)는 타이밍 신호 발생 회로(12)에서 발생한 타이밍 신호(S11)에 의해서 교체 촬상 장치(13)를 촬상 동작시킴으로써 얻은 촬상 신호(S 12)(제 2a도)를, IC 회로 구성의 영상 처리 회로 본체부(14)의 CDS 샘플링 회로(15)에 삽입하여 샘플링 처리한 후, 자동 이득 제어 증폭 회로(16)을 통해서 영상 입력 신호 S13(제 2b 도 )으로서 흑 레벨 클램프 대체 회로(black level clamp replaceing circuit)(17)에 입력한다.
흑 레벨 클램프 대체 회로(17)는 제 3도에 도시하듯이 영상 입력 신호(S13)를 직류 레벨 시프터(21)에 입력하여 그 출력단에 얻어지는 레벨 시프트 출력 신호(S14)를 비교 회로(22)의 비교 입력단에 인가한다.
이것에 대해서 비교 회로(22)의기준 입력단에는 기준 전압원(23)의 기준 전압 출력(S15)이 인가되며, 이것에 의해 레벨 시프트 신호(S14)의 전압 레벨과 기준 전압 출력 (S15)의 전압 레벨간에 차이가 있을 때, 해당 차 출력(S16)을 출력용 콘덴서(24)에 유지시킴과 더불어, 직류 레벨 시프터(21)에 시프트 제어 신호로서 인가하며, 이같이 해서 비교 회로(22)는 레벨 시프트 출력 신호(S14)의 직류 레벨을 기준 전압 출력(S15)과 일치시키도록 피이드백 제어를 한다.
레벨 시프트 출력 신호(S14)는 입력 절환 회로 (25)의 영상 신호 입력단(I1)에 인가되는 레벨 시프트 출력 신호(S14)와, 신호 입력단(I2)에 인가되는 대체 레벨 신호(S17)를 프리 블랭킹 신호(S18)(제 2c 도)(핀 P12를 통해서 타이밍 신호 발생 회로(12)로부터 인가된다)에 의해서 절환하면서 클램프 대체 출력 신호(S19)(제 2d도 )로서 흑 레벨 클램프 대체 회로(17)로부터 출력한다.
이같이 해서 클램프 대체 출력 신호(S19)는, 프리 블랭킹 신호(S18)의 하강에 의해서 수평 귀선 시간내에 프리 블랭킹 기간(T4X)을 형성하고, 이 프리 블랭킹 기간(T4X)의 사이에 대체 레벨 신호(S17)의 전압 레벨을 클램프 대체 출력 신호(S19)(제 2d 도)에 대체 블랙 파형부 (W24)로서 삽입하게 되어 있다.
이 실시예의 경우, 대체 레벨 신호(S17)는 기준 전압원(23)의 기준 전압 출력(S15)을 레벨 처리 회로(26)에서 레벨 조정 처리를 함으로써, 영상 입력 신호(S13)의 광학 블랙 파형부(W2)( 제 2a도 )와 같은 전압 레벨의 일정 전압의 대체 레벨 신호(S17)를 얻도록 되어 있다.
이 같은 구성에 부가하여 흑 레벨 클램프 대체 회로(17)의 비교 회로(22)(제 1 도)는, 타이밍 신호 발생 회로(12)로부터 핀(P13)을 거쳐서 입력된 광학 블랙 클램프 펄스 신호(S20)(제 2e 도)를 받아서 그 펄스폭간 비교 동작을 하며, 이것에 의해 순차 계속하는 1H 주사 기간마다 영상 입력 신호(S13)의 광학 블랙 파형부(W12)의 전압 레벨을 기준 전압 출력(S15)에 일치시키는 동작을 반복하도록 되어 있다.
이같이 해서 흑 레벨 클램프 대체 회로(17)의 출력단에 얻어지는 클램프 대체 출력 신호(S19)는 색도 신호 처리부(31) 및 휘도 신호 처리부(32)에 공급되며, 해당 색도 신호 처리부(31) 및 신호 처리부 (32)를 구성하는 각종의 신호 처리단에 있어서, 광학 클램프 펄스 신호( S20)에 의해서 클램프 대체 출력 신호(S19)의 광학 블랙 파형부(W22)의 신호 레벨을 클램프할 수 있게 이루어져 있다.
이것에 부가하여 흑 레벨 클램프 대체 회로(17), 색도 신호 처리부(31) 및 휘도 신호 처리부(32)에는, 타이밍 신호 발생 회로(12)에 있어서 프리 블랭킹 신호(S18)의 하간 구간 사이에 발생하는 대체 펄스 신호(S21)(제2f도)가 인가되며, 이것에 의해 대체 펄스 신호(S21)의 펄스폭간의 대체 블랙 파형부(W24)에 상당하는 전압 레벨을 색도 신호 처리부(31) 및 휘도 신호 처리부(32)를 구성하는 신호 처리다네 클램프할 수 있게 되어 있다.
제 3 도의 흑 레벨 클램프 대체 회로(17)에 있어서, 영상 입력 신호(S13)가 도래했을 때, 그 전 공백 기간 (T3), 영상면 주사 기간(T1) 및 광학 블랙면 주사 기간 (T2)사이 출력 절환 회로(25)가 프리 블랭킹 펄스(S 18)에 의해서 영상 신호 이력단(I1)측으로 절환되어 있는 것에 의해서, 영상 신호(S13)(제 2b 도)중, 전공백(前空白) 파형부(W13), 영상 파형부(W11) 및 광학 블랙 파형부(W12)의 신호 부분이 직류 레벨 시프터(21)의 레벨 시프트 출력 신호(S14)로서 영상 신호 입력단(I1)으로부터 클램프 대체 출력 신호(S19)로서 출력되는 것에 의해서, 제 2d 도에 도시하듯이 공백 파형부(W23), 영상 파형부(W21) 및 광학 블랙 파형부 (W22)로서 흑 레벨 클램프 대체 회로(17)로부터 송출된다.
이것에 대해서 프리 블랭킹 펄스(S18)의 하강 기간으로 이루어진 프리 블랭킨 기간(T4X)에 있어서 출력 절환 회로(25)가 대체 신호 입력단 (I2)측으로 바뀜에 따라서, 레벨 처리 회로(26)로부터 송출되는 대체 레벨 신호(S17)의 전압 레벨로 이루어진 대체 블랙 파형부(W24)가 흑 레벨 클램프 대체 회로(17)로부터 출력된다.
이상의 구성에 있어서, 고체 촬상 장치(13)부터 1 수평 주사 기간마다 전공백(前空白) 파형부(W3), 영상 파형부(W1), 광학 블랙 파형부(W1), 후공백(後空白) 파형부(W4)가 차례로 송출되면 (제 2a 도), 이것에 따라서 영상 입력 신호 S13(제 2b 도)로서 전공백 파형부(W13), 영상파형부(W11), 광학 블랙 파형부(W12), 후공백 파형부(W14)가 차례로 흑 레벨 클램프 대체 회로(17)에 입력된다.
이들 파형부중, 전공백 파형부(W13), 영상 신호 파형부(W11), 광학 블랙 파형부(W12)는 출력 절환 회로(25)를 그대로 통과함으로서 클램프 대체 출력 신호(S19)(제 2d도)의 공백 파형부(W23), 영상 파형부(W21), 광학 블랙 파형부(W22)로서 출력되는 것에 대해서 영상 입력 신호(S23)의 후공백 파형부(W14)가 도래하는 타이밍(따라서, 수평 주사 기간중 광학 블랙 파형부(W22)가 삽입된 부분 이외의 타부의 타이밍)에 있어서 출력 절환 회로(25)가 대체 신호 입력단(I2)측으로 절호나 동작을 함으로써 후공백 파형부(W14)를 신해서 대체 레벨 신호(S17)의 신호 레벨로 이루어지는 대체 블랙 파형부(W24)가 삽입 출력되어지게 된다.
이같이 해서 영상 파형부(W21)에 이어 광학 블랙 면 주사 기간(T2) 및 프리 블랭킹 기간(T4X)의 사이에 차례로 광학 블랙 파형부(W22) 및 대체 블랙 파형부(W24)가 색도 신호 처리부(31) 및 휘도 신호 처리부(32)에 출력되는 상태로 되지만, 색도 신호 처리부(31) 및 휘도 신호 처리부(32) 내부의 신호 처리단에는 광학 블랙 클램프 펄스 신호(S20)(제 2e 도) 및 대체 펄스 신호(S21)(제 2f 도 ) 가 각각 광학 블랙 파형부(W22) 및 대체 블랙 파형부 (W24)가 공급된 타이밍으로 인가됨으로써, 해당 광학 블랙 클램프 펄스 신호(S20)에 의해서 광학 블랙 파형부(W22)의 신호 레벨이 광학 블랙 클램프 펄스 신호(S20)가 인가된 신호 처리단에 클램프되며, 그후 대체 펄스 신호(S21)가 인가된 신호 처리단에 대체 블랙 파형부(W24)의 신호레벨이 클램프된다.
여기에서 색도 신호 처리부(31) 및 휘도 신호 처리부(32)를 구성하는 신호 처리단은 촬상 신호(S12)의 광학 블랙 파형부(W2)의 흑 레벨을 절대 흑 레벨 정보로서 필요로 하는 신호 처리단군(31ZB) 및 (32ZB)과, 해당 신호 처리단의 다이내믹 레인지에 처리해야 할 영상 신호가 얻어지도록 해당 영상 신호의 흑 레벨을 설정하는 신호 처리단군(31SB) 및 (32SB)으로 분류되며, 절대 흑 레벨이 필요한 제 1 신호처리단군(31ZB) (32ZB)에 대해서 광학 블랙 클램프 펄스 신호(S20)가 인가되는 것에 대해서, 다이내믹 레인지에 상당하는 흑 레벨이 피료한 신호 처리단군(31SB) 및 (32SB)에 대해서 대체 펄스 신호(S21)를 인가하도록 되어 있다.
이렇게하여 절대 흑 레벨 신호 처리단군(31ZB) 및 (32ZB)에는 클램프 대체 출력 신호(S19)중 광학 블랙 파형부(W22)에 기초하는 절대 흑 레벨을 클램프하는 것에 대하여, 상대 흑 레벨 신호 처리단군(31SB) 및 (32SB)은, 대체 블랙 펄스 신호(S21)에 의해 상대 흑 레벨을 클램프한다.
따라서, 제 1도의 구성에 의하면, 상대 흑 레벨 신호 처리단군(31SB) 및 (32SB)가 상대 흑 레벨을 클램프 함에 따라, 상대 흑 레벨 신호 처리단군(31ZB) 및 (32ZB)를 클램프 동작시키는 일이 없음으로써, 이 만큼 광학 블랙 파형부(S22)에 노이즈가 발생하거나 클램프 펄스가 새어 들어감으로써 신호 정밀도를 저하시킬 우려를 유효하게 회피할 수 있다.
이 실시예의 경우, 절대 흑 레벨 신호 처리단군(31ZB)또는 (32ZB)로서 감마 보정 처리단, 휘도 신호의 셋업 처리단, 색도 신호의 캐리어 밸랜스 처리단을 포함하며, 또 상대적 흑 레벨 신호 처리단군(31SB) 및 (32SB)으로서, 1H 지연 회로의 이득 조정 처리단, 구경 제어 처리단, 수평 동기 신호 입력 삽입 처리단을 할당할 수 있다.
그 일예로서, 휘도 신호 처리부(32)에 포함되는 절대 흑 레벨 신호 처리단 및 상대 흑 레벨 신호 처리단으로서 제 4도에 도시하는 구성의 것을 할당할 수 있다.
즉, 영상 신호 처리 회로본체부(14)를 구성하는 IC회로의 일부에, 휘도 신호 절대 흑 레벨 처리단군(32ZB)에 포함되는 신호 처리단으로서 감마 보정 회로(41)가 설치되며, 레벨 클램프 대체 회로(17)(제 3 도)로부터얻어지는 클램프 대체 출력 신호(S19)가 핀(P21)으로부터 클램프 회로(42)에서 클램프 되며 그 클램프 출력이 (S36)이 감마 보저 회로(41)에 인가된다.
클램프 회로(42)에는 광학 블랙 클램프 펄스 신호(S20)(제 2e 도 ) 가 인가되며, 이것에 의해서 클램프 대체 출력 신호(S19)(제 2d 도)의 광학 블랙 파형부(W22)의 신호 레벨이 클램프되며, 이같이 해서 절대 흑 레벨을 클램프해서 이루어지는 클램프 출력(S31)을 감마 보정 회로(41)에 인가할 수 있다.
감마 보정 출력(S32)은 핀(P22)에 부착된 1H 지연 회로(42)에서 지연되며, 그 지연 츨력(S33)이 핀(P23)을 통해서 상대 흑 레벨 신호 처리단군(31SB)을 구성하는이득 제어신호 처리단에 인가된다.
이득 제어 신호 처리단은 이득 제어 회로(43)를 가지며 지연 출력(S33)을 클램프 회로(44)에서 클램프한 후에 클램프 출력(S34)을 이득 제어회로(43)에 공급한다.
클램프 회로(44)에는 대체 펄스 신호 S21 (제 2f 도)가 인가되며 이것에 의해 클램프 대체 출력 신호(S19)(제 2d도)중 대체 블랙 파형부(W24)의 신호 레벨을 클램프하고 있는 클램프 출력(S34)이 이득 제어 회로(43)에 공급된다.
이 결과, 이득 제어 회로(43)는 클램프 출력 (S34)중 대체 펄스 신호(S21)에 의해서 클램프된 대체 블랙 파형부(S24)의 신호 레벨을 기준으로 하여 클램프 출력(S34)의 영상 파형부의 이득을 소정의 다이내믹 레인지에 적절하게 제어할 수 있다.
이같이 함에 의해, 이득 제어 회로(34)의 기준 신호를 설정할 때, 광학 블랙 파형(W22)의 신호 레벨을 클램프 처리하지 않고도 되므로 그만큼 클램프 출력(S34)에 포함되는 당해 광학 블랙 파형부(W22)에 클램프 노이즈를 혼입시키거나 클램프 펄스를 새어 들어가지 않게 할 수 있고, 이 결과 이득 제어 회로(43)에서 핀(P24)에 송출되는 이득 제어 출력(S32)를 후단의 셋업 회로(도시하지 않음)에서 휘도 신호를 셋업 처리할 때 그 연산 오차의 발생을 억제할 수 있다.
이상의 구성에 의하면, 수평 귀선 기간을 이용해서 절대 흑 레벨을 나타내는 광학 블랙 파형부(W22)를 삽입하고, 또한 상대 흑 레벨을 나타내는 대체 블랙 파형부(W24)에 삽입토록 함에 따라 실제로 상대 흑 레벨을 기준으로 해서 신호 처리를 실행하는 신호 처리단에 대해서는 대체 블랙 파형부(W24)의 신호 레벨을 클램프 할 수 있으므로, 그 만큼 광학 블랙 파형부(W22)의 절대 흑 레벨에 노이즈를 발생시키거나 오염하는 기회를 적게 할 수 있으며, 따라서 이 만큼 절대 흑 레벨의 신호 정밀도를 열화시키지 않아도 되므로 가일층 화질이 양호한 영상 신호를 카메라로부터 송출할 수 있다.
상술의 실시예에 있어서는 본 발명을 이미저로서 CCD를 사용한 텔레비젼 카메라에 적용했을 경우의 실시예에 대해서 기술하였으나 본 발명은 이것에 한정되지 않으며, 기타의 고체 촬상 소자나 음극선관을 사용한 텔레비젼 카메라에 널리 적용할 수 있다.
또, 상술의 실시예에 있어서는 대체 블랙 파형부(W24)(제 2d 도) 로서 광학 블랙 파형부(W22)의 신호 레벨과 거의 동일한 신호 레벨을 클램프하도록 한 경우에 대해서 기술하였으나, 대체 블랙 파형부의 신호 레벨은 이것에 한정되지 않으며,소정 전압만큼 높은 값 또는 낮은 값으로 시프트시키도록 해도 된다.
상술한 바와 같이 본 발명에 의하면, 절대 흑 레벨을 나타내는 광학 블랙 파형부에 부가해서 상대 흑 레벨을 나타내는 대체 블랙 파형부를 영상 신호에 삽입함으로서 회로의 다이내믹 레인지를 결정하는 기준 신호 레벨로서 광학 블랙 파형부를 클램프하지 않게 됨에 따라 그만큼 광학 블랙 파형부의 절대 흑 레벨의 신호 정밀도를 열화시키지 않도록 할 수 있다.
Claims (1)
- 이미저(imager)로부터 얻어지는 촬상 신호의 수평 주사 귀선 기간내의 제1기간에서 제 1타이밍 신호를 발생함과 더불어, 상기 수평 주사 귀선 기간내의 다른 기간에서 제 2 타이밍 신호를 발생하는 타이밍 신호 발생 수단과,상기 타이밍 신호 발생 수단으로부터, 상기 제 1 및 제 2 타이밍 신호가 공급되고, 상기 타이밍 신호에 따라서, 광학 블랙 파형부와 대체 블랙 파형부를 절환하여 상기 촬상 신호에 삽입하는 흑 레벨 삽입 수단과,상기 흑 레벨 삽입 수단의 출력 신호가 공급됨과 더불어, 상기 타이밍 신호 발생 수단으로부터 상기 제 1 타이밍 신호가 공급되고, 상기 광학 블랙 파형부의 신호 레벨을 클램프하는 제 1 신호 처리단군과,상기 제 1 신호 처리단군의 출력 신호가 공급됨과 더불어, 상기 타이밍 신호 발생 수단으로 부터 상기 제 2 타이밍 신호가 공급되고, 상기 대체 블랙 파형부의 신호 레벨을 클램프하는 제 2 신호 처리단군을 구비하는 카메라 신호 처리회로.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1270773A JP2805900B2 (ja) | 1989-10-18 | 1989-10-18 | カメラ信号処理回路 |
JP270773 | 1989-10-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910009059A KR910009059A (ko) | 1991-05-31 |
KR100229061B1 true KR100229061B1 (ko) | 1999-11-01 |
Family
ID=17490796
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900016079A KR100229061B1 (ko) | 1989-10-18 | 1990-10-11 | 카메라 신호처리 회로 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP2805900B2 (ko) |
KR (1) | KR100229061B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100648803B1 (ko) * | 2004-12-30 | 2006-11-23 | 매그나칩 반도체 유한회사 | 레벨 시프터를 구비한 이미지 센서 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0779447B2 (ja) * | 1983-08-04 | 1995-08-23 | キヤノン株式会社 | 撮像装置 |
-
1989
- 1989-10-18 JP JP1270773A patent/JP2805900B2/ja not_active Expired - Lifetime
-
1990
- 1990-10-11 KR KR1019900016079A patent/KR100229061B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100648803B1 (ko) * | 2004-12-30 | 2006-11-23 | 매그나칩 반도체 유한회사 | 레벨 시프터를 구비한 이미지 센서 |
Also Published As
Publication number | Publication date |
---|---|
JP2805900B2 (ja) | 1998-09-30 |
KR910009059A (ko) | 1991-05-31 |
JPH03132262A (ja) | 1991-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0335870B2 (ko) | ||
US4814861A (en) | Signal processing apparatus with independent gain control for chrominance and color signals | |
EP0313031A2 (en) | CCD video camera | |
US5384596A (en) | CCD imaging system with two extended horizontal registers | |
EP0115196B1 (en) | Clamp circuit for use in video camera having image pick-up device | |
EP0424111B1 (en) | Video signal processing apparatus | |
JP2008035395A (ja) | 固体撮像装置 | |
KR100229061B1 (ko) | 카메라 신호처리 회로 | |
US5260794A (en) | Video signal processing apparatus for use with a video camera | |
EP0447804A2 (en) | Smear and dark current reduction for an electronic still camera | |
JPH11196335A (ja) | 撮像装置 | |
US5343244A (en) | Video signal processing apparatus for use with a video camera | |
JPH0738814A (ja) | 固体撮像装置 | |
JPH05316338A (ja) | サンプルホールド回路 | |
KR100263696B1 (ko) | 비디오 카메라 | |
EP0057021A2 (en) | Color imaging apparatus | |
JP3266647B2 (ja) | オフセット補正回路 | |
JPH09247552A (ja) | 固体撮像装置の信号処理回路 | |
KR920008260Y1 (ko) | 교차 변환 촬상소자의 결손신호 보정회로 | |
JP3967906B2 (ja) | 相関2重サンプリング回路およびそれを用いた増幅型固体撮像装置 | |
JPH05328367A (ja) | カラーテレビジョンカメラ装置 | |
JP3758230B2 (ja) | 撮像装置 | |
JPH07236152A (ja) | ビデオカメラ | |
JP2754718B2 (ja) | ビデオカメラ装置 | |
JP2823264B2 (ja) | 映像信号処理回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080725 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |