KR100226855B1 - Device for detecting sync. signals of a dvcr - Google Patents

Device for detecting sync. signals of a dvcr Download PDF

Info

Publication number
KR100226855B1
KR100226855B1 KR1019960072209A KR19960072209A KR100226855B1 KR 100226855 B1 KR100226855 B1 KR 100226855B1 KR 1019960072209 A KR1019960072209 A KR 1019960072209A KR 19960072209 A KR19960072209 A KR 19960072209A KR 100226855 B1 KR100226855 B1 KR 100226855B1
Authority
KR
South Korea
Prior art keywords
signal
synchronization signal
dvcr
window
gate
Prior art date
Application number
KR1019960072209A
Other languages
Korean (ko)
Other versions
KR19980053153A (en
Inventor
이상문
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019960072209A priority Critical patent/KR100226855B1/en
Publication of KR19980053153A publication Critical patent/KR19980053153A/en
Application granted granted Critical
Publication of KR100226855B1 publication Critical patent/KR100226855B1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/90Tape-like record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

DVCR의 동기신호 검출장치는 DVCR의 헤드 스위칭 신호를 선정된 배속모드에 따라 체배부에서 체배하고, 체배된 신호를 일정시간 딜레이부에서 지연시켜 게이트 발생부에서 게이트 신호를 발생하고, 게이트 신호의 발생구간에서 윈도우를 발생시킴으로써, DVCR의 재생출력 진폭이 일정값 이상인 지점에서 게이트 신호를 발생하고, 이에 따라 윈도우도 그 구간에서 발생하여 윈도우 발생구간에서 동기신호 패턴데이타부의 일정패턴의 동기신호와 DVCR의 재생출력을 비교하여 동기신호를 검출하는 동기신호 검출부를 포함하여 구성됨으로써, 배속시 동기신호가 오검출될 확률이 높은 부분에서의 윈도우 발생을 피하고 재생출력의 진폭이 일정값 이상인 부분에서 윈도우를 발생하고 동기신호를 검출하므로 동기신호 검출장치의 신뢰성을 극대화 할 수 있다.The DVCR synchronization signal detecting device multiplies the DVCR head switching signal in a multiplying unit according to the selected double speed mode, delays the multiplied signal in a delay part for a predetermined time, generates a gate signal in the gate generator, and generates a gate signal. By generating a window in the section, a gate signal is generated at a point where the reproduction output amplitude of the DVCR is equal to or greater than a predetermined value. Thus, a window is also generated in the section, and thus, the synchronization signal of the predetermined pattern and the Comprising a synchronization signal detection unit for detecting the synchronization signal by comparing the reproduction output, avoiding the window in the portion of the high probability that the synchronization signal is falsely detected at double speed, and generates a window in the portion of the amplitude of the reproduction output is a certain value or more And it detects the synchronization signal and can maximize the reliability of the synchronization signal detection device.

Description

디브이씨알(DVCR)의 동기신호 검출장치DVCR Synchronous Signal Detection Device

본 발명은 DVCR(Digital VCR)에 관한 것으로서, 특히 배속시의 동기신호를 검출하기 위한 DVCR의 동기신호 검출장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a DVCR (Digital VCR), and more particularly, to an apparatus for detecting a synchronization signal of a DVCR for detecting a synchronization signal at double speed.

도 1은 종래 기술에 따른 DVCR의 동기신호 검출장치의 구성블록도로써, 헤드 스위칭신호에 의해 윈도우를 발생하는 윈도우 발생부(10)와, 일정패턴의 동기신호 데이터를 저장하고 있는 동기신호 패턴 데이터부(11)와, 윈도우 발생구간에서 재생된 데이터 입력과 일정패턴의 동기신호 데이터를 비교하여 동기신호를 검출하는 동기신호 검출부(12)와, 검출된 동기신호에 따라 동기신호 마크를 발생하는 동기신호 마크 발생부(13)로 구성된다. 이때, 동기신호 패턴은 입력되는 외부의 데이터와 가장 잘 매칭(Matching)될수 있도록 설정된 패턴을 갖는 일정 비트수의 동기신호이다.1 is a block diagram illustrating a synchronization signal detecting apparatus of a DVCR according to the prior art, and includes a window generator 10 generating a window by a head switching signal, and synchronization signal pattern data storing synchronization signal data of a predetermined pattern. A synchronizing signal detector 12 for comparing the input data reproduced in the window generation section with the synchronizing signal data of a predetermined pattern and detecting a synchronizing signal, and a synchronizing signal generating a synchronizing signal mark according to the detected synchronizing signal It consists of a signal mark generation part 13. At this time, the synchronization signal pattern is a synchronization signal of a predetermined number of bits having a pattern set to be best matched with the external data input.

이와 같이 구성된 종래 기술에 따른 DVCR의 동기신호 검출장치는 윈도우 발생부(10)에서 헤드 스위칭 신호를 이용하여 테이프 트랙의 첫 번째 윈도우를 발생하고, 발생된 윈도우 및 재생된 데이터와 동기신호 패턴 데이터부(11)의 일정패턴의 동기신호 데이터가 동기신호 검출부(12)에 입력되어 윈도우 발생구간에서 재생 데이터와 일정패턴의 동기신호 데이터가 서로 동일한지를 비교하여 동기신호를 검출한다. 그리고, 검출된 동기신호에 의해 동기신호 마크 검출부(13)에서 동기신호 마크를 발생하여 동기신호의 시작을 나타낸다. 이때, 첫번째 윈도우에서 동기신호가 검출되면 헤드 스위칭 신호를 기준으로 일정 간격으로 윈도우를 발생시킨다.In the conventional DVCR synchronization signal detecting apparatus configured as described above, the window generating unit 10 generates the first window of the tape track using the head switching signal, and generates the generated window and the reproduced data and the synchronization signal pattern data unit. The synchronization signal data of the constant pattern (11) is input to the synchronization signal detection unit 12 to detect whether the reproduction data and the synchronization signal data of the constant pattern are the same in the window generation section to detect the synchronization signal. The synchronization signal mark detection section 13 generates a synchronization signal mark in response to the detected synchronization signal to indicate the start of the synchronization signal. At this time, when a synchronization signal is detected in the first window, windows are generated at regular intervals based on the head switching signal.

도a는 DVCR의 배속시 트랙에 대한 재생헤드의 궤적을 나타낸 것이고, 도2b는 그에 따른 다이아몬드 형태의 재생출력을 나타낸 도면이다.FIG. A shows the trajectory of the playhead with respect to the track at double speed of the DVCR, and FIG. 2b shows the diamond-shaped playout output.

종래 기술에 따른 DVCR의 동기신호 검출장치는 배속시 헤드 스위칭 신호를 기준으로 일정간격에 윈도우를 발생시키면 배속에 따라 도2b의 '가'부근에서 처럼 SNR(Signal to Noise Ratio)이 낮은 부근에서 윈도우를 발생하여, 그 구간에서 동기신호를 검출할 가능성이 높다.The DVCR synchronization signal detecting apparatus according to the related art generates a window at a predetermined interval based on the head switching signal at double speed, and the window is near the low SNR (Signal to Noise Ratio) as shown in FIG. Is generated, and the likelihood of detecting a synchronization signal in that section is high.

종래 기술에 따른 DVCR의 동기신호 검출장치는 DVCR의 배속시 재생신호의 출력이 평탄하지 않아 재생출력 신호가 작은부분(낮은 SNR) 등의 잘못된 위치에서 윈도우가 열리게되면 이 구간에서 동기신호를 검출하므로 동기신호의 오검출 확률이 높은 문제가 있다.The DVCR synchronization signal detecting apparatus according to the prior art detects a synchronization signal in this section when a window is opened at a wrong position such as a small portion (low SNR) of the reproduction output signal because the output of the reproduction signal is not flat when the DVCR is doubled. There is a problem that the probability of false detection of a synchronization signal is high.

따라서, 본 발명은 종래 기술의 제반 문제점을 해결하기 위하여 안출한 것으로서, 본 발명은 재생출력이 일정 진폭이상인 특정구간에서만 윈도우를 발생하기 위한 DVCR의 동기신호 검출장치를 제공함에 그 목적이 있다.Accordingly, an object of the present invention is to provide an apparatus for detecting a synchronization signal of a DVCR for generating a window only in a specific section whose reproduction output is a certain amplitude or more.

제1도는 종래 기술에 따른 DVCR의 동기신호 검출장치를 나타낸 구성블록도,1 is a block diagram showing an apparatus for detecting a synchronization signal of a DVCR according to the prior art;

제2a도 내지 제2b도는 DVCR의 트랙에 대한 헤드의 궤적 및 재생출력을 나타낸 도면,2a to 2b are diagrams showing the trajectory and the reproduction output of the head with respect to the track of the DVCR;

제3도는 본 발명에 따른 DVCR의 동기신호 검출장치를 나타낸 구성블록도,3 is a block diagram showing an apparatus for detecting a synchronization signal of a DVCR according to the present invention;

제4도는 본 발명에 따른 DVCR의 동기신호 검출장치의 각부의 출력파형을 나타낸 도면,4 is a view showing the output waveform of each part of the apparatus for detecting a synchronization signal of a DVCR according to the present invention;

제5도는 제4도 나의 부분 확대도이다.FIG. 5 is a partial enlarged view of FIG. 4.

도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings

30 : 재생앰프 31 : 등화부30: reproduction amplifier 31: equalizer

32 : 데이터 검출부 33 : 배속모드 신호 발생부32: data detector 33: double speed mode signal generator

34 : 체배부 35 : 딜레이부34: body part 35: delay part

36 : 게이트 발생부 37 : 윈도우 발생부36: gate generator 37: window generator

38 : 동기신호 패턴 데이터부 39 : 동기신호 검출부38: sync signal pattern data unit 39: sync signal detection unit

40 : 동기신호 마크 발생부40: synchronization signal mark generating unit

본 발명에 따른 DVCR의 동기신호 검출장치는 DVCR의 헤드 스위칭 신호를 선정된 배속모드에 따라 체배부에서 체배하고, 체배된 신호를 일정시간 딜레이부에서 지연시켜 게이트 발생부에서 게이트 신호를 발생하고, 게이트 신호의 발생구간에서 윈도우를 발생시킴으로 게이트 신호가 재생헤드에 의한 재생출력의 진폭이 일정값 이상인 지점에서만 발생하고, 이에 따라 윈도우도 그 구간에서 발생하여 윈도우 발생구간에서 동기신호 패턴 데이터부의 일정패턴의 동기신호와 재생출력을 비교하여 동기신호를 검출하는 동기신호 검출부를 포함하여 구성됨에 그 특징이 있다.The apparatus for detecting a synchronization signal of a DVCR according to the present invention multiplies a head switching signal of a DVCR in a multiplication unit according to a selected double speed mode, delays the multiplied signal in a delay part for a predetermined time, and generates a gate signal in the gate generator. By generating a window in the generation period of the gate signal, the gate signal is generated only at a point where the amplitude of the reproduction output by the playhead is greater than or equal to a certain value. As a result, a window is also generated in the interval so that the constant pattern of the synchronization signal pattern data portion in the window generation period And a synchronizing signal detector for comparing the synchronizing signal with the reproduction output to detect the synchronizing signal.

이하, 본 발명에 따른 DVCR의 동기신호 검출장치를 첨부도면을 참조하여 상세히 설명하면 다음과 같다.Hereinafter, the apparatus for detecting a synchronization signal of a DVCR according to the present invention will be described in detail with reference to the accompanying drawings.

도3은 본 발명에 따른 DVCR의 동기신호 검출장치를 나타낸 구성블록도이고, 도4의 (a)는 데이터 검출부(32)의 재생출력을, (b)는 헤드 스위칭 신호를, (c)는 체배부(34)의 출력을, (d)는 딜레이부(35)의 출력을, (e)는 게이트 발생부(36)의 출력을 나타낸 파형도이다. 그리고, 도5는 도4의 '나'의 일부를 확대한 것으로 (a')는 데이터 검출부의 재생출력을, (e)는 게이트 발생부(36)의 출력을, (f)는 윈도우 발생부(37)의 출력을 나타낸 파형도이다.Fig. 3 is a block diagram showing a synchronizing signal detecting apparatus of a DVCR according to the present invention, and Fig. 4 (a) shows a reproduction output of the data detector 32, (b) shows a head switching signal, and (c) shows (D) is a waveform diagram which shows the output of the multiplication part 34, (d) shows the output of the delay part 35, and (e) shows the output of the gate generation part 36. As shown in FIG. 5 is an enlarged part of 'B' in FIG. 4, (a ') shows a reproduction output of the data detector, (e) shows an output of the gate generator 36, and (f) shows a window generator. This is a waveform diagram showing the output of (37).

도3을 참조하여 그 구성을 설명하면, 테이프에 기록된 신호를 재생하는 재생헤드와, 재생된 신호를 소정의 레벨로 증폭하는 재생앰프(30)와, 증폭되어 출력된 신호의 왜곡을 보상하기 위한 등화부(31)와, 등화부(31)의 출력신호를 디지탈 신호로 변환하는 데이터 검출부(32)와, 외부 키입력을 통해 선정한 배속에 따른 배속모드 신호를 발생하는 배속모드 신호 발생부(33)와, 헤드 스위칭 신호를 배속모드 신호에 따라 체배하는 체배부(34)와, 체배된 헤드 스위칭 신호를 일정시간 지연시키는 딜레이부(35)와, 일정시간 지연된 신호에 의해 게이트 신호를 발생하는 게이트 발생부(36)와, 게이트 신호 발생 구간에서만 윈도우를 발생시키는 윈도우 발생부(37)와, 일정패턴의 동기신호 데이터를 저장하고 있는 동기신호 패턴 데이터부(38)와, 윈도우 발생 구간에서 데이터 검출부(32)의 디지탈 신호와 일정패턴의 동기신호를 비교하여 동기신호를 검출하는 동기신호 검출부(39)와, 검출된 동기신호에 의해 동기신호 마크를 발생하는 동기신호 마크 발생부(40)로 구성된다.Referring to Fig. 3, the configuration will be described. A reproducing head for reproducing a signal recorded on a tape, a reproducing amplifier 30 for amplifying the reproduced signal to a predetermined level, and compensating for distortion of the amplified output signal An equalizing unit 31 for generating a data, a data detecting unit 32 for converting the output signal of the equalizing unit 31 into a digital signal, and a double speed mode signal generating unit for generating a double speed mode signal according to the selected double speed through an external key input ( 33), a multiplier 34 for multiplying the head switching signal in accordance with the double speed mode signal, a delay unit 35 for delaying the multiplied head switching signal for a predetermined time, and a gate signal generated by the signal delayed for a predetermined time. The gate generator 36, the window generator 37 for generating a window only in the gate signal generation period, the synchronization signal pattern data part 38 for storing synchronization signal data of a predetermined pattern, and the window generation period A synchronization signal detector 39 for detecting a synchronization signal by comparing the digital signal of the data detector 32 with a synchronization signal of a predetermined pattern, and a synchronization signal mark generator 40 for generating a synchronization signal mark based on the detected synchronization signal. It consists of.

이와 같은 구성을 갖는 본 발명에 따른 DVCR의 동기신호 검출장치의 동작을 도4 및 도5를 참조하여 설명하면 다음과 같다.The operation of the apparatus for detecting a synchronization signal of a DVCR according to the present invention having such a configuration will now be described with reference to FIGS. 4 and 5.

테이프에 기록된 신호는 배속시 먼저, 재생헤드와 재생 앰프(30)를 통해 소정의 레벨로 증폭되고, 등화기(31)에서 증폭된 신호의 왜곡성분을 보상한다. 그리고, 등화기(31)에서 출력된 아날로그 신호는 데이터 검출부(32)에서 디지탈 신호로 변환되어 출력된다. 이때, 디지탈 변환된 신호는 도 4의 a와 같은 다이아몬드 형태이다.The signal recorded on the tape is first amplified to a predetermined level through the reproduction head and the reproduction amplifier 30 at the double speed, and compensates for the distortion component of the signal amplified by the equalizer 31. The analog signal output from the equalizer 31 is converted into a digital signal by the data detector 32 and output. In this case, the digitally converted signal has a diamond shape as shown in FIG.

한편, 사용자가 외부의 키입력을 통해 배속을 선정한 후 선정된 배속모드에 해당하는 신호를 배속모드 신호 발생부(33)에서 출력하고, 이 신호에 의해 체배부(34)에서 도4의 (b) 같은 헤드 스위칭 신호를 체배한다. 이어 도 4의 (c)와 같이 체배된 헤드 스위칭 신호는 딜레이부(35)에서 일정시간 지연시키는데 이는 도 4의 (d)와 같다.On the other hand, after the user selects a double speed through an external key input, a signal corresponding to the selected double speed mode is output from the double speed mode signal generator 33, and the multiplication unit 34 displays the signal in FIG. Multiply the same head switching signal. Subsequently, the multiplied head switching signal as shown in (c) of FIG. 4 is delayed by the delay unit 35 for a predetermined time, which is the same as that of FIG.

그리고, 일정시간 지연된 신호를 기준으로 게이트 발생부(36)에서 도 4의 (e)와 같은 게이트 신호를 발생한다. 여기서, 도 5를 참조하여 설명하면, 게이트 신호는 도 5의 (a')와 같은 재생출력의 진폭이 일정값(T) 이상인 '마'부분에서 도 5의 (e')와 같이 발생하고, 윈도우 발생부(37)는 게이트 신호 발생구간에서 도 5의 (f)와 같은 윈도우가 발생한다.The gate generator 36 generates a gate signal as shown in FIG. 4E based on the signal delayed for a predetermined time. Referring to FIG. 5, the gate signal is generated as shown in FIG. 5E at the 'e' portion in which the amplitude of the reproduction output as shown in FIG. 5A is greater than or equal to a predetermined value T. The window generator 37 generates a window as shown in FIG. 5F in the gate signal generation section.

이렇게 발생된 윈도우가 로우(Low) 상태를 유지하는 동안 동기신호 검출부(39)에서 동기신호 패턴 데이터부(38)에 저장되어 있는 일정패턴의 동기신호와 데이터 검출부(32)의 디지탈 변환된 데이터를 비교하여 동기신호를 검출한다. 검출된 동기신호에 의해 동기신호 마크 발생부(40)에서 동기신호의 위치를 표시하기 위한 동기신호 마크를 발생한다.While the window is generated in this state, the synchronization signal detection unit 39 stores the synchronization signal of the predetermined pattern stored in the synchronization signal pattern data unit 38 and the digitally converted data of the data detection unit 32. In comparison, a synchronization signal is detected. The sync signal mark generator 40 generates a sync signal mark for indicating the position of the sync signal by the detected sync signal.

여기서, 데이터 검출부(32)에서 출력되는 재생클럭을 이용하여 게이트 신호를 발생하여 재생출력의 진폭이 일정값 이상인 부분에서 윈도우를 발생할 수도 있다.Here, the gate signal may be generated using the regeneration clock output from the data detector 32 to generate a window in a portion where the amplitude of the regeneration output is greater than or equal to a predetermined value.

본 발명에 따른 DVCR의 동기신호 검출장치는 재생출력의 진폭이 일정값 이상인 부분에서 윈도우를 발생하므로 재생출력 신호가 미약한 부분에서 동기신호의 오검출을 방지할 수 있으므로 배속모드에서 동기신호 검출장치의 신뢰성을 높일수 있다.The apparatus for detecting a synchronization signal of a DVCR according to the present invention generates a window at a portion where the amplitude of the reproduction output is greater than or equal to a predetermined value, thereby preventing false detection of the synchronization signal at a portion where the reproduction output signal is weak. Can increase the reliability.

Claims (3)

DVCR의 배속 재생출력에서 동기신호를 검출하기 위한 동기신호 패턴 데이터부를 갖는 DVCR에 있어서, 상기 DVCR의 헤드스위칭 신호를 배속모드에 따라 체배하는 체배부와; 상기 체배된 헤드 스위칭 신호를 일정시간 지연시키는 딜레이부와; 상기 지연된 헤드 스위칭 신호에 따라 게이트 신호를 발생하는 게이트 발생부와; 상기 게이트 신호 구간에서 윈도우를 발생하는 윈도우 발생부와; 상기 발생된 윈도우에 의해 상기 DVCR의 배속 재생출력을 상기 동기신호 패턴 데이터부의 데이터와 비교하여 동기신호를 검출하는 동기신호 검출부를 포함하여 구성됨을 특징으로 하는 DVCR의 동기신호 검출장치.A DVCR having a synchronization signal pattern data section for detecting a synchronization signal at a double speed reproduction output of a DVCR, comprising: a multiplication unit for multiplying the head switching signal of the DVCR according to a double speed mode; A delay unit configured to delay the multiplied head switching signal for a predetermined time; A gate generator for generating a gate signal according to the delayed head switching signal; A window generator generating a window in the gate signal period; And a synchronizing signal detecting unit for detecting a synchronizing signal by comparing the double speed reproduction output of the DVCR with data of the synchronizing signal pattern data unit by the generated window. 제1항에 있어서, 상기 게이트 신호는 상기 DVCR의 재생출력에 따른 진폭이 일정값 이상인 구간에서 발생함을 특징으로 하는 DVCR의 동기신호 검출장치.The apparatus of claim 1, wherein the gate signal is generated in a section in which an amplitude according to a reproduction output of the DVCR is equal to or greater than a predetermined value. 제1항에 있어서, 상기 게이트 신호는 상기 DVCR의 재생출력에 포함되어 있는 재생클럭을 이용함을 특징으로 하는 DVCR의 동기신호 검출장치.The apparatus of claim 1, wherein the gate signal uses a reproduction clock included in a reproduction output of the DVCR.
KR1019960072209A 1996-12-26 1996-12-26 Device for detecting sync. signals of a dvcr KR100226855B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960072209A KR100226855B1 (en) 1996-12-26 1996-12-26 Device for detecting sync. signals of a dvcr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960072209A KR100226855B1 (en) 1996-12-26 1996-12-26 Device for detecting sync. signals of a dvcr

Publications (2)

Publication Number Publication Date
KR19980053153A KR19980053153A (en) 1998-09-25
KR100226855B1 true KR100226855B1 (en) 1999-10-15

Family

ID=19491003

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960072209A KR100226855B1 (en) 1996-12-26 1996-12-26 Device for detecting sync. signals of a dvcr

Country Status (1)

Country Link
KR (1) KR100226855B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100448070B1 (en) * 2002-04-11 2004-09-10 현대자동차주식회사 Trunk lock apparatus of vehicle for burglarproof

Also Published As

Publication number Publication date
KR19980053153A (en) 1998-09-25

Similar Documents

Publication Publication Date Title
KR940022513A (en) Clock and Data Playback Devices
US6633443B1 (en) Peak shift correction circuit and magnetic storage medium playback apparatus
JPH0551982B2 (en)
JPH0922566A (en) Digital pll circuit
EP0473417B1 (en) Digital signal reproducing apparatus
KR100226855B1 (en) Device for detecting sync. signals of a dvcr
US5523896A (en) Variable speed reproducing apparatus for a digital video cassette recorder
JP3956525B2 (en) Sync signal detection protection circuit
KR910020692A (en) Digital signal detector
US5583708A (en) Circuit for detecting unrecorded portion of recording medium
JPH04117672A (en) Synchronizing method and synchronizing circuit for digital information signal
JPH0222573B2 (en)
JPH0644513A (en) Envelope detector
JP2517429B2 (en) Tone multi-mode discrimination circuit
JPH0636471A (en) Digital data recorder for vtr and data reproducing device
JPS63113982A (en) Digital signal detecting circuit
JPH10262223A (en) Data reproducing device for multiplexed tex video signal
KR960025554A (en) NTSC / PAL-M discrimination circuit and broadcasting method discrimination method
JP2533637Y2 (en) Dropout detector
KR0124610B1 (en) Signal reproducing apparatus for dvcr
JPH09219067A (en) Digital information reproducer
JPH0654009A (en) Reception input electric field strength detection circuit
JPH07211010A (en) Apparatus for reproducing clock
JPS5925431B2 (en) Time axis correction device
JPH04311850A (en) Pseudo-viss inserted circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030701

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee