KR100223295B1 - Atm 교환기의 입출력 셀 정합회로 - Google Patents

Atm 교환기의 입출력 셀 정합회로 Download PDF

Info

Publication number
KR100223295B1
KR100223295B1 KR1019950031962A KR19950031962A KR100223295B1 KR 100223295 B1 KR100223295 B1 KR 100223295B1 KR 1019950031962 A KR1019950031962 A KR 1019950031962A KR 19950031962 A KR19950031962 A KR 19950031962A KR 100223295 B1 KR100223295 B1 KR 100223295B1
Authority
KR
South Korea
Prior art keywords
cell
vci
vpi
output
input
Prior art date
Application number
KR1019950031962A
Other languages
English (en)
Other versions
KR970019239A (ko
Inventor
신현두
Original Assignee
서평원
엘지정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신주식회사 filed Critical 서평원
Priority to KR1019950031962A priority Critical patent/KR100223295B1/ko
Publication of KR970019239A publication Critical patent/KR970019239A/ko
Application granted granted Critical
Publication of KR100223295B1 publication Critical patent/KR100223295B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/45Arrangements for providing or supporting expansion
    • H04L49/455Provisions for supporting expansion in ATM switches
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/104Asynchronous transfer mode [ATM] switching fabrics
    • H04L49/105ATM switching elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/50Overload detection or protection within a single switching element
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 ATM(Asynchronous Transfer Mode) 교환기에 관한 것으로, ATM 교환기에 입력되는 다양한 종류의 셀(cell)을 ATM 교환기내에서 처리 가능한 형태로 변화하여 주고 ATM 교환기로 부터 선송로측으로 출력되는 셀을 전송로상에서 전달 가능한 형태로 변환하여 주도록 하는 ATM 교환기의 입출력 셀 정합회로에 관한 것이다.
종래 ATM 교환기의 입출력 셀 정합회로는 입출력되는 셀을 처리하는 경우 특정 회로부에 과도한 부하가 걸리는 현상이 발생됨으로 인하여 입출력 셀의 처리를 효율적으로 처리하지 못하므로 ATM교환기의 처리용량을 증가시키는 데에 있어서 어려움이 있고, 다양한 전송선로를 수용할 수 없게되는 문제점이 있었다.
본 발명에 의한 입출력 셀 정합회로는 ATM교환기측에 입력되는 셀과 ATM교환기로 부터 출력되는 셀을 분리하여 독립적으로 처리하므로 특정회로부에 과부하가 걸리는 것을 방지할수 있으므로, 입출력 셀을 효율적으로 처리하게 되어 ATM 교환기의 처리용량을 증대시킬수 있으며, 다양한 전송선로를 수용할수 있다.

Description

ATM 교환기의 입출력 셀 정합회로
제 1도는 본 발명에 의한 ATM 교환기의 입출력 셀 정합회로 구성도.
* 도면의 주요부분에 대한 부호의 설명
10 : 라인 정합부 20 : 셀변환부
30 : 입력셀 제어부 40 : 출력셀 제어부
50 : 가상경로 변환제어부 60 : 가상경로 변환정보 저장 테이블
70a, 70b, 80a, 80b, 90 : FIFO
본 발명은 ATM(Asynchronous Transfer Mode) 교환기에 관한 것으로, 특히 ATM 교환기에 입력되는 다양한 종류의 셀(cell)을 ATM 교환기내에서 처리 가능한 형태로 변환하여 주고 ATM 교환기로 부터 선송로측으로 출력되는 셀을 전송로상에서 전달 가능한 형태로 변환하여 주도록 하는 ATM 교환기의 입출력 셀 정합회로에 관한 것이다.
일반적으로 ATM 교환기는 광대역 ISDN을 통한 고속 통신망을 구축하는 데에 있어 핵심적인 교환수단으로 사용되는 바, ATM 교환기는 ATM 교환기에 입력되는 셀을 ATM 교환기로 부터 선송로측으로 출력되는 셀을 전송로상에서 전달 가능한 형태로 변환하여 주기위한 입출력 셀 정합회로가 구비되어야 한다.
그런데, 종래 ATM 교환기의 입출력 셀 정합회로는 입출력되는 셀을 처리하는 경우 특정 회로부체 과도한 부하가 걸리는 현상이 발생됨으로 인하여 입출력 셀의 처리를 효율적으로 처리하지 못하게 되므로 ATM교환기의 처리용량을 증가시키는 데에 있어서 어려움이 있고, 다양한 전송선로를 수용할수 없게되는 문제점이 있다.
본 발명은 전술한 바와 같은 문제점을 해결하기 위하여 안출된 것으로, 입출력되는 셀을 처리하는 경우 특정회로부에 부하가 집중되는 것을 방지함으로써 입출력 셀을 효율적으로 처리하게 하여 ATM 교환기의 처리용량을 증대하고, 다양한 전송선로를 수용하도록 하는 ATM 교환기의 입출력 셀 정합회로를 제공하는 데에 목적이 있다.
이와 같은 목적을 달성하기 위한 본 발명에 따른 ATM 교환기의 입출력 셀 정합회로는, 전송선로를 정합하여 전송선로에 대해 입출력되는 SONET/SDH프레임을 전달하는 라인 정합부와; 인가받은 VPI/VCI를 어드레스 별로 저장하는 가상경로 변환정보 저장테이블과; ATM교환기의 제어장치로 부터 인가되는 VPI/VCI를 저장하였다가 선입선출 방식으로 출력하는 제1 FIFO와; 상기 제1 FIFO로 부터 인가되는 VPI/VCI를 상기 가상경로 변환정보 저장테이블에 저장시키고, VPI/VCI가 인가되면 인가받은 해당 VPI/VCI에 대응하는 어드레스에 저장되어 있는 상기 가상경로 변환정보 저장테이블의 VPI/VCI를 읽어내어 출력하는 가상경로 변환제어부와; 셀을 인가받아 해당 셀의 종류를 확인하여 해당 셀이 사용자들의 정보를 가진 사용자정보 셀인경우 VPI/VCI를 상기 가상경로 변환제어부측에 출력하여 상기 가상경로 변환제어부로 부터 인가되는 대응되는 VPI/VCI로 대체하여 셀에 삽입한후, 상기 가상경로 변환제어부으로 부터 인가받은 해당 VPI/VCI에서 스위칭시스템에서 요구하는 시스템정보를 읽어들여 바이트 형태로 만든 시스템헤더를 셀의 제일 앞부분에 첨가하여 출력하고, 인가받은 유지, 운용, 보수 및 신호용 셀을 그대로 출력하는 입력셀 제어부와; 상기 입력셀 제어부로 부터 인가되는 유지, 운용, 보수 및 신호용 셀을 저장하였다가 선입선출 방식으로 ATM교환기의 제어장치측에 전달하는 제2 FIFO; 상기 입력셀 제어부로 부터 인가되는 VPI/VCI와 시스템헤더가 포함된 셀을 저장하였다가 선입선출 방식으로 ATM교환기의 스위칭장치측에 출력하는 제3 FIFO와; ATM교환기의 스위칭장치로 부터 인가되는 VPI/VCI가 포함된 셀을 저장하였다가 선입선출 방식으로 출력하는 제4 FIFO와; ATM교환기의 제어장치로 부터 인가되는 유지, 운용, 보수 및 신호용 셀을 저장하였다가 선입선출 방식으로 출력하는 제5 FIFO와; 상기 제4 FIFO로 부터 VPI/VCI가 포함된 셀을 인가받아 해당 VPI/VCI를 상기 가상경로 변환제어부측에 출력하여 상기 가상경로 변환제어부로 부터 인가되는 대응되는 VPI/VCI로 대체하여 셀에 삽입시켜 출력하고, 상기 제5 FIFO로 부터 인가받은 유지, 운용, 보수 및 신호용 셀을 그대로 출력하는 출렬셀 제어부와; 상기 라인 정합부으로 부터 인가되는 SONET/SDH프레임으로 부터 스위칭될 셀만을 분리하여 상기 입력셀 제어부측에 출력하고, 상기 출력셀 제어부로 부터 인가되는 셀을 SONET/SDH프레임으로 형성하여 상기 라인 정합부측으로 출력하는 셀변환부를 포함하는 것을 특징으로 한다.
이하 첨부 도면을 참조하여 본 발명의 실시예를 상세히 설명한다.
본 발명에 의한 ATM 교환기의 입출력 셀 정합회로는 제 1도에 도시된 바와 같이 라인 정합부(10), 셀변환부(20, 입력셀 제어부(30), 출력셀 제어부(40), 가상경로 변환제어부(50), 가상경로 변환정보 저장 테이블(60) 및 다수의 FIFO(70a, 70b, 80a, 80b, 90)를 구비하여 이루어 진다. 라인 정합부(10)는 전송선로를 정합하기 위한 것으로, 광링크(optic link), 트위스트선(twisted pair) 및 동축케이블 등의 전송선로를 정합하여 전송선로에 대해 입출력되는 SONET/SDH(Synchronous Optical Network/Synchronous Digital Hierarchy)프레임을 입출력한다. 셀변환부(20)는 전송선로로 부터 라인 정합부(10)를 통해 인가되는 SONET/SDH프레임으로 부터 스위칭될 셀만을 분리하여 입력셀 제어부(30)측에 출력하고, 출력셀 제어부(40)로 부터 인가되는 셀을 SONET/SDH프레임으로 형성하여 라인 정합부(10)를 통해 전송라인측으로 출력한다. 입력셀 제어부(30)는 셀변환부(20)로 부터 셀을 인가받아 해당 셀의 종류를 확인하여 해당 셀이 사용자들의 정보를 가진 사용자정보 셀인경우 VPI(Virtual Path Identifier/Virtual Channel Identifier)를 가상경로 변환제어부(50)측에 출력하여 가상경로 변환제어부(50)로 부터 인가되는 대응되는 VPI/VCI로 대체하여 셀에 삽입한후, 가상경로 변환제어부(50)으로 부터 인가받은 해당 VPI/VCI에서 스위칭시스템에서 요구하는 시스템정보를 읽어들여 바이트 형태로 만든 시스템헤더를 셀의 제일 앞부분에 첨가하여 FIFO(70b)측에 출력하고, 셀변환부(20)로 부터 인가받은 유지, 운용, 보수 및 신호용 셀을 FIFO(70a)측에 출력한다. FIFO(70a)는 입력셀 제어부(30)로 부터 인가되는 유지, 운용, 보수 및 신호용 셀을 저장하였다가 선입선출 방식으로 ATM교환기의 제어장치측에 전달하며, FIFO(70b)는 입력셀 제어부(30)로 부터 인가되는 VPI/VCI와 시스템헤더가 포함된 셀을 저장하였다가 선입선출 방식으로 ATM교환기의 스위칭장치측에 출력한다. FIFO(80a)는 ATM교환기의 스위칭장치로 부터 인가되는 VPI/VCI가 포함된 셀을 저장하였다가 선입선출 방식으로 출력셀 제어부(40)측에 출력하고, FIFO(80b)는 ATM교환기의 제어장치로 부터 인가되는 유지, 운용, 보수 및 신호용 셀을 저장하였다가 선입선출 방식으로 출력셀 제어부(40)측에 출력한다. 출력셀 제어부(40)는 FIFO(80a)로 부터 VPI/VCI가 포함된 셀을 인가받아 해당 VPI/VCI를 가상경로 변환 제어부(50)측에 출력하여 가상경로 변환제어부(50)로 부터 인가되는 대응되는 VPI/VCI로 대체하여 셀에 삽입시켜 셀변환부(20)측에 출력하고, FIFO(80b)로 부터 인가받은 유지, 운용, 보수 및 신호용 셀을 그대로 셀변환부(20)측에 출력한다. FIFO(90)는 ATM교환기의 제어장치로 부터 인가되는 VPI/VCI를 저장하였다가 선입선출 방식으로 가상경로 변환제어부(50)측에 출력한다. 가상경로 변환제어부(50)는 FIFO(90)로 부터 인가되는 VPI/VCI를 가상경로 변환정보 저장테이블(60)에 저장시키고, 입력셀 제어부(30)와 출력셀 제어부(40)로 부터 VPI/VCI가 인가되는 경우 인가받은 해당 VPI/VCI에 대응하는 어드레스에 저장되어 있는 가상경로 변환정보 저장테이블(60)의 VPI/VCI를 읽어내어 입력셀 제어부(30)와 출력셀 제어부(40)측에 출력한다.
이상과 같이 이루어진 본 발명에 따른 ATM 교환기의 입출력 셀 정합회로는 다음과 같이 동작한다.
먼저, 전송선로를 통해 SONET/SDH 프레임이 인가되면 라인 정합부(10)는 해당 SNET/SDH 프레임을 셀변환부(20)측에 출력하고, 셀변환부(20)는 라인 정합부(10)로부터 인가받은 SONET/SDH 프레임에서 순수 셀만을 추출하여 입력셀 제어부(30)측에 출력한다. 입력셀 제어부(30)는 셀변환부(20)로부터 공급되는 셀을 읽어들여 처리하는데, 1바이트씩 순서대로 읽어들임으로써 셀의 헤더 4바이트를 읽어들인후 해당 4바이트에서 VPI/VCI와 PT(Payload Type)을 확인하여 셀의 종류를 확인하여 출력하게 되는 바 해당 셀이 사용자정보 셀인 경우 해당 셀의 VPI/VCI를 읽어들어 가상경로 변환제어부(50)측에 출력한다. 이때, 가상경로 변환제어부(50)가 입력셀 제어부(30)로부터 인가되는 VPI/VCI에 대응하는 어드레스에 저장되어 있는 가상경로 변환 저장테이블(60)의 VPI/VCI를 읽어내어 입력셀 제어부(30)측에 출력하면, 입력셀 제어부(30)는 가상경로 변환제어부(50)로부터 인가받은 해당 VPI/VCI를 원래의 VPI/VCI에 대신하여 셀에 대체하고, 가상경로 변환제어부(50)으로부터 인가받은 해당 VPI/VCI에서 스위칭시스템에서 요구하는 시스템정보를 읽어들여 바이트 형태로 만든 시스템헤더를 셀의 제일 앞부분에 첨가하여 FIFO(70b)측에 출력하고, 셀변환부(20)로부터 인가받은 유지, 운용 보수 및 신호용 셀을 FIFO(70a)측에 출력한다. 이에 따라, FIFO(70a)는 입력셀 제어부(30)로 부터 인가받은 유지, 운용, 보수 및 신호용 셀을 저장하였다가 선입선출 방식으로 ATM교환기의 제어장치측에 출력하며, FIFO(70b)는 입력셀 제어부(30)로부터 인가되는 VPI/VCI가 포함된 셀을 저장하였다가 선입선출 방식으로 ATM교환기의 스위칭장치측에 출력한다.
한편, ATM교환기의 스이칭장치로부터 VPI/VCI가 포함된 셀이 공급되면 FIFO(80a)는 인가받은 VPI/VCI가 포함된 셀을 저장하였다가 선입선출 방식으로 출력셀 제어부(40)측에 출력하고, ATM교환기의 제어장치로부터 유지, 운용, 보수 및 신호용 셀이 인가되면 FIFO(80b)는 인가받은 유지, 운용, 보수 및 신호용 셀을 저장하였다가 선입선출 방식으로 출력셀 제어부(40)측에 출력한다. 이때, 출력셀 제어부(40)는 FIFO(80a)로 부터 VPI/VCI가 포함된 셀을 인가받아 해당 VPI/VCI를 가상경로 변환제어부(50)측에 출력한다. 이에따라, 가상경로 변환제어부(40)가 출력셀 제어부(40)로 부터 인가되는 VPI/VCI에 대응하는 어드레스에 저장되어 있는 가상경로 변환정보 저장테이블(60)의 VPI/VCI를 읽어내어 출력셀 제어부(40)측에 출력하면, 출력셀 제어부(40)는 가상경로 변환제어부(50)로 부터 인가받은 해당 VPI/VCI를 원래의 VPI/VCI에 대신하여 셀에 대체하여 셀에 삽입시켜 셀변환부(20)측에 출력하고, FIFO(80b)로 부터 인가받은 유지, 운용, 보수 및 신호용 셀을 그대로 셀변환기(20)측에 출력한다. 이와 같이, 출력셀 제어부(40)로부터 셀이 인가되면, 셀변환부(20)는 해당 셀을 SONET/SDH프레임으로 만들어 라인 정합부(10)를 경유하여 전송선로측에 출력한다.
이상과 같이, 본 발명에 의한 입출력 셀 정합회로는 ATM교환기측에 입력되는 셀과 ATM교호나기로부터 출력되는 셀을 분리하여 독립적으로 처리하므로 특정회로부에 과부하가 걸리는 것을 방지할수 있으므로, 입출력 셀을 효율적으로 처리하게 되어 ATM 교환기의 처리용량을 증대시킬수 있으며, 다양한 전송선로를 수용하게 된다.

Claims (1)

  1. ATM교환기의 입출력 셀 정합회로에 있어서, 전송선로를 정합하여 전송선로에 대해 입출력되는 SONET/SDH프레임을 전달하는 라인 정합부(10)와; 인가받은 VPI/VCI를 어드레스 별로 저장하는 가상경로 변환정보 저장테이블(60)과; ATM교환기의 제어장치로 부터 인가되는 VPI/VCI를 저장하였다가 선입선출 방식으로 출력하는 제1 FIFO(90)와; 상기 제1 FIFO(90)로 부터 인가되는 VPI/VCI를 상기 가상경로 변환정보 저장테이블(60)에 저장시키고, VPI/VCI가 인가되면 인가받은 해당 VPI/VCI에 대응하는 어드레스에 저장되어 있는 상기 가상경로 변환정보 저장테이블(60)의 VPI/VCI를 읽어내어 출력하는 가상경로 변환제어부(50)와; 셀을 인가받아 해당 셀의 종류를 확인하여 해당 셀이 사용자들의 정보를 가진 사용자 정보 셀인경우 VPI/VCI를 상기 가상경로 변환제어부(50)측에 출력하여 상기 가상경로 변환제어부(50)로부터 인가되는 대응되는 VPI/VCI로 대체하여 셀에 삽입한후, 상기 가상경로 변환제어부(50)으로 부터 인가받은 해당 VPI/VCI에서 스위칭시스템에서 요구하는 시스템정보를 읽어들여 바이트 형태로 만든 시스템헤더를 셀의 제일 앞부분에 첨가하여 출력하고, 인가받은 유지, 운용, 보수 및 신호용 셀을 그대로 출력하는 입력셀 제어부(30)와; 상기 입력셀 제어부(30)로부터 인가되는 유지, 운용, 보수 및 신호용 셀을 저장하였다가 선입선출 방식으로 ATM교환기의 제어장치측에 전달하는 제2 FIFO(70a); 상기 입력셀 제어부(30)로 부터 인가되는 VPI/VCI와 시스템헤더가 포함된 셀을 저장하였다가 선입선출 방식으로 ATM교환기의 스위칭장치측에 출력하는 제3 FIFO(70b)와; ATM교환기의 스위칭장치로 부터 인가되는 VPI/VCI가 포함된 셀을 저장하였다가 선입선출 방식으로 출력하는 제4 FIFO(80a)와; ATM교환기의 제어장치로 부터 인가되는 유지, 운용, 보수 및 신호용 셀을 저장하였다가 선입선출 방식으로 출력하는 제5 FIFO(80b)와; 상기 제4 FIFO(80a)로부터 VPI/VCI가 포함된 셀을 인가받아 해당 VPI/VCI를 상기 가상경로 변환제어부(50)측에 출력하여 상기 가상경로 변환제어부(50)로 부터 인가되는 대응되는 VPI/VCI로 대체하여 셀에 삽입시켜 출력하고, 상기 제5 FIFO(80b)로 부터 인가받은 유지, 운용, 보수 및 신호용 셀을 그대로 출력하는 출력셀 제어부(40)와; 상기 라인 정합부(10)으로부터 인가되는 SONET/SDH프레임으로부터 스위칭될 셀만을 분리하여 상기 입력셀 제어부(30)측에 출력하고, 상기 출력셀 제어부(40)로부터 인가되는 셀을 SONET/SDH프레임으로 형성하여 상기 라인 저합부(10)측으로 출력하는 셀변환부(20)를 포함하는 것을 특징으로 하는 ATM 교환기의 입출력 셀 정합회로.
KR1019950031962A 1995-09-26 1995-09-26 Atm 교환기의 입출력 셀 정합회로 KR100223295B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950031962A KR100223295B1 (ko) 1995-09-26 1995-09-26 Atm 교환기의 입출력 셀 정합회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950031962A KR100223295B1 (ko) 1995-09-26 1995-09-26 Atm 교환기의 입출력 셀 정합회로

Publications (2)

Publication Number Publication Date
KR970019239A KR970019239A (ko) 1997-04-30
KR100223295B1 true KR100223295B1 (ko) 1999-10-15

Family

ID=19427913

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950031962A KR100223295B1 (ko) 1995-09-26 1995-09-26 Atm 교환기의 입출력 셀 정합회로

Country Status (1)

Country Link
KR (1) KR100223295B1 (ko)

Also Published As

Publication number Publication date
KR970019239A (ko) 1997-04-30

Similar Documents

Publication Publication Date Title
US5144619A (en) Common memory switch for routing data signals comprising ATM and STM cells
CA2025632C (en) Routing method and routing system for switching system having a plurality of paths
US8942263B2 (en) Data transmission in an SDH network
EP0607673A2 (en) Asynchronous transfer mode (ATM) switch fabric
KR0126848B1 (ko) 다중화기와 역다중화기를 이용한 고정길이 패킷 스위칭 장치
EP0355797B1 (en) Signalling apparatus for use in an ATM switching system
GB2305084A (en) Control of simultaneously-occurring messages in communications systems.
KR100339463B1 (ko) 고정길이셀의순차적스트림처리장치,비동기전송방식의스위치어댑터및스위칭유닛
KR100223295B1 (ko) Atm 교환기의 입출력 셀 정합회로
US6628659B1 (en) ATM cell switching system
US5715251A (en) Local network including concentric main and relief rings
KR100220638B1 (ko) Atm 교환기와 ds1e 전송장치간의 정합장치
EP0755139A3 (en) ATM switch address generating circuit
US6249522B1 (en) Path merging type communication apparatus, method thereof, and storage medium thereof
KR100251743B1 (ko) 동기 및 비동기 교환기 간의 인터워킹 구현장치 및 방법
US20030058861A1 (en) Subscriber interfacing apparatus of an ATM switching system
JPH06350651A (ja) ハイブリッド型通信処理装置
JP2950254B2 (ja) Atm通信装置
JPH05183574A (ja) セル交換装置
JPH08204716A (ja) Atmスイッチ
KR20010057812A (ko) 멀티프로토콜 레이블 스위칭 망의 에지 라우터에서의비동기전달모드 스위치 정합장치
KR100480042B1 (ko) Atm 교환시스템의 atm셀 수신장치
KR970002748B1 (ko) 에이티엠(atm) 교환기의 내부셀 생성장치
KR0166198B1 (ko) Atm-mss의 셀 분할 장치
KR100215568B1 (ko) Atm 셀 역 다중화장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030529

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee