KR100222836B1 - 1 수평주사선 겸출기능을 구비한 회로기능 검사기 - Google Patents

1 수평주사선 겸출기능을 구비한 회로기능 검사기 Download PDF

Info

Publication number
KR100222836B1
KR100222836B1 KR1019960075598A KR19960075598A KR100222836B1 KR 100222836 B1 KR100222836 B1 KR 100222836B1 KR 1019960075598 A KR1019960075598 A KR 1019960075598A KR 19960075598 A KR19960075598 A KR 19960075598A KR 100222836 B1 KR100222836 B1 KR 100222836B1
Authority
KR
South Korea
Prior art keywords
signal
output
data
reference clock
scan line
Prior art date
Application number
KR1019960075598A
Other languages
English (en)
Other versions
KR19980056331A (ko
Inventor
공영준
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019960075598A priority Critical patent/KR100222836B1/ko
Publication of KR19980056331A publication Critical patent/KR19980056331A/ko
Application granted granted Critical
Publication of KR100222836B1 publication Critical patent/KR100222836B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/04Diagnosis, testing or measuring for television systems or their details for receivers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/38Starting, stopping or resetting the counter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Mathematical Physics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

회로기능 검사기에 관한 것으로, 특히 하나의 주사선을 지정하여 그 주사선을 검출하여 모니터에 표시할 수 있는 1 수평주사선 검출기능을 구비한 회로기능 검사기에 관한 것이다.
영상신호에서 수평동기신호를 분리하여 그 수평동기신호를 라인 카운터로 카운트하여 그 값이 비교부에 래치된 값과 동일한 경우에 메모리부를 인에이블시켜 저장가능한 상태로 만들고 기준클록신호를 카운트하여 어드레스 데이터를 생성하여 메모리부에 저장되는 어드레스를 지정하고 상기 기준클록에 맞추어 A/D변환하여 메모리부에 저장한다. 이렇게 저장된 데이터를 읽어들여 컴퓨터의 모니터에 표시하여 1수평주사선을 검사할 수 있다.

Description

1 수평주사선 검출기능을 구비한 회로기능 검사기
본 발명은 회로기능 검사기에 관한 것으로, 특히 화면의 특정 수평주사선을 지정하여 그 수평주사선의 영상신호 레벨을 모니터에 표시할 수 있는 1 수평주사선 검출 기능을 구비한 회로기능 검사기에 관한 것이다.
일반적으로, 신호를 측정하는 장치인 오실로스코프등에서 비디오 트리거기능을 실현하기 위하여 복합연상 신호에서 동기신호를 분리하고 그 동기신호에 의해 각 방송방식에 맞는 동기신호를 다시 발생시킨다.
제1도에 종래의 파형검사장치의 구성을 보이는 블록도가 도시된다.
도시된 바와 같이 전처리부(11)에서는 입력된 피측정신호를 A/D변환 레벨에 맞게 감쇄 및 증폭하여 출력한다. A/D변환부(12)는 전처리부(11)에서 입력된 신호를 디지탈 데이터 변환하여 출력하고, 메모리부(13)는 A/D변환부(12)에서 출력되는 신호를 저장한다. 인터페이스부(14)는 컴퓨터(15)와 메모리부(13) 사이에 데이터를 입출력시킨다. 또한, 동기분리부(18)는 전처리부(11)에서 출력되는 복합 영상신호에서 동기신호를 분리하여 출력한다. 동기 발생부(17)는 동기 분리부(18)에서 분리된 동기신호를 입력받아 새로운 동기신호를 발생시키는데 이 새로운 동기신호는 클록신호 선택부(19)에서 출력되는 클록신호에 따라 대응되는 방송방식의 동기신호를 발생시키게 된다. 클록신호 선택부(19)는 제어신호에 의해 다수의 클록신호 발생기(20,20..20)에서 하나를 선택하여 그 클록신호를 출력하게 된다.
그러나 종래에는 현장의 생산라인에서는 영상신호 중에서 하나의 주사선을 측정하여 영상신호의 레벨의 크기와 파형을 검사하는 경우 화면 전체를 저장하여 모니터로 전체 화면을 보면서 하나의 주사선에 대한 검사를 하였다.
따라서 하나의 주사선에 대해 검사하기 위하여 전체 화면을 저장하고 그 저장된 화면의 데이터를 읽어들여 모니터에 표시하여 검사함으로써, 검사시간이 쓸데없이 많이 소요되고, 필요없는 데이터를 처리하기 위하여 장치가 복잡해졌다.
본 발명은 상기와 같은 문제점을 해결하기 위해 된 것으로, 본 발명의 목적은 영상신호 중에서 특정 주사선을 선택하여 표시할 수 있는 1 수평주사선 검출기능을 구비한 회로기능 검사기를 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명에 의한 장치는 기준 클록신호를 발생시키는 어드레스 카운터와, 피측정신호를 입력받아 그 레벨을 조정하기 위해 증폭 및 감쇄시키는 전처리부와, 상기 전처리부로 부터 신호를 입력받아 디지털 데이터로 변환하는 A/D 변환부와, 상기 A/D 변환부에서 출력되는 디지탈 데이터를 입력받아 상기 어드레스 카운터로 부터 입력되는 어드레스 데이터를 저장하는 메모리부와, 상기 전처리부로 부터 영상신호를 입력받아 동기신호를 분리하는 동기분리부와, 상기 동기 신호 분리부에서 출력되는 수평동기 신호를 카운트하여 그 데이터를 출력하는 라인 카운터와, 상기 라인 카운터에서 출력되는 데이터를 지정된 수평주사선의 순번과 비교하여 신호를 출력하는 비교부와, 상기 비교부에서 출력되는 신호와 상기 동기 분리부에서 출력되는 수평동기신호와 앤드연산하는 앤드 게이트와, 상기 앤드 게이트에서 신호를 입력받아 상기 메모리부를 인에이블시키는 인에이블신호 발생부와, 상기 비교부에 상기 수평주사선의 순번 데이터를 출력하고, 상기 메모리부에 저장된 데이터를 읽어들여 모니터에 표시하는 컴퓨터로 구성된다.
제1도는 종래의 회로기능 검사기의 구성을 보이는 블록도이다.
제2도는 본 발명에 의한 회로기능 검사기의 구성을 보이는 블록도이다.
제3(a)-(d)도는 영상신호와 각 부에서 출력되는 신호들의 시간관계를 보이는 타이밍 차트이다.
* 도면의 주요부분에 대한 부호의 설명
21 : 기준클록 발생부 22 : 어드레스 카운터
23 : 전처리부 24 : A/D변환부
25 : 메모리부 26 : 컴퓨터
27 : 비교부 28 : 인에이블신호 발생부
29 : 라인카운터 30 : 동기분리부
아하 본 발명을 도면을 참고로하여 상세히 설명한다.
제2도에서 본 발명에 의한 회로기능 검사장치의 구성을보이는 블록도가 도시된다. 본 발명에 의한 장치는 기준 클록신호를 발생시키는 기준 클록발생부(21)와, 상기기준 클록 발생부(21)에서 출력되는 기준 클록신호를 카운트하여 어드레스 신호를 발생시키는 어드레스 카운터(22)와, 피측정신호를 입력받아 그 레벨을 조정하기 위해 증폭 및 감쇄시키는 전처리부(23)와, 상기 전처리부(23)로 부터 신호를 입력받아 디지탈 데이터로 변환하는 A/D 변환부(24)와, 상기 A/D 변환부(24)에서 출력되는 디지탈 데이터를 입력받아 상기 어드레스 카운터(22)로 부터 입력되는 어드레스에 데이터를 저장하는 메모리부(25)와, 상기 전처리부(23)로 부터 영상신호를 입력받아 동기신호를 분리하는 동기분리부(30)와, 상기 동기 분리부(30)에서 출력되는 수평동기 신호를 카운트하여 그 데이터를 출력하는 라인 카운터(29)와, 상기 라인 카운터(29)에서 출력되는 데이터를 지정된 수평주사선의 순번과 비교하여 신호를 출력하는 비교부(27)와, 상기 비교부(27)에서 출력되는 신호와 상기 동기 분리부(30)에서 출력되는 수평동기신호와 앤드연산하는 앤드 게이트(U1)와, 상기 앤드 게이트(U1)에서 신호를 입력받아 상기 메모리부(25)를 인에이블시키는 인에이블신호발생부(28)와, 상기 비교부(27)에 상기 수평주사선의 순번 데이터를 출력하고, 상기 메모리부(25)에 저장된 데이터를 읽어들여 모니터에 표시하는 컴퓨터(26)로 구성된다.
이하 본 발명의 작용, 효과를 설명한다.
외부 신호원(예; 텔레비젼의 영상신호를 출력하는 인쇄회로기판등)으로 부터 영상 신호가 전처리부(23)에 입력되어 A/D 변환의 입력 레벨로 증폭되거나 감쇄되어 A/D변환부(24)에 입력된다. A/D 변환부(24)는 제어신호(예; 기준클록 발생부(21)에서 출력되는 A/D 변환 시작신호등)에 의해 영상신호를 A/D 변환하여 디지탈 데이터로 변환하여 메모리부(25)에 출력한다. 또한 기준 클록발생부(21)는 기준클록신호(예를들면; 10 MHZ신호등)를 발생시켜 소정 분주비로 분주하여(분주기가 내장되어 있지만 생략)출력한다. 기준 클록신호는 어드레스 카운터(22)에서 카운트되어 카운트데이터가 메모리부(25)의 저장 어드레스로 되어 메모리부(25)에 입력된다. 이때 어드레스 카운터(22)의 데이터가 카운트되는 속도와 기준클록 발생부(21)에서 출력되는 A/D 변환 시작신호는 동기되어 어드레스 카운터(22)의 카운트 데이터가 증가하여 메모리부(25)의 저장 어드레스가 "1" 증가하면 새로운 A/D 변환 시작신호가 발생되어 새로운 데이터가 새로운 어드레스에 저장되도록 한다.
한편 동기분리부(30)는 전처리부(23)에서 출력되는 복합 영상신호에서 동기신호를 분리하여 수평동기신호(HSYNC), 수직동기신호(VSYNC) 및 필드신호(FIELD)를 출력한다. 수평동기신호는 라인카운터(29)에 클록으로 입력되어 수평주사선의 순번을 카운트하여 출력한다. 비교부(27)에서는 라인 카운터(29)에서 입력되는 수평 주사선의 순번 데이터와 컴퓨터(26)에서 입력되는 지정 수평 주사선 데이터를 비교하여 일치하는 경우에 앤드 게이트(U1)으로 "1" 신호를 출력하여 동기 분리부(30)에서 출력된 수평동기신호와 앤드 연산하게 된다.
따라서, 앤드 게이트(U1)는 수평동기신호와 비교부(27)의 출력을 앤드연산하여 인에이블신호 발생부(28)에 일치신호를 출력한다. 일치신호를 입력받은 인에이블신호 발생부(28)는 메모리부(5)를 인에이블시키는 신호를 출력한다. 인에이블신호를 입력받은 메모리부(5)는 A/D 변환부(24)에서 변환시작신호와 동일하게 증가하는 어드레스 데이터 신호를 메모리부(25)에 출력하여 디지탈 데이터가 저장될 어드레스를 지정하게 된다. 예를들면, 하나의 어드레스 데이터가 출력될 때마다 A/D 변환된 소정비트(예; 8비트, 16비트등)의 디지탈 데이터를 메모리부(25)에 저장하게 된다.
제3(a)-(d)도에 영상신호와 각 부에서 출력되는 신호들의 시간관계를 보이는 타이밍 챠트가 도시된다.
피측정신호(a)가 전처리부(23)에 입력되면 A/D 변환레벨로 조정된 영상신호가 출력되고, 그 신호가 동기분리부(30)에서 동기 분리되어 수평동기신호(b)가 출력된다.
이 수평동기신호는 라인 카운터(29)에서 카운트되어 비교부(27)에 래치되어 있는 데이터와 비교되어 동일한 경우에, 일치신호(c)를 출력하게 된다.
상기 일치신호(c)는 동기분리부(30)에서 출력되는 수평동기신호(b)와 앤드 게이트 (U1)에서 앤드 연산되어 상기 일치신호(c)와 수평동기신호(b)가 "1" 일때 , 인에이블 신호 발생부(28)를 동작시켜 인에이블신호(d)가 메모리부(25)에 출력되어 메모리부(25)가 A/D변환부(24)에서 출력되는 데이터를 저장하게 된다. 여기서 A/D변환부(24)는 기준클록 발생부(21)에서 출력되는 신호에 의해 A/D 변환을 수행하여 디지탈 데이터를 출력하므로 컴퓨터(26)가 지정한 수평주사선이 비교부(27)에서 검출되어 그 수평주사선이 A/D 변환된 데이터가 메모리부(25)에 입력되는 동안 인에이블 신호 발생부(28)는 메모리 인에이블 신호(d)를 출력하게 된다. 다시말하면, 컴퓨터(26)에서 지정한 수평 주사선이 검출되면 메모리부(25)가 인에이블되어 A/D 변환부(24)에서 출력되는 디지털 데이터를 저장하게 되며 이때 어드레스 카운터(22)에서 출력되는 어드레스 데이터에 해당되는 디지털 데이터가 저장된다.
어드레스 카운터(22)는 소정값(예; 512 이 숫자는 512×512 픽셀을 갖는 화면의 한변의 픽셀수에 해당)까지 카운트하면 다시 1 부터 카운트 되도록 설계된다. 이러한 카운터의 예로서는 링카운터가 있다. 이것에 맞추어 기준 클록발생부(21)에서 출력되는 A/D 변환신호는 1 수평주사기간 중에 512 이상의 신호가 출력되는 속도를 갖게된다.
동기 분리부(30)에서 출력되는 수직동기신호(VSYNC)에 의해 라인 카운터(29)는 클리어되고, 필드신호에 의해 비교부(27)가 클리어된다. 1초에 60번 출력되는 수직동기신호에 의해 라인 카운터(29)는 1초에 60번 클리어 및 카운트동작을 반복하고, 비교부(27)와 인에이블신호 발생부(28)도 1초에 60번 인에이블신호를 출력하여 메모리부(25)를 인에이블시킨다.
메모리부(25)가 인에이블상태에 있는 동안 어드레스 카운터(22)에서 어드레스 데이터를 입력받고 A/D 변환부(24)에서 A/D 변환된 데이터를 입력받아 어드레스 카운터(22)에서 출력되는 어드레스에 A/D변환된 데이터를 저장하게 된다.
이렇게 저장된 1 수평 주사선에 데이터가 컴퓨터(26)에서 읽어들여져 그 모니터에 표시되게 된다.
이상 설명한 바와 같이 본 발명에 의하면 방송방식에 무관하게 하나의 수평주사선 데이터를 검출함으로써 각 방송방식에 맞는 동기신호를 발생시키는 장치를 필요로하지 않기 때문에 장치가 간단해지며 부품의 절감으로 생산비를 낮출수 있고, 장치가 간단해짐으로써 고장의 빈도가 줄어들어 신뢰성이 높아진다.

Claims (3)

  1. 회로기능 검사기에 있어서, 기준 클록신호를 발생시키는 기준 클록발생부와, 상기 기준 클록을 발생부에서 출력되는 기준 클록신호를 카운트하여 어드레스 신호를 발생시키는 어드레스 카운터와, 피측정신호를 입력받아 그 레벨을 조정하기 위해 증폭 및 감쇄시키는 전처리부와, 상기 전처리부로 부터 신호를 입력받아 디지털 데이터로 변환하는 A/D변환부와, 상기 A/D 변환부에서 출력되는 디지탈 데이터를 입력받아 상기 어드레스 카운터로 부터 입력되는 어드레스에 상기 데이터를 저장하는 메모리부와, 상기 전처리부로 부터 영상신호를 입력받아 동기신호를 분리하는 동기분리부와, 상기 동기 신호 분리부에서 출력되는 수평동기 신호를 카운트하여 그 데이터를 출력하는 라인 카운터와, 상기 라인 카운터에서 출력되는 데이터를 지정된 수평주사선의 순번과 비교하여 신호를 출력하는 비교부와, 상기 비교부에서 출력되는 신호와 상기 동기 분리부에서 출력되는 수평동기신호와 앤드연산하는 앤드 게이트와, 상기 앤드 게이트에서 신호를 입력받아 상기 메모리부를 인에이블시키는 인에이블신호 발생부와, 상기 비교부에 상기 수평주사선의 순번 데이터를 출력하고, 상기 메모리부에 저장된 데이터를 읽어들여 모니터에 표시하는 컴퓨터로 구성되는 것을 특징으로 하는 1 수평주사선 검출기능을 구비한 회로기능 검사기.
  2. 제1항에 있어서, 상기 A/D변환부는 상기 기준 클록발생부에서 출력되는 기준클록신호에 의해 A/D변환 동작을 실행하는 것을 특징으로 하는 1 수평주사선 검출기능을 구비한 회로기능 검사기.
  3. 제1항에 있어서, 상기 라인 카운터는 상기 동기분리부에서 출력되는 수직동기 신호에 의해 클리어되어 다시 카운트를 시작하는 것을 특징으로 하는 1 수평주사선 검출기능을 구비한 회로기능 검사기.
KR1019960075598A 1996-12-28 1996-12-28 1 수평주사선 겸출기능을 구비한 회로기능 검사기 KR100222836B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960075598A KR100222836B1 (ko) 1996-12-28 1996-12-28 1 수평주사선 겸출기능을 구비한 회로기능 검사기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960075598A KR100222836B1 (ko) 1996-12-28 1996-12-28 1 수평주사선 겸출기능을 구비한 회로기능 검사기

Publications (2)

Publication Number Publication Date
KR19980056331A KR19980056331A (ko) 1998-09-25
KR100222836B1 true KR100222836B1 (ko) 1999-10-01

Family

ID=19491939

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960075598A KR100222836B1 (ko) 1996-12-28 1996-12-28 1 수평주사선 겸출기능을 구비한 회로기능 검사기

Country Status (1)

Country Link
KR (1) KR100222836B1 (ko)

Also Published As

Publication number Publication date
KR19980056331A (ko) 1998-09-25

Similar Documents

Publication Publication Date Title
KR970073058A (ko) 비디오신호 변환장치 및 그 장치를 구비한 표시장치(a video signal conversion device and a display device having the same)
US4887279A (en) Timing measurement for jitter display
US11379331B2 (en) Error rate measuring apparatus and error counting method
US6515707B1 (en) Image frame synchronizing apparatus and method thereof
KR100222836B1 (ko) 1 수평주사선 겸출기능을 구비한 회로기능 검사기
KR200142923Y1 (ko) 영상신호 측정장치
KR100227425B1 (ko) 1픽셀 오차를 제거한 이중화면 표시장치
KR940002241B1 (ko) 병렬라인 센서 방식의 영상처리 테스터
JP2956520B2 (ja) コンポジット信号検査装置
JP2558241B2 (ja) モニタテレビ走査周期適応型画像処理装置
JPH0898222A (ja) テレビジョン受像機の検査信号数値化表示装置
JPH05196503A (ja) フーリエ変換分光光度計装置
KR100697190B1 (ko) 영상신호 제어장치
JPH07128371A (ja) デジタルオシロスコープ
SU819816A1 (ru) Устройство дл отображени информацииНА эКРАНЕ элЕКТРОННОлучЕВОй ТРубКи"
JPH07274217A (ja) ビデオ信号検査方法および装置
KR100205471B1 (ko) 프레임 메모리 오동작 검출시스템
JPH07128372A (ja) 信号測定方法
KR200208540Y1 (ko) 티브이 스케일 조정장치
KR980013256A (ko) 외부 동기신호의 분석방법 및 그에 적합한 장치
JPH0545386A (ja) 波形信号のピーク・ピーク値測定装置
KR920017472A (ko) 디지탈 텔레비젼의 오디오 레벨 및 랜덤 화면 디스플레이 방법
KR19980038779A (ko) 에이치디(hd)모니터에서의 화면 변환 장치
JPH09182039A (ja) 制御コンソール
JPH07336730A (ja) 画像サンプリング装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee