KR100222793B1 - 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치 - Google Patents

동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치 Download PDF

Info

Publication number
KR100222793B1
KR100222793B1 KR1019960066361A KR19960066361A KR100222793B1 KR 100222793 B1 KR100222793 B1 KR 100222793B1 KR 1019960066361 A KR1019960066361 A KR 1019960066361A KR 19960066361 A KR19960066361 A KR 19960066361A KR 100222793 B1 KR100222793 B1 KR 100222793B1
Authority
KR
South Korea
Prior art keywords
reference signal
data
transmission
signal
delay
Prior art date
Application number
KR1019960066361A
Other languages
English (en)
Other versions
KR19980047844A (ko
Inventor
강신학
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960066361A priority Critical patent/KR100222793B1/ko
Publication of KR19980047844A publication Critical patent/KR19980047844A/ko
Application granted granted Critical
Publication of KR100222793B1 publication Critical patent/KR100222793B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/08Speed or phase control by synchronisation signals the synchronisation signals recurring cyclically
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/10Arrangements for initial synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

가. 청구범위에 기재된 발명이 속한 기술분야
동기식 시리얼 신호를 전송하는 데이터 송수신 장치에 관한 것이다.
나. 발명이 해결하고자 하는 기술적 과제
전송매체간에 발생되는 신호지연에 대하여 데이터 리드시점을 후미에 설정하여 신호 지연 허용 범위를 확대하기 위한 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치를 제공한다.
다. 발명의 해결방법의 요지
동기식 시리얼 신호를 송수신하기 위한 장치는, 송신기준신호를 출력하는 기준신호 발생부와, 상기 송신기준신호를 입력하여 상기 송신 기준신호보다 소정의 주기가 지연된 수신기준신호를 출력하는 지연부와, 상기 송신기준신호에 의거하여 송신 데이터를 송신하는 데이터 송신부와, 상기 수신기준신호에 의거하여 수신 데이터를 수신하는 데이터 수신부로 구성된다.
라. 발명의 중요한 용도
전송 경로에 의해서 데이터의 지연이 발생하는데, 이에 따른 수신 데이터 리드시점을 유효시점의 후미로 설정하여 지연에 대한 마진을 확대하고자 한다.

Description

동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치{APPARATUS FOR COMMUNICATING TO INCREASE DELAY MARGIN OF SYNCHRONOUS SERIAL SIGNAL}
본 발명은 동기식 시리얼 데이터를 전송하는 두 개의 장치에 관한 것으로, 특히 데이터 리드 시점을 유효신호 데이터 비트구간의 후미에 설정하여 상기 수신 데이터가 지연되더라도 상기 수신 데이터를 리드할 수 있도록 하기 위한 데이터 송수신 장치에 관한 것이다.
통상적으로 두 개의 장치가 동기식으로 시리얼 신호를 전송하는 경우에, 수신 장치는 수신 데이터를 리드할 시 데이터의 1/2지점에서 검출한다. 이는 동기식시리얼 신호는 신호 전달 경로에 의거하여 지연이 발생되기 때문이다. 이에 2.048MHz의 속도를 가지는 PCM 전송에서 송신장치는 2.048MHz 기준신호의 라이징 에지에서 부터 다음 라이징 에지 사이에 1비트 신호를 송신하고, 수신 장치는 2.048MHz의 폴링 에지에서 이를 리드한다. 따라서 신호의 지연에 대한 마진 즉, 송신장치의 신호출력과 수신장치의 읽기 위치 사이의 간격은 기준신호 주파수2.048MHz의 반주기인 244nSEC를 가진다.
이에 대한 종래의 방식에 의한 데이터 리드시의 타이밍도가 도 1에 도시되어 있다. 이하 상기 도 1을 참조하면, 송신장치는 기준 신호의 라이징 에지인 a지점에서 신호를 출력하기 시작한다. 그러면 수신 장치는 상기 기준 신호의 폴링 에지인 제1읽기 위치에서 첫 번째 데이터인 1을 리드하고, 이후 제2읽기 위치에서 두 번째 데이터인 0을 리드하고, 제3읽기 위치에서 세 번째 데이터인 0을 리드한다. 이때 상기 기준 신호의 주파수가 2.048MHz인 경우에 1주기는 488nSEC인데, 신호 리드시점은 상기 기준 신호의 a지점으로 부터 1/2주기가 지연된 244nSEC이다. 즉, 종래에는 기준 신호의 반주기 만큼의 지연 마진을 갖는다. 따라서 데이터를 송수신하는 두 개의 장치가 거리가 멀리 떨어져 있을 경우 데이터의 전송 지연은 더 크게 된다. 그러면, 신호의 비트인 1/2지점에서 데이터를 리드할 시에는 데이터 오류 발생의 원인이 된다. 즉, 종래기술에서는 상기한 바와 같이 기준신호의 반주기 만큼의 지연마진(Delay margin)을 가지는데, 만약 이 지연마진을 확대한다면 좀 더 원거리까지의 신호의 전송이 가능하게 될 것이다.
종래의 문제점은 지연 마진이 기준 신호의 반주기이기 때문에 데이터 오류 발생율이 높아진다.
따라서 본 발명의 목적은 전송매체간에 발생되는 신호지연에 대하여 데이터 리드시점을 후미에 설정하여 신호 지연 허용 범위를 확대하기 위한 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치를 제공함에 있다.
그리고 본 발명의 다른 목적은 동기식 시리얼 데이터를 전송할 시 신호지연마진을 기준신호의 반주기 이상으로 확대하여 좀 더 원거리까지의 신호 송/수신이 가능한 동기식 시리얼 데이터 송수신 장치를 제공함에 있다.
그리고 본 발명의 또 다른 목적은 동기식 시리얼 데이터 전송 시스템에서 송신단의 송신 송신기준신호보다 소정구간 지연된 기준신호에 의거하여 수신데이터를 리드하는 장치를 제공함에 있다.
도 1은 종래의 방식에 의한 데이터 리드시의 타이밍도.
도 2는 본 발명의 일 실시 예에 따른 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치의 블록 구성도.
도 3은 도 2에 따른 데이터 리드시의 타이밍도.
이하 본 발명의 바람직한 실시예가 첨부된 도면의 참조와 함께 상세히 설명될 것이다. 도면들 중 동일한 구성요소들은 가능한 한 어느곳에서든지 동일한 참조부호들을 나타내고 있음을 유의하여야 한다.
도 2는 본 발명의 일 시시 예에 따른 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치의 블록 구성도이다. 이하 상기 도 2를 참조하여 설명하기로 한다.
제1장치 100과 제2장치 200은 데이터 전송로 및 기준신호 전송로를 통해 연결되어 있다. 이에 상기 데이터 전송로를 통해 동기식 시리얼 신호가 송수신된다. 제1, 제2기준신호발생부 12, 22는 송신기준신호를 출력한다. 이때 여기서 상기 제2 기준신호발생부 22는 상기 제1기준신호발생부 12로 부터의 송신기준신호를 입력하여 그대로 출력한다. 이때 상기 제2기준신호발생부 22에서 출력되는 송신기준시호는 상기 제1기준신호발생부 12에서 출력되는 송신기준신호보다 전송경로에 의해 지연되게 된다. 1/4지연부 14, 24는 상기 송신기준신호를 입력하여 상기 송신기준신호보다 1/4주기 지연된, 본 발명에 따른 수신기준신호를 출력한다. 그리고 제1, 제2데이터 수신부 16, 28은 상기 수신기준신호에 의거하여 수신 데이터를 수신한다. 이로인해 신호지연마진이 후술되는 도 3의 타이밍도에서와 같이 상기 지연된 만큼(1/4주기) 확대되게 된다. 이때, 상기 1/4지연부 14, 24는 상기 송신기준신호의 주파수보다 2배가 높은 주파수 신호를 이용하여 상기한 송신기준신호보다 1/4주기 지연된 수신기준신호를 생성할 수가 있다. 또한 제1, 제2데이터 송신부 18, 26은 상기 송신기준신호에 의거하여 송신 데이터를 송신한다.
이하 상기 구성을 참조하여 상세하게 설명하기로 한다.
제2장치 200이 데이터를 수신할 경우에는 제2기준신호 발생부 22의 송신기준신호와 상기 수신 데이터가 동시에 지연이 생기기 때문에, 상기 송신기준신호와 수신데이터가 전송경로지연에 의해 서로 어긋나는 정도가 매우 미미한다. 그러나 상기 제1장치 100이 신호를 수신하는 경우에는 상기 제2장치 200이 신호를 수신하는 경우보다 전송경로에 의해 2배의 지연이 발생되게 된다. 이는 상기 제2기준신호발생부 22으로 부터 상기 지연된 송신기준신호를 기준으로 하여 제2데이터 송신부 26가 데이터를 송신하고, 제1데이터 수신부 16은 데이터 전송로의 전송경로에 의해 다시 지연된 데이터를 송신하게 되기 때문이다. 그러나 이때 상기한 바와 같이, 제1데이터 수신부 16이 본 발명에 따라 송신기준신호보다 일정 주기 지연된 수신기준신호에 의거하여, 예를 들어 상기 송신기준신호보다 1/4주기 지연된 수신기준신호의 폴링에지시에, 수신 데이터를 리드하면 상기 제1데이터 수신부 16의 데이터 리드 시점은 상기 지연된 주기(1/4주기)만큼 유효신호 데이터 비트구간의 후미로 옮겨지게 된다. 즉, 신호지연마진이 상기 지연된 주기만큼 확대되게 되어, 수신되는 데이터가 전송경로지연에 의해 1/2주기 이상으로 딜레이가 발생하더라도 정상적인 수신데이터 리드가 가능함을 알 수가 있다.
도 3은 본 발명의 실시예에 따른 데이터 리드시의 타이임도의 일 예를 도시한다. 이하 상기 도 1 내지 도 2를 참조하여 설명한다.
제1/ 제2데이터 송신부 18/26은 상기 도 1과 마찬가지로, 송신기준신호의 a시점에서 송신 데이터를 송출한다. 이에 상대측 제2/제1데이터 수신부 28/16은 상기 송신기준신호보다 1/4주기가 지연(315)된 수신기준신호(320)에 의거하여 상기 송신 데이터에 대한 수신데이터를 수신한다. 이때, 상기 1/4지연부 14/24는 상기 송신기준 주파수보다 2배가 높은 주파수의 신호(310)를 이용하여 수신기준신호 (320)를 발생할 수가 있다. 즉, 상기 제2/ 제1데이터 수신부 28/16은 상기 수신기준신호 320의 폴링 에지시에 수신신호(320)를 리드한다. 이로인해, 도시된 바와 같이, 상기 제2/ 제1데이터 수신부 28/16의 데이터 리드 시점이 1/4지연주기(315)만큼(상기 도 1의 읽기 위치 참조) 유효신호 데이터 비트 구간의 후미로 옮겨지게 된다. 즉, 신호지연마진(335)이 상기 1/4지연주기(315)만큼 확대되게 되어, 수신되는 데이터가 3/4주기가 지연되더라도 정상적인 신호 수신이 가능하게 된다.
전술된 바와 같이 본 발명은 동기식 시리얼 신호 전송 시스템에서 수신부의 데이터 리드 시점을 유효신호 데이터 비트 구간의 후미로 이동시킴으로써 신호지연 마진을 확대하여, 두 장치 간의 전송로를 더 길게 할 수가 있으며 수신 데이터에 대한 오류 발생률이 떨어져 데이터의 신뢰성이 향상되는 잇점이 있다.

Claims (2)

  1. 동기식 시리얼 신호를 송수신하기 위한 장치에 있어서,
    송신기준신호를 출력하는 기준신호 발생수단과,
    상기 송신기준신호를 입력하여 상기 송신 기준신호보다 소정의 주기가 지연된 수신기준신호를 출력하는 지연수단과,
    상기 송신기준신호에 의거하여 송신 데이터를 송신하는 데이터 송신수단과,
    상기 수신기준신호에 의거하여 수신 데이터를 수신하는 데이터 수신수단으로 구성됨을 특징으로 하는 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치.
  2. 제1기준신호발생수단을 구비한 제1장치와, 상기 제1장치와 전송로를 통해 연결되며, 상기 제1기준신호발생수단의 출력을 입력하여 그대로 출력하는 제2기준신호발생수단을 구비한 제2장치에서, 동기식 시리얼 신호를 송수신하기 위한 상기 제1, 제2장치에 있어서,
    상기 제1, 제2기준신호발생수단으로 부터 상기 송신기준신호를 입력하여 상기 송신기준신호보다 소정의 주기가 지연된 수신기준신호를 출력하는 지연수단과,
    상기 송신기준신호에 의거하여 송신 데이터를 송신하는 데이터 송신수단과,
    상기 수신기준신호에 의거하여 수신 데이터를 수신하는 데이터 수신수단으로구성됨을 특징으로 하는 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치.
KR1019960066361A 1996-12-16 1996-12-16 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치 KR100222793B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960066361A KR100222793B1 (ko) 1996-12-16 1996-12-16 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960066361A KR100222793B1 (ko) 1996-12-16 1996-12-16 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치

Publications (2)

Publication Number Publication Date
KR19980047844A KR19980047844A (ko) 1998-09-15
KR100222793B1 true KR100222793B1 (ko) 1999-10-01

Family

ID=19488203

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960066361A KR100222793B1 (ko) 1996-12-16 1996-12-16 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치

Country Status (1)

Country Link
KR (1) KR100222793B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950016053A (ko) * 1993-11-27 1995-06-17 김광호 디지탈 통신단말장치의 송수신지연시간 보정방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950016053A (ko) * 1993-11-27 1995-06-17 김광호 디지탈 통신단말장치의 송수신지연시간 보정방법

Also Published As

Publication number Publication date
KR19980047844A (ko) 1998-09-15

Similar Documents

Publication Publication Date Title
EP0688447B1 (en) De-skewer for serial data bus
US6714612B1 (en) Method and device for synchronization of phase mismatch in communication systems employing a common clock period
JP2001326626A (ja) 同期のための方法、モジュール、およびプログラムモジュール
JPH07143111A (ja) データのサンプリング装置及びデジタルデータ伝送システム
KR100222793B1 (ko) 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치
JP3409739B2 (ja) 自動スキュー調整装置
US6255883B1 (en) System and method for balancing clock distribution between two devices
US5825834A (en) Fast response system implementing a sampling clock for extracting stable clock information from a serial data stream with defined jitter characeristics and method therefor
JPH0744530B2 (ja) 高速光バス
JP2693758B2 (ja) フレームパルス発生方式
US7375561B2 (en) Timing adjustment circuit and method thereof
JPS6086946A (ja) ル−プ形デ−タ通信システム
US7161986B2 (en) Data transmission system and data transmitter/receiver for use therein, and method thereof
JP2001060977A (ja) 伝送システム
JP3246096B2 (ja) ディジタル機器の自己診断装置
JPH0669937A (ja) ループ型伝送路における遅延時間差補正方法および装置
US7526017B2 (en) Transmitting device, receiving device, transmission system, and transmission method
US7180935B2 (en) System and method for compensating for delay time fluctuations
KR100222041B1 (ko) 신호 처리 장치
SU1348885A1 (ru) Устройство дл передачи и приема информации
JP3551096B2 (ja) デジタル信号処理装置
KR100562117B1 (ko) 비동기 전송 장치와 동기식 데이터 처리 장치간의 통신을위한 동기화 장치
SU805383A1 (ru) Устройство дл передачи импульсныхСигНАлОВ
JPH01296839A (ja) データ伝送システム
JP2004096217A (ja) 通信装置及び通信方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090629

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee