SU805383A1 - Устройство дл передачи импульсныхСигНАлОВ - Google Patents
Устройство дл передачи импульсныхСигНАлОВ Download PDFInfo
- Publication number
- SU805383A1 SU805383A1 SU782708716A SU2708716A SU805383A1 SU 805383 A1 SU805383 A1 SU 805383A1 SU 782708716 A SU782708716 A SU 782708716A SU 2708716 A SU2708716 A SU 2708716A SU 805383 A1 SU805383 A1 SU 805383A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- shift register
- input
- inputs
- output
- pulse
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИМПУЛЬСНЫХ
СИГНАЛОВ
I
Изобретение относитс к передаче сигналов и может быть использовано в раз- лнчнык телемеханическик системах.
Известно устройство дл передачи модулированных по длительности импульсных сигналов, состо щее из передатчика , содержащего источник мрдулированны по длительности импульсных сигналов и транзисторный ключ, линии св зи Ll.
Однако известное устройство эффективно может быть использовано только дл передачи импульсов, модулированных по длительности.
Известны телемеханические системы, в которых дл синхронной работы разне сенных узлов необходимо транслировать опорное колебание высокой и стабильной частоты дл каждого узла телемеханической системы. Дл установлени синхронизма всех узлов системы, они св заны дополнительной шиной синхронизации. Основным недостатком известных телемеханических систем вл етс необходимость построени специальной широкопсмюсной
линии передачи опорной частоты дл узлов системы и построени специальных трансл ционных широкополосных усилителей .
Наиболее близким по технической сущности к предлагаемому вл етс устройство дл передачи сигналов, содержащее на пункте управлени генератор импульсов, шифратор адреса, выходы которого через усилители подключены к многопроводной линии св зи, Д.григгеры, логические элементы И, а на исполнительном пункте - дешифратор, пйдключенный к многопровоцной линии св зи, логические элементы И, подключенные к Д-«ходам .
Однако данное устройство отличаетс недостаточным быстродействием.
Цель изобретени - повышение быстродействи , что обеспечивает возможность трансл ции импульсов опорной высокой и стабильной частоты по линии передачи, имеющей узкую полосу частот.
Claims (2)
- Поставленна цель достигаетс тем, что в устройство ОЛЯ передачи импульс38 ных сигналов, содержащее 1 нератор импульсов , усилители, выходы которых подключены ко входам многопроводной линии св зи, введены регистр сдвига, инвертор, сумматоры по модулю два, элемент ИЛИ и счетчик импульсов, вход которого соеди нен с генератором импульсов, а выход подключен к первому входу регистра сдви га, выходы которого соединены со входами усилителей, генератор импульсов подключен ко второму входу регистра сдвига и через инвертор - к третьему входу регистра сдвига, выходы многопроводной линии св зи соединены со входами сумма торов по модулю два, выходы которых подключены ко входам элемента ИЛИ, На фиг. 1 представлена функциональна схема устройства; на фиг. 2 - временна диаграмма работы устройства. Устройство дл передачи импульсных сигналов содержит генератор 1 импульсов , инвертор 2, счетчик 3 импульсов, регистр 4 сдвига, усилители 5, многопроводную линию 6 св зи, сумматоры 7 по модулю два, элемент ИЛИ 8, выходную клемму 9. Устройство работает следующим образом 1 енератор 1 импульсов формирует импульсы опорной частоты, которые поступают на вход счетчика 3 импульсов и на входы синхронизации четных разр дов регистра 4 сдвига, а на входы нечетных разр дов регистра 4 сдвига поступают импульсы генератора 1 импульсов через инвертор 2. С выхода счетчика 3 импульсов колебание типа меандр требуемой частоты поступает на Д-вхоД первого разр да регистра 4 сдвига. Когда положительный перепад колебани с выхода счетчика 3 импульсов, поступающий на Д-вход первого разр да ре гистра 4 сдвига, и импульс синхрониза- ции этого разр да во времени совп1адают на инвертирующем выходе первогЬ разр да регистра сдвига по вл етс передний фронт меандра с запаздыванием по фазе на 2и. /П, где П - коэффициент делени счетчика импульсов 3. При рассмотрении аналогичного процесса на входе второго разр да регистра 4 сдвига н его инвертирующем выходе по вл етс передний фронт меандра с запаздыванием уже на 2-2li.n и т. д. Временна диаграмма продвижени меандра с выхода счетчика по регистр 4 сдвига на его инвертирующих выходах приведена на . 2. На фиг. 2 также приведена диаграмма формировани импу 3 сов и прин тых копебаний типа меандр на исполнительном пункте. Колебани с инвертирующих ВЫХОДОЁ регистра 4 сдвига через узкополосные усилители 5 поступают на входы многопроводной линии 6 св зи. На исполнительном пункте колебани в соответствующих соотношени х суммируютс по модулю два и объедин ютс с элементом ИЛИ 8. На выходной клемме 9 на исполнительном пункте формируютс импульсы опорной частоты, совпадающей с импульсами генератора 1 импульсов. С дополнительного выхода счетчика 3 импудьсов по многопроводной линии св зи транслируютс импульсы синхронизации дл осуществлени синхронизма всех узлов системы на исполнительном пункте. На фиг. 2 а приведена временна днаг- рамма формировани колебаний (расщеплени опорного колебани51 зо частоте и фазе) при П 2,5-1,5, 5-2, 5-3, 5-4 фаза сигнала на выходе усилителей линии. На фиг. 26 приведена временна диаграмма формировани опорной частоты импульсов на исполнительном пункте с помощью сумматоров по модулю два7. Применение данного устройства, в св зи с его большим быстродействием позвол ет использовать более низкочастотные усилители и линии св зи, что снижает стоимость устройства в целом. Формула изобретени Устройство дл передачи импульсных сигналов, содержащее генератор импуль сов, усилители, выходы которых подключены ко входам многопроводной линии св зи, отличающеес тем, что, с целью повышени быстродействи устройства, в него введены регистр . сдвига, инвертор, сумматоры по модулю два, элемент ИЛИ и счетчик импульсов вход которого соединен с генератором импульсов, а выход подключен к первому входу perHCTpia сдвига, выходы которого соединены со входами усилителей, генератор импульсов подключен ко второму входу регистра сдвига и через инвертор - к третьему входу регистра сдвига, выходы многопроводной линии св зи соединены со входами сумматоров по моду71Ю два,выходы которыхподключены ко входам элемента ИЛИ. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 5О8789, кл. Q 08 С 19/16, 1974.
- 2.Авторское свидетельство СССР N9 510737, кл. Q 08 С 19/16, 1974 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782708716A SU805383A1 (ru) | 1978-12-27 | 1978-12-27 | Устройство дл передачи импульсныхСигНАлОВ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782708716A SU805383A1 (ru) | 1978-12-27 | 1978-12-27 | Устройство дл передачи импульсныхСигНАлОВ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU805383A1 true SU805383A1 (ru) | 1981-02-15 |
Family
ID=20803506
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782708716A SU805383A1 (ru) | 1978-12-27 | 1978-12-27 | Устройство дл передачи импульсныхСигНАлОВ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU805383A1 (ru) |
-
1978
- 1978-12-27 SU SU782708716A patent/SU805383A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US2414265A (en) | Multichannel signaling system using delay line to obtain time division | |
US4573173A (en) | Clock synchronization device in data transmission system | |
GB828782A (en) | Improvements in multiplex phase-shift telegraphy systems | |
JPS5811780B2 (ja) | デイジタル・デ−タ伝送方式 | |
SU805383A1 (ru) | Устройство дл передачи импульсныхСигНАлОВ | |
US4698826A (en) | Clock repeater for triplicated clock distributor | |
US3349328A (en) | Digital communication system using half-cycle signals at bit transistions | |
JPS6030463B2 (ja) | クロツクパルス伝達装置 | |
US2570207A (en) | Synchronizing arrangement for multiplex electrical pulse communication systems | |
ES448469A1 (es) | Un sistema de transmision de datos en serie binaria. | |
US4041392A (en) | System for simultaneous transmission of several pulse trains | |
US4361897A (en) | Circuit arrangement for clock pulse recovery at the receiving end of digital clock-controlled data transmission systems | |
GB1079912A (en) | Distortion reduction circuit | |
SU588614A1 (ru) | Устройство дл формировани сигналов многократной модул ции | |
JPS5853807B2 (ja) | クロツク折返しによる伝送方式 | |
SU1538271A2 (ru) | Устройство дл формировани фазомодулированных сигналов | |
KR100222793B1 (ko) | 동기식 시리얼 신호의 지연 마진 확대를 위한 데이터 송수신 장치 | |
SU1741282A2 (ru) | Устройство дл приема биимпульсных сигналов | |
SU1100749A1 (ru) | Устройство передачи двоичных сигналов | |
RU1811022C (ru) | Устройство дл передачи частотно-манипулированных сигналов | |
JPS59111445A (ja) | デ−タ伝送方式 | |
GB1026806A (en) | Receiving apparatus and frequency shift keying systems for the utilisation thereof | |
KR0145403B1 (ko) | 디지탈 시스템의 클럭신호 전송장치 | |
SU568205A1 (ru) | Регенератор телеграфных сигналов | |
SU853802A2 (ru) | Адаптивное устройство синхрони-зАции гЕНЕРАТОРОВ СЕТи СВ зи |