KR100197416B1 - 핸드 오프 기능을 위한 타임 스위치 - Google Patents

핸드 오프 기능을 위한 타임 스위치 Download PDF

Info

Publication number
KR100197416B1
KR100197416B1 KR1019960019392A KR19960019392A KR100197416B1 KR 100197416 B1 KR100197416 B1 KR 100197416B1 KR 1019960019392 A KR1019960019392 A KR 1019960019392A KR 19960019392 A KR19960019392 A KR 19960019392A KR 100197416 B1 KR100197416 B1 KR 100197416B1
Authority
KR
South Korea
Prior art keywords
memory
data
speech memory
read address
speech
Prior art date
Application number
KR1019960019392A
Other languages
English (en)
Other versions
KR970078347A (ko
Inventor
오종환
김재평
Original Assignee
유기범
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신주식회사 filed Critical 유기범
Priority to KR1019960019392A priority Critical patent/KR100197416B1/ko
Publication of KR970078347A publication Critical patent/KR970078347A/ko
Application granted granted Critical
Publication of KR100197416B1 publication Critical patent/KR100197416B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/08Time only switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0421Circuit arrangements therefor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/52Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements
    • H04Q3/521Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements using semiconductors in the switching stages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 발명은 INS와 정합기(1)들을 통하여 적어도 두 개 이상이 연결되는 타임 스위치로서, 서브 하이웨이 상태의 데이터를 하이웨이 상태로 변경하는 멀티플렉서(MUX11)와; 상기 멀티플렉서(MUX11)의 하이웨이 데이터를 순차적으로 저장하고, 독취 어드레스에 저장된 데이터를 상기 정합기들에 인가하는 제 1 스피치 메모리(SM11)와; 제어 정보에 대응하는 독취 어드레스를 상기 제 1 스피치 메모리(SM11)에 순차적으로 인가하는 제 1 콘트롤 메모리(CM11)와; 상기 정합기(1)로부터 인가되는 데이터를 순차적으로 저장하고, 독취 어드레스에 저장된 데이터를 출력하는 제 2 스피치 메모리(SM13)와; 제어 정보에 대응하는 독취 어드레스를 상기 제 2 스피치 메모리(CM13)에 순차적으로 인가하는 제 2 콘트롤 메모리(CM13)와; 상기 제 2 스피치 메모리(CM13)의 데이터를 서브 하이웨이 상태로 출력하는 디멀티플렉서(DMUX11)와; 상기 정합기(1)로부터 인가되는 데이터를 순차적으로 저장하고, 독취 어드레스에 저장된 데이터를 상기 정합기에 인가하는 제 3 스피치 메모리(SM12)와; 상기 제어 정보 대응하는 독취 어드레스를 상기 제 3 스피치 메모리(SM12)에 순차적으로 인가하는 제 3 콘트롤 메모리(CM12)를 구비한다.
즉, 본 발명에 따른 핸드 오프 기능을 위한 타임 스위치에서는 하나의 스피이 메모리와 콘트롤 메모리로서 구현이 가능하므로 타임 스위치를 간략히 구성할 수 있다는 효과가 있다.

Description

핸드 오프 기능을 위한 타임 스위치
제1도는 종래의 타임 스위치와 연결망 서브 시스템이 정합기를 통하여 연결되는 상태를 도시한 블록도.
제2도는 본 발명에 따른 핸드 오프 기능을 위한 타임 스위치의 블록도.
* 도면의 주요부분에 대한 부호의 설명
1 : 정합기 SM11-SM13 : 스피치 메모리
CM11-CM13 : 콘트롤 메모리 MUX 1, MUX 2 : 멀티플렉서
DMUX 1, DMUX 2 : 디멀티플렉서
본 발명의 전전자 교환기의 접속 교환 서브 시스템(Acess Switching Subsystem : 이하 ASS라 함)에 관한 것으로서, 더욱 상세하게는 핸드 오프 기능을 위한 타임 스위치에 관한 것이다.
전전자 교환기는 일반적으로 ASS, 연결망 서브 시스템(Interconnection Network Subsystem : 이하 INS라 함) 및 중앙 제어 서브 시스템(Central Control Subsystem; 이하, CSS라 함)을 구비한다.
여기서, ASS는 가입자 및 중계선 정합기, 타임스위치, 프레임 릴레이 핸들러(Frame Relay handler), 광 가입자 접속 장치, 각종 신호 장치, 패킷 핸들러(packet handler)등을 구비하여 대부분의 호처리 기능과 자체 운용 및 유비 보수 기능을 수행하며, 필요시 ASS 단위로 증가시킬 수 있음으로 시스템적으로 수평 분산 구조를 가진다.
INS는 ASS상호간 또는 ASS와 CCS사이를 연결하는 한편, 번호 번역, 루트 제어, 스페이스 스위치 네트워크의 제어 및 망등기 장치를 구비하여 시스템 출력을 생성, 배급하는 기능을 수행한는 것으로서, INS와 ASS간에는 광섬유 링크로 되어 있으며, 데이터 링크라 부른다.
CCS는 시스템의 총괄적인 운용 및 유지 보수 기능을 수행하며, 망관리, 시험 및 측정, 과금 통계, 입/출력 장치 제어, 타 시스템과의 대화 기능을 수행하는 장치이다.
상술한 바와 같이 ASS, INS, CSS를 구비하는 전전자 교환기에서 다수개의 ASS들은 하나의 INS와 데이터 링크로 연결되는 구성을 가지며, 제 1 도에는 데이터 링크로 ASS 내의 타임 스위치와 INS가 연결되는 상태가 도시되어 있다. 여기서, ASS에는 1 개의 타임 스위치만을 도시하였다.
도시된 바와 같이 타임 스위치는 각각 멀티플렉서(MUX) 및 디 멀티플렉서(DMUX)와 스피치 메모리(SM1) 및 콘트롤 메모리(CM1)를 구비한다.
여기서 멀티플렉서(MUX)는 DLC(Digital Line Concentractor)부터의 서브 하이웨이 상태의 정보를 하이웨이 상태로 변환시켜 스피치 메모리(SM1)에 저장하며, 스피치 메모리(SM1)는 콘트롤 메모리(CM1)의 제어에 따라 타임 슬롯을 변경하고, 변경된 데이터를 정합기(1)를 통해 INS에 인가하게 구성되어 있다. 여기서 타임 슬롯 변경을 위한 콘트롤 메모리(CM1)의 정보는 도시하지 않은 프로세서에 의하여 제공되며, 정합기(1)는 ASS와 INS간의 광섬유 링크 인터페이스를 위하여 사용되었다. 정합기(1)를 통하여 입력되는 INS의 하이웨이의 정보는 스피치 메모리(SM2)에 저장되며, 이 저장된 정보는 콘트롤 메모리(CM2)의 정보에 의하여 타임 슬롯이 변경된 후에 디멀티플렉서(DMUX)에서 서브하이웨이 상태로 변경되는 구성을 갖는다.
한편, 정합기(1)와 연결되어 있는 INS는 상술한 바와 같이 ASS 즉, 타임스위치에 의하여 타임 슬롯이 변경된 데이터를 타 ASS에 인가하는 등의 스위치 기능을 수행하게 된다. 이때, 이동 통신등에서와 같이 가입자의 위치가 변경되는 경우, 즉, 하나의 ASS(이하, 원 ASS라한다.)가 수용하고 있던 가입자의 통화 위치가 변경되어(이를 핸드 오프(Hand-off라 한다.) 다른 ASS(이하, 추후 ASS라 한다)가 그 통화를 연속하게 담당하게 되는 경우에, 원 ASS에서 연속하여 과급 처리를 하게 되어 있다. 따라서, 추후 ASS에서의 통화 데이터는 INS를 통하여 원 ASS를 경유하여야 하며, 이를 위하여 종래에는 CMMA(Control Memory and Maintenace Board Assembly)(2) 및 스피치 메모리(Sm3, SM4), 콘트롤 메모리(CM3, CM4)를 사용하였다.
즉, 정합기(1)로부터 출력되는 데이터는 스피치 메모리(SM3)에 인가되고, 이 데이터들은 콘트롤 메모리(CM3)의 제어에 의하여 다시 CMMA(2)를 통하여 스피치 메모리(SM4)에 인가된다. 그리고, 스피치 메모리(SM4)는 콘트롤 메모리(CM4)의 제어에 따라 정합선(1)으로 출력되는 구조를 가지고 있다. 여기서, 종래의 CMMA(2)에는 멀티플렉서와 디멀티플렉서를 구비하고 있으며, 전전자 교환기에서 인타라-전터(Intra-Junctor) 기능을 수행하기 위한 것이다.
그러나, 이와 같이 종래의 교환기에서는 핸드-오프 기능을 위하여 별도의 CMMA를 사용하는 바, 하드웨어가 복잡해지며, CMMA내의 멀티플렉서 및 디멀티플렉서에 의하여 서브 하이웨이 및 하이웨이 상태로 변경되므로, 통화 지체등이 발생하고, 통화량이 한정된다는 문제가 있었다.
본 발명은 이러한 문제를 해결하기 위하여 안출한 것으로서, 본 발명의 목적은 타임 스위치의 구성을 변경하여 핸드-오프 기능을 위한 타임 스위치를 제공하는데 있다.
본 발명은 따른 핸드 오프 기능을 위한 타임 스위치는, INS와 정합기들을 통하여 적어도 두 개 이상이 연결되는 타임 스위치로서, 서브 하이웨이 상태의 데이터를 하이웨이 사태로 변경하는 멀티플렉서와; 멀티플레서의 하이웨이 데이터를 순차적으로 저장하고, 독취 어드레스에 저장된 데이터를 상기 정합기들에 인가하는 제 1 스피치 메모리와; 제어 정보에 대응하는 독취 어드레스를 제 1 스피치 메모리에 순차적으로 인가하는 제 1 콘트롤 메모리와; 정합기로부터 인가되는 데이터를 순차적으로 저장하고, 독취 어드레스에 저장된 데이터를 출력하는 제 2 스피치 메모리와; 제어 정보에 대응하는 독취 어드레스를 제 2 스피치 메모리에 순차적으로 인가하는 제 2 콘트롤 메모리와; 제 2 스피치 메모리의 데이터를 서브 하이웨이 상태로 변환시켜 출력하는 디멀티플레서와; 정합기로부터 인가되는 데이터를 순차적으로 저장하고, 독취 어드레스에 저장된 데이터를 정합기에 인가하는 제 3 스피치 메모리와; 제어 정보 대응하는 독취 어드레스를 제 3 스피치에 순차적으로 인가하는 제 3 콘트롤 메모리를 구비한다.
이하, 본 발명의 실시예 1을 첨부된 도면을 참조하여 상세히 설명한다.
제2도는 본 발명에 따른 핸드-오프 기능을 위한 타임 스위치 블록도로서 스피치 메모리(SM11)는 종래와 동일하게 콘트롤 메모리(CM11)의 독취 어드레스에 따라 멀티플렉서(MUX11)의 하이웨이 데이터를 타임 슬롯을 변경하여 정합기(1)에 인가하기 위한 것이다.
또한, 스피치 메모리(SM13)는 콘트롤 메모리(CM13)의 독취 어드레스에 따라 정합기(2)로부터 인가되는 하이웨이 데이터의 타임 슬롯을 변경하여 디멀티플렉서(DMUX11)에 인가하기 위한 것이며, 디멀티플렉서(DMUX11)는 이 데이터를 서브 하이웨이 상태로 변경하여 DLC에 인가한다.
한편, 본 발명은 도시된 바와 같이 스피치 메모리(SM12) 및 콘트롤 메모리(CM12)가 더 구성되어 있으며, 스피치 메모리(SM12)는 정합기(1)로부터 인가되는 데이터를 콘트롤 메모리(CM12)의 독취 어드레스에 따라 타임 슬롯을 변경한 후에 정합기(1)로 재 인가하는 구성을 갖는다.
여기서, 핸드-오프의 기능을 위하여는 타임 스위치가 INS로부터 데이터를 입력한 후에 이를 다시 INS로 인가하는 기능을 가져야 하나, 본 발명에서는 이를 하나의 스피이 메모리(SM12)와 하나의 콘트롤 메모리(CM12)를 위하여 수행할 수 있음을 알 수 있다.
이러한 스피치 메모리(SM12) 및 콘트롤 메모리(CM12)는 ASS내의 타임 스위치내에 구성이 가능함은 본 발명의 기술 분야에서 통상의 지식을 가진 자는 용이하게 알 수 있을 것이다.
상술한 설명으로부터 알 수 있는 바와 같이 본 발명에 따른 핸드 오프 기능을 위한 타임 스위치에서는 하나의 스피치 메모리와 콘트롤 메모리로서 구현이 가능하므로 타임 스위치를 간략히 구성할 수 있다는 효과가 있다.

Claims (1)

  1. INS와 정합기(1)들을 통하여 적어도 두 개 이상이 연결되는 타임 스위치로서, 서브 하이웨이 상태로 데이터를 하이웨이 상태로 변경하는 멀티플렉서(MUX11)와; 상기 멀티플렉서(MUX11)의 하이웨이 데이터를 순차적으로 저장하고, 독취 어드레스에 저장된 데이터를 상기 정합기들에 인가하는 제 1 스피치 메모리(SM11)와; 제어 정보에 대응하는 독취 어드레스를 상기 제 1 스피치 메모리(SM11)에 순차적으로 인가되는 데이터를 순차적으로 저장하고, 독취 어드레스에 저장된 데이터를 출력하는 제 2 스피치 메모리(SM13)와; 제어 정보에 대응하는 독취 어드레스를 상기 제 2 스피치 메모리(CM13)에 순차적으로 인가하는 제 2 콘트롤 메모리(CM13)와; 상기 제 2 스피치 메모리(SM13)의 데이터를 서브 하이웨이 상태로 변환시켜 출력하는 디멀티플렉서(DMUX11)와; 상기 정합기(1)로부터 인가되는 데이터를 순차적으로 저장하고, 독취 어드레스에 저장된 데이터를 상기 정합기에 인가하는 제 3 스피치 메모리(SM12)와; 상기 제어 정보 대응하는 독취 어드레스를 상기 제 3 스피치 메모리(SM12)에 순차적으로 인가하는 제 3 콘트롤 메모리(CM12)를 구비하는 핸드-오프 기능을 위한 타임 스위치.
KR1019960019392A 1996-05-31 1996-05-31 핸드 오프 기능을 위한 타임 스위치 KR100197416B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960019392A KR100197416B1 (ko) 1996-05-31 1996-05-31 핸드 오프 기능을 위한 타임 스위치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960019392A KR100197416B1 (ko) 1996-05-31 1996-05-31 핸드 오프 기능을 위한 타임 스위치

Publications (2)

Publication Number Publication Date
KR970078347A KR970078347A (ko) 1997-12-12
KR100197416B1 true KR100197416B1 (ko) 1999-06-15

Family

ID=19460548

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960019392A KR100197416B1 (ko) 1996-05-31 1996-05-31 핸드 오프 기능을 위한 타임 스위치

Country Status (1)

Country Link
KR (1) KR100197416B1 (ko)

Also Published As

Publication number Publication date
KR970078347A (ko) 1997-12-12

Similar Documents

Publication Publication Date Title
US4064369A (en) Method and apparatus for path testing in a time division multiplex switching network
US7502380B2 (en) Packet handler
US5014268A (en) Parallel time slot interchanger matrix and switch block module for use therewith
NL8420174A (nl) Werkwijze voor het verbinden van een gesloten ring over een telefooncentrale en inrichting voor het toepassen van deze werkwijze.
GB1452154A (en) Switching system
US4685102A (en) Switching system loopback test circuit
CA2133483C (en) Method for atm switch core interface
EP0289733B1 (en) Switching method for integrated voice/data communications
US4499336A (en) Common channel interoffice signaling system
KR100197416B1 (ko) 핸드 오프 기능을 위한 타임 스위치
JP3073534B2 (ja) セルスイッチ結合網およびその試験方法
NL192173C (nl) PCM-schakelstelsel.
KR100197419B1 (ko) 인트라-전터 기능을 갖는 타임 스위치
KR100197415B1 (ko) 연결망 서브 시스템과 정합기 공유가 가능한 타임스위치
US3812294A (en) Bilateral time division multiplex switching system
KR100197425B1 (ko) 전전자 교환기의 접속 교환 서브 시스템내 타임 스위치
CA2041202C (en) Digital communications network with unlimited channel expandability
US6507579B1 (en) Digital switch rate conversion
US5414415A (en) Cross-connect apparatus capable of avoiding a superfluous detour route therein
KR100299853B1 (ko) 이동통신교환기의타임스위치/유지보수회로팩
KR100225811B1 (ko) 전전자 교환기의 가입자 정합 장치
KR100190290B1 (ko) 동기식 초고속 전송 장치의 타임 스위칭 시스템및 그 제어 방법
KR19980015113A (ko) 전전자 교환기에서의 안내 방송 장치(announcement service apparatus in a switching system)
US4201894A (en) Arrangement for conversion of random to fixed data channel format
US6442160B1 (en) General switch and a switching method

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030224

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee