KR100188205B1 - 비대칭화면보정에 따른 손실치 제어장치 - Google Patents

비대칭화면보정에 따른 손실치 제어장치 Download PDF

Info

Publication number
KR100188205B1
KR100188205B1 KR1019960032038A KR19960032038A KR100188205B1 KR 100188205 B1 KR100188205 B1 KR 100188205B1 KR 1019960032038 A KR1019960032038 A KR 1019960032038A KR 19960032038 A KR19960032038 A KR 19960032038A KR 100188205 B1 KR100188205 B1 KR 100188205B1
Authority
KR
South Korea
Prior art keywords
signal
delay element
data
input
screen
Prior art date
Application number
KR1019960032038A
Other languages
English (en)
Other versions
KR980013362A (ko
Inventor
나대희
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019960032038A priority Critical patent/KR100188205B1/ko
Publication of KR980013362A publication Critical patent/KR980013362A/ko
Application granted granted Critical
Publication of KR100188205B1 publication Critical patent/KR100188205B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/31Projection devices for colour picture display, e.g. using electronic spatial light modulators [ESLM]
    • H04N9/3179Video signal processing therefor
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B27/00Optical systems or apparatus not provided for by any of the groups G02B1/00 - G02B26/00, G02B30/00
    • G02B27/0025Optical systems or apparatus not provided for by any of the groups G02B1/00 - G02B26/00, G02B30/00 for optical correction, e.g. distorsion, aberration
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 비대칭화면보정에 따른 손실치 제어장치에 관한 것으로, 입력되는 화상데이터를 일정시간 지연시키는 제 1지연소자(22)와, 상기 입력화상데이터 및 상기 제 1지연소자(22)에 의해 지연되는 데이터를 합산하여 일정치로 나눔처리하는 합산/나눔수단(24), 입력되는 마스킹신호를 일정시간 지연시키는 제 2지연소자(26), 상기 입력되는 마스킹신호 및 상기 제 2지연소자(26)로부터의 지연신호를 논리처리하는 제 1논리소자(28), 상기 제 1논리소자(28)로부터의 신호를 기초로 상기 합산/나눔수단(24)에서의 신호 및 상기 입력화상데이터중에서 어느 한 신호를 선택출력하는 제 1신호선택부(30), 상기 제 2지연소자(26)의 출력단에 접속되어 상기 제 2지연소자(26)로부터의 신호를 반전시키는 반전기(32), 상기 반전기(32)로부터의 신호를 기초로 상기 제 1지연소자(22)로부터의 신호 및 상기 제 1신호선택부(30)로부터의 신호중에서 어느 한 신호를 선택하여 메모리(16)로 인가하는 제 2신호선택부(34) 및, 상기 제 2지연소자(26)의 출력단에 접속되어 상기 제 2지연소자(26)로부터의 신호 및 메인클럭신호를 논리처리하여 기록클럭신호로서 상기 메모리(16)에 인가하는 제 2논리소자(36)를 포함하여 구성되어, 화면데이터의 손실을 최소화시키게 된다.

Description

비대칭화면보정에 따른 손실치 제어장치
본 발명은 비대칭화면보정에 따른 손실치 제어장치에 관한 것으로, 보다 상세하게는 투사형 화상표시시스템의 설치경사도에 따른 화면보정동작시 라인단위로 누락되는 화상데이터의 손실을 줄일 수 있도록 한 비대칭화면보정에 따른 손실치 제어장치에 관한 것이다.
종래, 컬러화상의 표시를 위한 화상표시시스템에는 CRT장치로 대표되는 직시형 화상표시시스템과 LCD장치로 대표되는 투사형 화상표시시스템이 있는데, 그 중 CRT장치의 경우에는 R/G/B전자총으로부터 방사되어 형광패널상에 투영되는 컬러비임의 유동거리에 의해 그 치수에 대한 제약이 수반됨에 따라 컬러화상의 대형화가 곤란한 실정이며, 상기 LCD장치는 컬러화상신호에 대한 액정의 반응을 이용하기 때문에 그 치수에 대한 경박대형화가 가능하기는 하지만 형광패널에 의한 광손실이 초래되어 불리하게 된다.
따라서, 현재에는 대형화면의 구현을 위해 컬러화상신호를 R/G/B컬러성분으로 분리하고, 그 분리된 R/G/B신호를 컬러화상의 컬러성분에 의존하여 광로조절한 다음 투사렌즈에 의해 확대되는 상태로 스크린상에 표시하여 대형화면을 구현하는 소위 '프로젝터(Projector)'로 불리우는 투사형 화상표시시스템이 실용화되고 있는 실정이다.
그런데, 상기한 종래의 투사형 화상표시시스템에 따르면, 도 1a에 도시된 바와 같이 투사형 화상표시시스템(10 ; 이하 프로젝터라 함)의 투사렌즈(10a)에서 스크린상에 투사되는 화상의 중심축(30)이 대체로 수평을 유지하는 경우에는 그 화면의 중심축(30)으로부터 화상의 상측과 하측간의 투사거리(L1,L2)가 균둥하게 되어, 도 1b에 도시된 형태로 화상의 상측부분과 하측부분의 길이가 대체로 균등한 정상적인 화상이 스크린(20)상에 투사된다.
그에 대해, 도 1c 또는 도 1e에 도시된 바와 같이 상기 프로젝터(10)의 투사렌즈(10a)가 스크린(20)에 대해 일정한 경사각(또는 투사각이라 할 수 있음)을 갖고서 설치되는 경우에는 그 프로젝터(10)로부터 스크린(20)상에 투사되는 화상은 그 중심축(30)에 대해 상측부분과 하측부분이 비대칭적으로 된다.
다시 말해서, 프로젝터(10)가 도 1c에 도시된 바와 같이 스크린(20)에 대해 상향의 경사각을 유지하도록 설치된 경우에는 그 프로젝터(10)로부터 스크린(20)상에 투사되는 화상은 그 중심축(30)에 대해 화상의 상측부분과 하측부분의 거리(L1',L2')가 상호 다르게 되어, 결국 스크린(20)상에 투사되는 화상은 도 1d에 도시된 바와 같은 역마름모형상의 비대칭화면으로 되는 것이다.
한편, 상기 프로젝터(10)가 예컨대 도 1e에 도시된 바와 같은 스크린(20)에 대해 하향적인 경사각을 유지하도록 설치되면 상기 스크린(20)상에 투사되는 화상은 그 중심축(30)에 대해 상측부분과 하측부분의 거리(L1,L2)가 다르게 되어, 결국 도 1f에 도시된 바와 같은 마름모형상으로 스크린(20)상에 투사된다.
따라서, 스크린(20)에 대해 프로젝터(20)가 상향 또는 하향적인 경사각을 갖도록 설치됨에 의해 스크린(20)상에 투사된 화면이 비대칭적으로 되는 경우에는 그 확대투사되는 화면에 대한 시감(視感)이 떨어지게 되므로, 그 프로젝터의 경사각에 의존하여 비대칭화되는 화면의 보정이 필요하게 되었다.
그에 따라, 상술한 문제점을 해결하기 위해서 비대칭화면에 대한 보정이 가능한 장치가 제안되었는 바, 통상적으로 그 비대칭화면보정장치는 도 2에 나타낸 바와 같이 제어부(10)와, ADC(12), 보정제어신호생성부(14), 메모리(16), 스위칭부(18), 보정데이터출력부(20)를 갖추게 된다.
여기서, 상기 제어부(10)는 프로젝터가 스크린에 대해 상향 또는 하향 투사각으로 설치된 상태에서 지정되는 보정제어신호(Key data)와 입력되는 화상신호의 수직동기신호(Vsync) 및 수평동기신호(Hsync)에 의해 입력되는 화상신호의 선보정제어를 위해 화상신호의 기록/독출제어신호를 후술하는 보정제어신호생성부(14)로 출력할 뿐만 아니라, 예컨대 상기 화상신호가 스크린에 대해 상향 투사각으로 지정되면 그 상향투사시 투사되는 화상과 반대되는 형상의 화면이 형성될 수 있도록 보정방향을 따라 라인단위로 마스킹(masking)되어야 하는 화소의 수를 산출하여 결정하게 되고, 라인단위로 마스킹된 화상신호에 대해 누락처리를 위한 기록/독출신호의 타이밍을 결정하게 된다. 상기 ADC(12)는 입력되는 아날로그성분의 영상신호를 디지탈신호로 변환한다.
상기 보정제어신호생성부(14)는 상기 제어부(10)에서 제공되는 기록/독출/마스킹제어신호에 기초하여 메인클럭신호(CLK)를 수취해서 화상신호데이터의 기록/독출제어클럭을 생성하여 후술하는 메모리(16)로 인가하게 된다.
상기 메모리(16)는 상기 보정제어신호생성부(14)로부터 제공되는 기록클럭신호(WCLK)와 독출클럭신호(RCLK)를 기초로 수평동기신호(Hsync)에 응답하여 제공되는 상기 ADC(12)로부터의 화상신호데이터(즉, 입력데이터)를 기억하거나 그 기억된 화상신호데이터의 출력을 행하는 바, 통상적으로 그 메모리(16)는 1라인의 화상신호데이터에 대해 선입선출(FIFO)방식을 취하는 메모리 또는 버퍼로 구성된다.
상기 스위칭부(18)는 상기 메모리(16)에 저장된 상태에서 상기 보정제어신호생성부(14)로부터의 독출클럭신호(RCLK)에 의해 독출되는 화상신호데이터와 화상의 선보정처리를 수행하기 위해 상기 화소누락된 화상신호데이터의 전/후측에 설정되는 블랭킹영역을 채우기 위한 블랭킹데이터를 상기 제어부(10)의 제어하에 스위칭출력하게 된다.
상기 보정데이터출력부(20)는 상기 스위칭부(18)에서 스위칭출력되는 화상신호데이터(즉, 보정된 데이터)를 아날로그변환하여 출력한다.
상기와 같이 구성된 종래의 비대칭화면보정장치에 따르면, 현재의 화상이 상향 투사각 또는 하향 투사각을 유지하는 형태로 스크린상에 투사되는 상태에서 그 투사각에 대응하는 보정제어신호(Key data; 즉, 투사각)가 예컨대 리모콘 또는 투사각도 측정수단으로부터 입력되면 상기 제어부(10)는 현재의 화상상태(즉, 상향 투사시 역마름모 형상, 하향 투사시 마름모 형상)와 반대되는 형상으로 선보정처리되도록 제어하게 된다.
즉, 상기 제어부(10)는 상기 보정제어신호(Key data)에 따라 보정량을 결정하고서 각 주사라인단위별로 마스킹시켜야 할 화소의 수를 결정하게 된다.
상기 제어부(10)에 의해 마스킹될 화소가 정해지게 되면 상기 보정제어신호생성부(14)를 제어하여 상기 ADC(12)에서 디지탈변환된 입력영상신호(즉, 화상신호데이터)에 대한 기록/독출동작을 행하도록 한다. 그에 따라, 상기 보정제어신호생성부(14)에서는 메인클럭신호(CLK)를 기초로 상기한 화소의 마스킹처리를 위한 기록클럭신호(WCLK)와 독출클럭신호(RCLK)를 생성하여 상기 메모리(16)로 인가하게 되는 바, 그 메모리(16)에 수평동기신호(Hsync)를 기초하여 인가되는 상기 ADC(12)로부터의 화상신호데이터는 상기 기록클럭신호(WCLK; 화소의 마스킹을 위한 신호가 포함됨)에 따라 기록된다.
그리고, 상기 메모리(16)에 기록된 화상신호데이터는 상기 보정제어신호생성부(14)로부터의 독출클럭신호(RCLK)에 따라 독출되고, 그 독출된 화상신호데이터는 상기 제어부(10)에 의해 스위칭제어되는 스위칭부(18)를 통해 인가되는 블랭킹데이터가 라인별로 보정된 화상데이터의 전/후측에 부가되어 상기 보정데이터출력부(20)로 인가되며, 그 보정데이터출력부(20)에서는 입력된 보정데이터를 아날로그변환시켜 보정화상데이터로서 출력되어 스크린상에 투사되므로, 그에 따라 상향 투사 또는 하향 투사시에도 정상적인 화면형태가 스크린상에 표시되는 것이다.
그런데, 상술한 바와 같은 종래의 비대칭화면보정장치에 의하면, 비대칭화면보정시 비대칭화면의 보정량을 연산하여 투사될 화면에 대해 선행적으로 역보정된 화면을 형성해 주어야 되고, 그러한 비대칭화면의 선보정과정에 있어서 주사라인마다 임의의 화소가 마스킹되므로, 그 마스킹된 화소의 데이터는 완전히 손실된다는 문제가 발생되었다.
즉, 도 3에 예시한 바와 같이 상기 ADC(12)에 의해 1∼ 9까지의 입력데이터가 순차적으로 생성된다고 설정하였을 경우, 상기 제어부(10)로부터의 기록/독출/마스킹제어신호에 따라 상기 보정제어신호생성부(14)에서는 메인클럭신호(CLK)를 기초로 상기한 화소의 마스킹처리를 위한 기록클럭신호(WCLK)와 독출클럭신호(RCLK)를 생성하여 상기 메모리(16)로 인가하게 되는 바, 상기 기록클럭신호(WCLK; 본 명세서상에서는 예컨대 4번 입력데이터를 마스킹하도록 하는 신호임)에 의해 상기 메모리(16)에는 4번 입력데이터가 생략된 데이터들(즉, 1,2,3,5,6,7,8,9번 데이터)이 순차적으로 기록된다. 그리고, 추후에 독출하는 경우 상기 독출클럭신호(RCLK)에 의해 상기 메모리(16)에서는 기록된 데이터들(즉, 1,2,3,5,6,7,8,9번 데이터)를 독출하게 된다.
이와 같이 상기 4번 입력데이터도 역시 화면구성을 위해서 실질적으로는 필요한 것임에도 불구하고 화면보정동작에 따라 불가피하게 생략된 것으로, 그 4번 입력데이터가 생략됨으로 인해 화면표현상 그 4번 입력데이터에 대한 표시는 전혀 할 수 없다는 문제가 발생되는 것이다.
따라서, 본 발명은 상술한 종래 기술의 문제점을 감안하여 이루어진 것으로, 그 목적은 비대칭화면보정동작시 라인단위로 마스킹(masking)되는 소정의 화면데이터를 보정데이터로 사용함으로써 화면데이터의 손실을 줄이도록 한 비대칭화면보정에 따른 손실치 제어장치를 제공함에 있다.
상기한 목적을 달성하기 위해 본 발명의 바람직한 실시예에 따르면, 입력되는 화상데이터를 일정시간 지연시키는 제 1지연소자와, 그 입력화상데이터 및 그 지연소자에 의해 지연되는 데이터를 합산하여 일정치로 나눔처리하는 합산/나눔수단, 입력되는 마스킹신호를 일정시간 지연시키는 제 2지연소자, 그 입력되는 마스킹신호 및 그 제 2지연소자로부터의 지연신호를 논리처리하는 제 1논리소자, 그 제 1논리소자로부터의 신호를 기초로 상기 합산/나눔수단에서의 신호 및 상기 입력화상데이터중에서 어느 한 신호를 선택출력하는 제 1신호선택부, 상기 제 2지연소자의 출력단에 접속되어 그 제 2지연소자로부터의 신호를 반전시키는 반전기, 그 반전기로부터의 신호를 기초로 상기 제 1지연소자로부터의 신호 및 상기 제 1신호선택부로부터의 신호중에서 어느 한 신호를 선택하여 메모리로 인가하는 제 2신호선택부 및, 상기 제 2지연소자의 출력단에 접속되어 그 제 2지연소자로부터의 신호 및 메인클럭신호를 논리처리하여 기록클럭신호로서 상기 메모리에 인가하는 제 2논리소자를 포함하여 구성된 비대칭화면보정에 따른 손실치 제어장치가 제공된다.
상기와 같이 구성된 본 발명의 실시예에 따르면, 임의의 화상데이터 및 마스킹신호가 입력되면 그 입력화상데이터는 제 1지연소자에서 일정시간 지연되어 합산/나눔수단으로 입력되고, 그 합산/나눔수단에서는 그 입력된 지연데이터 및 상기 입력화상데이터를 합산/나눔처리하여 제 1신호선택부로 입력하게 되는데, 그 제 1신호선택부에서는 제 1논리소자를 거친 신호를 기초로 상기 합산/나눔수단으로부터의 신호 및 상기 입력화상데이터중 어느 한 신호를 선택하여 제 2신호선택부로 인가하게 되고, 그 제 2신호선택부에서는 반전기로부터의 신호를 기초로 상기 제 1신호선택부로부터의 신호 및 상기 제 1지연소자로부터의 신호중 어느 한 신호를 선택하여 메모리에 기록하게 된다.
도 1a 내지 도 1f는 투사형 화상표시시스템에서 비대칭화면이 투사되는 과정을 설명하는 도면,
도 2는 일반적인 비대칭화면보정장치의 블럭구성도,
도 3은 도 2에 도시된 일반적인 비대칭화면보정장치에 의한 보정동작에 따른 문제점을 설명하기 위해 예시적으로 나타낸 신호파형도,
도 4는 본 발명의 실시예에 따른 비대칭화면보정에 따른 손실치 제어장치의 블럭구성도,
도 5는 도 4에 도시된 장치의 동작설명에 채용되는 각부의 신호파형도를 나타낸 도면이다.
* 도면의 주요부분에 대한 부호의 설명 *
10:제어부, 12:아날로그/디지탈변환기,
14:보정제어신호생성부, 16:메모리,
18:스위칭부, 20:보정데이터출력부,
22:제 1지연소자, 24:합산/나눔수단,
26:제 2지연소자, 28:제 1논리소자,
30:제 1신호선택부, 32:반전기,
34:제 2신호선택부, 36:제 2논리소자.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 비대칭화면보정에 따른 손실치 제어장치에 대해 보다 상세히 설명한다.
도 4는 본 발명의 실시예에 따른 비대칭화면보정에 따른 손실치 제어장치의 블럭구성도로서, 본 발명의 실시예는 제 1지연소자(22)와, 합산/나눔수단(24), 제 2지연소자(26), 제 1논리소자(28), 제 1신호선택부(30), 반전기(32), 제 2신호선택부(34), 제 2논리소자(36)로 구성된다.
동 도면에서, 상기 제 1지연소자(22)는 D플립플롭으로 이루어져서 입력되는 화상데이터를 일정시간(예컨대, 1클럭 정도)동안 지연시킨다.
그리고, 상기 합산/나눔수단(24)은 상기 입력화상데이터(예컨대, 상위 7비트를 사용) 및 상기 제 1지연소자(22)로부터의 지연데이터(예컨대, 상위 7비트를 사용)를 입력받아 그 둘의 데이터를 합산처리한 후 1/2 로 곱해서 출력시키게 되는 바, 그 합산/나눔수단(24)에서는 입력화상데이터중에서 선행데이터와 현행데이터의 합산치를 1/2 로 곱함으로써 메인클럭신호(CLK)에 따라 입력되는 상기 입력화상데이터에 비해 전체적으로 1클럭지연된 값을 출력하게 되는 것이다.
상기 제 2지연소자(26)는 D플립플롭으로 이루어져서 입력되는 마스킹신호를 일정시간(에컨대, 1클럭 정도) 지연시킨다.
상기 제 1논리소자(28)는 일입력단이 상기 마스킹신호입력단(도시 생략)에 접속되고 다른 입력단이 상기 제 2지연소자(26)의 출력단에 접속되어 상기 두 입력단에 입력되는 신호를 오어처리하여 선택신호로서 후술하는 제 1신호선택부(30)로 인가한다.
상기 제 1신호선택부(30)는 상기 제 1논리소자(28)로부터의 선택신호를 기초로 상기 합산/나눔수단(24)으로부터의 신호 및 상기 입력화상데이터중에서 어느 한 신호를 선택하여 출력하는 바, 예컨대 상기 선택신호가 하이레벨의 신호인 경우에는 상기 합산/나눔수단(24)으로부터의 신호를 선택출력하게 되는 반면, 상기 선택신호가 로우레벨의 신호인 경우에는 상기 입력화상데이터를 선택출력하게 된다.
상기 반전기(32)는 상기 제 2지연소자(26)의 출력신호를 반전시켜 선택신호로서 후술하는 제 2신호선택부(32)로 인가하게 된다.
상기 제 2신호선택부(34)는 일입력단이 상기 제 1지연소자(22)의 출력단에 접속되고 다른 입력단이 상기 제 1신호선택부(30)의 출력단에 접속되어 상기 반전기(32)로부터의 선택신호를 기초로 상기 제 1지연소자(22)로부터의 지연신호 및 상기 제 1신호선택부(30)로부터의 신호중에서 어느 한 신호를 선택하여 출력하게 되는 바, 예컨대 상기 선택신호가 하이레벨의 신호인 경우에는 상기 제 1지연소자(22)로부터의 신호를 선택출력하게 되는 반면, 상기 선택신호가 로우레벨의 신호인 경우에는 상기 제 1신호선택부(30)로부터의 신호를 선택하여 메모리(16)로 인가하게 된다.
상기 제 2논리소자(36)는 일입력단이 메인클럭단에 접속되고 다른 입력단이 상기 제 2지연소자(26)의 출력단에 접속되어 두 입력단에 입력되는 신호를 오어처리하여 기록클럭신호로서 상기 메모리(16)에 입력하게 된다.
이어, 상기와 같이 구성된 본 발명의 실시예에 따른 비대칭화면보정에 따른 손실치 제어장치의 작용에 대해 설명하면 다음과 같다.
먼저 본 발명의 실시예 설명에 있어서, 메인클럭신호(CLK)와 입력화상데이터 및 마스킹신호(예컨대, 4번째 입력화상데이터를 마스킹하라는 신호)는 각각 도 5a,b,c의 형태로 입력된다고 설정한다.
일단, 상기 입력화상데이터는 제 1지연소자(22)에서 일정시간동안 지연된 후 후속의 합산/나눔수단(24)에 입력되는 한편 아무런 지연없이 그 합산/나눔수단(24)에 입력되는 바, 그 합산/나눔수단(24)에서는 그 입력된 신호를 합산한 후 1/2 로 곱하게 된다. 그에 따라, 그 합산/나눔수단(24)에서는 도 5d에 나타낸 바와 같이 1클럭지연된 (1+2)/2, (2+3)/2, (3+4)/2, ·····의 신호를 순차출력하게 된다.
이와 같이 출력되는 합산/나눔치는 상기 제 1신호선택부(30)의 일입력단으로 인가되고, 그 제 1신호선택부(30)의 다른 입력단에는 상기 입력화상데이터가 입력되는 바, 그 제 1신호선택부(30)는 상기 제 1논리소자(28)로부터의 선택신호를 기초로 입력된 상기 두 신호중 어느 한 신호를 선택출력하게 된다. 여기서, 상기 제 1논리소자(28)는 지연되지 않은 상기 마스킹신호와 제 2지연소자(26)에 의해 지연된 마스킹신호{도 5e참조}를 오어처리한 신호를 선택신호로서 상기 제 1신호선택부(30)로 인가하게 된다. 그에 따라, 상기 제 1신호선택부(30)에서는 도 5f에 도시된 바와 같은 신호형태를 출력하게 된다.
그리고, 상기 제 1신호선택부(30)에서 출력되는 신호는 후속의 제 2신호선택부(34)의 일입력단으로 인가되고, 그 제 2신호선택부(34)의 다른 입력단에는 상기 제 1지연소자(22)로부터의 지연신호{도 5g참조}가 입력되는 바, 그 제 2신호선택부(34)는 상기 반전기(32)로부터의 선택신호를 기초로 입력된 상기 두 신호중 어느 한 신호를 선택출력하게 된다. 여기서, 상기 반전기(32)는 상기 제 2지연소자(26)에서 출력되는 지연신호를 반전시켜 선택신호{도 5h참조}로서 상기 제 2신호선택부(34)로 인가하게 된다.
그에 따라, 상기 제 2신호선택부(34)는 도 5i에 도시된 바와 같은 신호형태를 상기 메모리(16)에 인가하게 되는 바, 이때 상기 제 2논리소자(36)에서는 메인클럭신호(CLK)와 상기 제 2지연소자(26)로부터의 신호를 오어처리하여 기록클럭(도 5j참조)으로서 상기 메모리(16)에 인가하게 되므로, 상기 메모리(16)에는 도 5K에 도시된 바와 같은 데이터가 기록된다.
이상에서 설명한 바와 같은 본 발명에 의하면, 비대칭화면보정시 임의의 화상데이터를 마스킹할 때 그 마스킹되는 화상데이터는 완전히 생략되는 것이 아니라 이전의 화상데이터에 가해지게 되므로, 화면데이터의 손실을 최소화시킬 수 있게 된다.
한편 본 발명의 상술한 실시예로만 한정되는 것이 아니라, 본 발명의 요지를 벗어나지 않는 범위내에서 수정 및 변형하여 실시할 수 있음은 물론이다.

Claims (1)

  1. 입력되는 화상데이터를 일정시간 지연시키는 제 1지연소자(22)와, 상기 입력화상데이터 및 상기 제 1지연소자(22)에 의해 지연되는 데이터를 합산하여 일정치로 나눔처리하는 합산/나눔수단(24), 입력되는 마스킹신호를 일정시간 지연시키는 제 2지연소자(26), 상기 입력되는 마스킹신호 및 상기 제 2지연소자(26)로부터의 지연신호를 논리처리하는 제 1논리소자(28), 상기 제 1논리소자(28)로부터의 신호를 기초로 상기 합산/나눔수단(24)에서의 신호 및 상기 입력화상데이터중에서 어느 한 신호를 선택출력하는 제 1신호선택부(30), 상기 제 2지연소자(26)의 출력단에 접속되어 상기 제 2지연소자(26)로부터의 신호를 반전시키는 반전기(32), 상기 반전기(32)로부터의 신호를 기초로 상기 제 1지연소자(22)로부터의 신호 및 상기 제 1신호선택부(30)로부터의 신호중에서 어느 한 신호를 선택하여 메모리(16)로 인가하는 제 2신호선택부(34) 및, 상기 제 2지연소자(26)의 출력단에 접속되어 상기 제 2지연소자(26)로부터의 신호 및 메인클럭신호를 논리처리하여 기록클럭신호로서 상기 메모리(16)에 인가하는 제 2논리소자(36)를 포함하여 구성된 것을 특징으로 하는 비대칭화면보정에 따른 손실치 제어장치.
KR1019960032038A 1996-07-31 1996-07-31 비대칭화면보정에 따른 손실치 제어장치 KR100188205B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960032038A KR100188205B1 (ko) 1996-07-31 1996-07-31 비대칭화면보정에 따른 손실치 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960032038A KR100188205B1 (ko) 1996-07-31 1996-07-31 비대칭화면보정에 따른 손실치 제어장치

Publications (2)

Publication Number Publication Date
KR980013362A KR980013362A (ko) 1998-04-30
KR100188205B1 true KR100188205B1 (ko) 1999-06-01

Family

ID=19468473

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960032038A KR100188205B1 (ko) 1996-07-31 1996-07-31 비대칭화면보정에 따른 손실치 제어장치

Country Status (1)

Country Link
KR (1) KR100188205B1 (ko)

Also Published As

Publication number Publication date
KR980013362A (ko) 1998-04-30

Similar Documents

Publication Publication Date Title
KR100188218B1 (ko) 투사형 화상표시시스템의 비대칭화면 보정위치제어 방법
KR0173704B1 (ko) 투사형 화상표시시스템의 비대칭화면 보정장치
US6353435B2 (en) Liquid crystal display control apparatus and liquid crystal display apparatus
US4961071A (en) Apparatus for receipt and display of raster scan imagery signals in relocatable windows on a video monitor
KR100244225B1 (ko) 디티브이의 입력 영상 변환장치
US5752758A (en) Method for pre-compensating an asymmetrical picture in a projection system for displaying a picture
US6084568A (en) System and methods for both 2-tap and 3-tap flicker filtering of non-interlaced computer graphics to interlaced lines for television display
US5548307A (en) Horizontal position compensation circuit
US7236206B2 (en) Interpolation method for a video signal, and display device with function of interpolation for a video signal
KR100188205B1 (ko) 비대칭화면보정에 따른 손실치 제어장치
US4571631A (en) CIG Distortion correction with delay lines
KR100188215B1 (ko) 투사형 화상표시시스템의 비대칭화면 보정제어방법
KR100188219B1 (ko) 투사형 화상표시시스템의 비대칭화면 보정 제어 방법
KR0159426B1 (ko) 투사형 화상표시시스템의 화면비대칭 보정장치
KR100192948B1 (ko) 투사형 화상표시시스템의 수평왜곡보정장치
JP3269389B2 (ja) 表示装置
JPH04349492A (ja) マルチ映像表示システム
KR100188200B1 (ko) 투사형 화상표시 시스템의 비대칭화면 보정장치
KR100192949B1 (ko) 투사형 화상표시시스템의 순차주사변환장치
JP3523437B2 (ja) 画像処理装置
KR100188194B1 (ko) 투사형 화상표시 시스템의 비대칭화면 보정장치
KR960001739B1 (ko) 광 스크린의 화상 가변 표시장치
KR100203584B1 (ko) 프로젝터의 영상데이터처리장치
JPH11143442A (ja) 画像信号処理方法および画像信号処理装置
JPH099284A (ja) 表示制御装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20031230

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee