KR0177751B1 - 프로토콜을 이용한 수신 고유주소 인식방법 - Google Patents
프로토콜을 이용한 수신 고유주소 인식방법 Download PDFInfo
- Publication number
- KR0177751B1 KR0177751B1 KR1019950051963A KR19950051963A KR0177751B1 KR 0177751 B1 KR0177751 B1 KR 0177751B1 KR 1019950051963 A KR1019950051963 A KR 1019950051963A KR 19950051963 A KR19950051963 A KR 19950051963A KR 0177751 B1 KR0177751 B1 KR 0177751B1
- Authority
- KR
- South Korea
- Prior art keywords
- address
- mask register
- protocol
- unique
- unique address
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/18—Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
- G11C7/1009—Data masking during input/output
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/30—Definitions, standards or architectural aspects of layered protocol stacks
- H04L69/32—Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
- H04L69/322—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
- H04L69/324—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the data link layer [OSI layer 2], e.g. HDLC
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/10—Adaptations for transmission by electrical cable
- H04N7/102—Circuits therefor, e.g. noise reducers, equalisers, amplifiers
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Multimedia (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Communication Control (AREA)
Abstract
1. 청구범위에 기재된 발명이 속하는 기술 분야
본 발명은 케이블 텔레비젼의 컨버터 제어에 사용되는 프로토콜의 수신 고유 주소 인식방법에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제
주소 인식시간과 정보량을 줄이면서 다양하고 유동적인 그룹핑을 가능하게 하는 프로토콜을 이용한 수신 고유주소 인식방법을 제공함에 있다.
3. 발명의 해결방법의 요지
프로토콜을 이용한 수신 고유주소 인식방법에 있어서:상기 프로토콜의 수신단에 장소 어드레스와 마스크 레지스터 및 어드레스 데이타 레지스터를 구비하여 수신되는 주소를 바이트단위로 상기 장소 어드레스에 미리 설정된 주소와 비교하여 어드레스 매칭시키는 업 투 리시브 매칭과정과, 상기 매칭된 어드레스와 상기 마스크 레지스터에 미리 설정된 논리값의 고유주소를 마스킹하여 바이트 단위로 그룹핑하는 마스크 레지스터과정을 구비함을 특징으로 한다.
4. 발명의 중요한 용도
케이블 텔레비전의 컨버터 제어에 적합하게 사용된다.
Description
제1도는 종래 기술의 실시예에 따라 구성된 수신주소 인식회로도.
제2도는 본 발명에 따라 구성된 수신주소 인식회로도.
본 발명은 반도체 장치에 관한 것으로, 특히 케이블 텔레비전(CATV)의 컨버터 제어에 사용되는 HDLC프로토콜의 수신 고유주소 인식방법에 관한 것이다.
일반적으로, 수신 고유주소 인식회로에서 동일한 주소 영역의 그룹핑(Grouping)을 위하여 종래에는 마스크 레지스터(Mask Register)를 이용하는 방식과 UTR(Up-To Received) 매칭(Matching)방식을 각기 사용하였다.
상기 마스크 레지스터를 이용하는 방법은 HDLC 프로토콜의 수신단에 어드레스 데이터 레지스터와 어드레스 마스크 레지스터를 구비하여 수신되는 주소와 마스크 레지스터에 논리값 1로 설정된 비트의 고유주소를 비교하지 않음으로써 여러개의 주소영역을 그룹핑한다. 그러나, 이러한 방식은 송신되는 주소를 모두 수신한 후 미리 프로그램된 마스크 레지스터를 이용하여 그룹핑하여야만 된다.
상기 UTR 매칭방식은 수신되는 주소의 매 바이트마다 주소를 비교함으로써 그룹핑하고 싶은 상위 바이트만 송신하면 수신된 바이트가 매칭되고 이에의해 그 이하 바이트는 비교의 대상이 되지 않는다. 그러므로 주소인식시간도 줄이고 정보량도 줄일 수 있다. 그러나 이러한 방식은 미리 가입자의 어드레스를 그룹핑하여 놓지 않으면 다양한 그룹핑을 지원할 수 없다. UTR 매칭방식은 후술되는 제1도를 통하여 살펴볼 것이다. 또한 본 명세서에서는 4바이트 어드레스에 한정하여 설명할 것이다.
제1도는 종래의 기술인 UTR 매칭방식을 이용한 수신 주소인식 회로도이다.
제1도를 참조하여 수신 주소인식회로의 구성을 살펴보면, 리시브 어드레스(Received Address) RA가 인가되는 데이터라인 L1과, 인가되는 스테이션 어드레스(Station Address) SA를 바이트선택신호 BS에 응답하여 출력하는 제1선택부(10)와, 상기 제1선택부(10)의 출력신호와 상기 리시브 어드레스 RA가 인가되는 배타적 반전논리합(Exclusive NOR, 11)과, 상기 배타적 반전논리합(11)의 출력을 입력으로 하는 앤드게이트(12)와, 상기 리시브 어드레스 RA와 스테이션 어드레스 SA를 입력으로 하는 배타적 반전논리합(13)과, 상기 배타적 반전논리합(13)의 출력신호와 상기 앤드게이트(12)의 출력신호를 입력으로 하는 앤드게이트(14)와, 상기 앤드게이트들(12, 14)의 출력신호를 입력으로 하여 어드레스 확장신호 AE에 따라 어드레스 매칭신호 AM를 출력하는 제2선택부(15)로 이루어 진다.
상기 UTR 매칭방식은 최대 4바이트 어드레스를 억세스(Access)할 수 있으며, 바이트 단위로 어드레스 매칭을 수행한다. 4바이트 모두를 전송하지 않았을 경우 수신된 어드레스만 가지고 주소를 인식하며, 수신된 주소 이하의 모든 장소(Station)에서 어드레스 매칭 AM이 발생한다. 이에 불필요한 주소 인식시간이 소요되며, 또한 유동적인 그룹핑을 할 수 없게 된다.
따라서, 본 발명의 목적은 주소 인식시간과 정보량을 줄이면서 다양하고 유동적인 그룹핑을 가능하게 하는 프로토콜을 이용한 수신 고유주소 인식방법을 제공함에 있다.
본 발명의 다른 목적은 마스크 레지스터 방법과 업 투 리시브 매칭방법을 동시에 구현하여 유동적인 그룹핑을 제공할 수 있는 프로토콜을 이용한 수신 고유주소 인식방법을 제공함에 있다.
상기한 목적들을 달성하기 위한 본 발명의 기술적 사상에 따르면 프로토콜을 이용한 수신 고유주소 인식방법에 있어서; 상기 프로토콜의 수신단에 장소 어드레스와 마스크 레지스터 및 어드레스 데이터 레지스터를 구비하여 수신되는 주소를 바이트단위로 상기 장소 어드레스에 미리 설정된 주소와 비교하여 어드레스 매칭시키는 업 투 리시브 매칭과정과, 상기 매칭된 어드레스와 상기 마스크 레지스터에 미리 설정된 논리값의 고유주소를 마스킹하여 바이트 단위로 그룹핑하는 마스크 레지스터과정을 구비함을 특징으로 한다.
이하 본 발명의 바람직한 실시예들의 상세한 설명이 첨부된 도면들을 참조하여 설명된다.
도면들중 동일한 구성요소 및 부분들은 가능한한 어느 곳에서든지 동일한 부호들을 나타내고 있음을 유의하여야 한다.
제2도는 본 발명에 따라 마스크 레지스터방식과 UTR 매칭방식을 이용하여 유동적인 그룹핑을 하기 위해 구성된 수신 주소인식 회로도이다.
제2도를 참조하여 수신 주소인식 회로의 구성을 살펴보면, 스테이션 어드레스 SA를 입력으로 하여 바이트선택신호 BS에 따라 출력하는 제1선택부(21)과, 마스크 레지스터 MR를 입력으로 하여 상기 바이트선택신호 BS에 따라 출력하는 제3선택부(22)와, 상기 데이터라인 L1에 인가되는 리시브 어드레스 RA와 상기 제1선택부(21)의 출력신호를 입력으로 하는 배타적 논리합(23)과, 상기 배타적 논리합(23)의 출력신호와 상기 제3선택부(22)의 출력신호를 입력으로 하는 오아게이트(24)와 상기 오아게이트(24)의 출력신호를 입력으로 하는 앤드게이트(25)와, 상기 리시브 어드레스 RA와 스테이션 어드레스 SA를 입력으로 하는 배타적 반전논리합(26)와, 상기 배타적 반전논리합(26)의 출력신호와 상기 마스크 레지스터 MR의 출력신호를 입력으로 하는 오아게이트(27)와, 상기 오아게이트(27)의 출력신호와 상기 앤드게이트(25)의 출력신호를 입력으로 하는 앤드게이트(28)와, 상기 앤드게이트(28)의 출력신호와 상기 앤드게이트(28)의 출력신호를 입력으로 하여 상기 어드레스 확장신호 AE에 따라 어드레스 매칭 신호 AM를 출력하는 제2선택부(29)로 이루어 진다.
동작을 살펴보면, 제1도에서 설명된 UTR방식에서 바이트 단위로 어드레스 매칭된 신호를 마스크 레지스터 MR의 데이터를 이용하여 마스킹(Masking)시켜서 바이트 단위별로도 어드레스를 그룹핑할 수 있도록 하였다. 즉, 마스크 레지스터 비트에 논리값 1로 설정된 비트의 어드레스를 비교하지 않는다.
따라서, 바이트 단위로 어드레스 매칭을 수행하면서도 마스크 레지스터를 이용하여 다양한 어드레스 그룹핑을 수행할 수 있다.
상기한 바와 같이 본 발명에 따르면, 주소 인식시간과 정보량을 줄이면서 다양하고 유동적인 그룹핑을 가능하게 하는 이점을 가진다. 또한 본 발명은 마스크 레지스터 방법과 업 투 리시브 매칭방법을 동시에 구현하여 유동적인 그룹핑을 제공할 수 있는 이점을 가진다.
상기한 본 발명은 도면을 중심으로 예를들어 한정되었지만, 그 동일한 것은 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 여러 가지 변화와 변형이 가능함이 본 분야의 숙련된 자에게 있어 명백할 것이다.
Claims (2)
- 프로토콜을 이용한 수신 고유주소 인식방법에 있어서; 상기 프로토콜의 수신단에 장소 어드레스와 마스크 레지스터 및 어드레스 데이타 레지스터를 구비하여 수신되는 주소를 바이트단위로 상기 장소 어드레스에 미리 설정된 주소와 비교하여 어드레스 매칭시키는 업 투 리시브 매칭과정과, 상기 매칭된 어드레스와 상기 마스크 레지스터에 미리 설정된 논리값의 고유주소를 마스킹하여 바이트 단위로 그룹핑하는 마스크 레지스터과정을 구비함을 특징으로 하는 프로토콜을 이용한 수신 고유주소 인식방법.
- 제1항에 있어서, 상기 마스크 레지스터의 고유주소가 논리값 1로 설정되어 있을 경우는 상기 매칭된 어드레스를 상기 고유주소와 비교하지 않음을 특징으로 하는 프로토콜을 이용한 수신 고유주소 인식방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950051963A KR0177751B1 (ko) | 1995-12-19 | 1995-12-19 | 프로토콜을 이용한 수신 고유주소 인식방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950051963A KR0177751B1 (ko) | 1995-12-19 | 1995-12-19 | 프로토콜을 이용한 수신 고유주소 인식방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970057765A KR970057765A (ko) | 1997-07-31 |
KR0177751B1 true KR0177751B1 (ko) | 1999-05-01 |
Family
ID=19441382
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950051963A KR0177751B1 (ko) | 1995-12-19 | 1995-12-19 | 프로토콜을 이용한 수신 고유주소 인식방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0177751B1 (ko) |
-
1995
- 1995-12-19 KR KR1019950051963A patent/KR0177751B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR970057765A (ko) | 1997-07-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0522764B1 (en) | Multiplexing scheme for modem control signals | |
US5649160A (en) | Noise reduction in integrated circuits and circuit assemblies | |
KR970072827A (ko) | 채널 번호를 수신된 데이터 패킷에 지정하는 방법 및 시스템 | |
US5537623A (en) | Multiple group address recognition | |
US6170032B1 (en) | Priority encoder circuit | |
KR930011966B1 (ko) | 다중 통신 장치 | |
KR0177751B1 (ko) | 프로토콜을 이용한 수신 고유주소 인식방법 | |
KR100360409B1 (ko) | 명령 및 어드레스 전용 스트로브 신호를 이용하는 반도체메모리장치 및 이의 명령 및 어드레스 입력방법 | |
KR19990022495A (ko) | 프로그램 가능한 구조를 사용한 고속 순환 용장 체크 시스템및 방법 | |
US3936601A (en) | Method and apparatus for altering the synchronous compare character in a digital data communication system | |
KR100225187B1 (ko) | 비트 필드 주변 장치 및 이 장치를 구비한 비트 필드 시스템 | |
US7099964B2 (en) | High speed processor | |
KR0137088Y1 (ko) | 통신장비 엔에이에스, 시이피티, 디에스 1간 라인신호 변환장치 | |
KR100292622B1 (ko) | 반도체 메모리 장치 및 그 신호 코딩 방법 | |
KR0143008B1 (ko) | 직렬데이타 통신에서의 어드레스 수신장치 | |
SU1434446A1 (ru) | Устройство дл вывода информации | |
KR940003616B1 (ko) | 입출력 데이타 인덱스 회로 | |
KR0151601B1 (ko) | 신호 서비스장치 내의 프로세서간 통신장치 | |
SU1399747A1 (ru) | Устройство дл сопр жени ЭВМ с внешними устройствами | |
KR920011072B1 (ko) | 국선가입자에 대한 사설교환기의 기능 서비스 방법 | |
KR0140760B1 (ko) | 전전자 교환기내 신호검출장치의 데이타 수신처리방법 | |
RU2173029C1 (ru) | Устройство для демультиплексирования | |
JPH06124257A (ja) | シリアル入出力制御回路 | |
JPS5932025A (ja) | 双方向バス拡張方式 | |
KR20000005295U (ko) | 디티엠에프를 이용한 원거리 컨트롤 시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20061030 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |