KR0172823B1 - 엠씨유 프로그램 데이타의 보호방법 - Google Patents
엠씨유 프로그램 데이타의 보호방법 Download PDFInfo
- Publication number
- KR0172823B1 KR0172823B1 KR1019950010118A KR19950010118A KR0172823B1 KR 0172823 B1 KR0172823 B1 KR 0172823B1 KR 1019950010118 A KR1019950010118 A KR 1019950010118A KR 19950010118 A KR19950010118 A KR 19950010118A KR 0172823 B1 KR0172823 B1 KR 0172823B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- mcu
- program data
- output
- internal rom
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/60—Protecting data
- G06F21/62—Protecting access to data via a platform, e.g. using keys or access control rules
- G06F21/6218—Protecting access to data via a platform, e.g. using keys or access control rules to a system of files or objects, e.g. local or distributed file system or database
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/60—Protecting data
- G06F21/602—Providing cryptographic facilities or services
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Bioethics (AREA)
- General Health & Medical Sciences (AREA)
- Computer Hardware Design (AREA)
- Health & Medical Sciences (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Databases & Information Systems (AREA)
- Microcomputers (AREA)
- Storage Device Security (AREA)
Abstract
본 발명은 MCU(Micro Computer)의 내부 프로그램 메모리에 관한 것으로, 특히 ROM데이타의 코딩 테스트시에 프로그램 데이타가 효율적으로 보호되도록 한 MCU프로그램 데이타의 보호방법에 관한 것이다.
상기와 같은 본 발명은 MCU 프로그램 데이타의 보호방법은 출력되는 내부 ROM데이타를 일정 규칙에 의해 스크램블링(Scrambling)하여 래치부를 거쳐 순차적으로 출력시키는 것을 특징으로 한다.
Description
제1도는 종래의 MCU출력수단부의 구성블럭도.
제2도는 본 발명의 MCU출력수단부의 구성블럭도.
제3도 (a)(b)는 본 발명의 MCU출력수단부의 동작타이밍도.
* 도면의 주요부분에 대한 부호의 설명
20 : 내부 ROM 21 : 센싱앰프
22 : 쉬프트 레지스터 23 : 인버터
24 : 래치부 25 : 데이타 출력버퍼
26 : 출력포트
본 발명은 MCU(Micro Computer)의 내부 프로그램 메모리에 관한 것으로, 특히 ROM데이타의 코딩판독 테스트시에 프로그램 데이타가 효율적으로 보호되도록 한 MCU프로그램 데이타의 보호방법에 관한 것이다.
이하, 첨부된 도면을 참고하여 종래의 MCU프로그램 메모리에 관하여 설명하면 다음과 같다.
제1도는 종래의 MCU출력수단부의 구성블럭도이다.
MCU의 프로그램 데이타 코딩판독에서 NOR타입 또는 NAND 타입으로 코딩된 내부 ROM데이타가 정확하게 코딩되었는지를 판독하기 위해 내부 ROM데이타를 읽어내는 테스트 과정을 거치게 된다.
먼저, 내부 ROM(1)의 코딩되어진 데이타를 제어신호()에 의해 일정 레벨값으로 출력하는 센싱앰프(2)와, 상기 센싱앰프(2)의 ROM데이타를 출력포트(Output Port)(4)로 저장 출력하는 데이타 출력버퍼(3)로 MCU출력수단부가 이루어진다.
상기와 같은 프로그램 데이타의 테스트 과정에서는 MCU내부 프로그램 데이타를 보호하기 위하여 테스트 모드 핀(Test Mode Pin)에 패스워드를 걸어주거나 테스트 모드에서 프로그램 데이타가 출력포트(4)로 출력되는 경로를 차단하는 방법을 쓰고 있다.
그러나 상기와 같은 종래의 MCU프로그램 데이타 보호방법에 있어서는 테스트 모드 핀의 패스워드가 유출되면 데이타를 보호할 수 없는 문제점이 있었다.
본 발명은 상기와 같은 종래 MCU프로그램 데이타 보호방법의 문제점을 해결하기 위하여 안출한 것으로써, 테스트 과정에서 출력되는 프로그램 데이타를 일정규칙을 갖는 데이타 변경회로를 이용하여 새로운 데이타로 변환 출력하여 프로그램 데이타가 효율적으로 보호되도록 한 MCU프로그램 데이타의 보호방법을 제공하는데 그 목적이 있다.
상기의 목적을 달성하기 위한 본 발명의 MCU프로그램 데이타의 보호방법은 M비트 MCU내부의 프로그램 데이타 코딩판독 테스트에 있어서, 출력되는 내부 ROM데이타를 쉬프트 클럭신호에 의해 쉬프트 레지스터에서 최상위 비트(MSB)를 인버젼하여 최하위 비트(LSB)로 쉬프트시켜 스크램블링한 후, 래치부를 거쳐 순차적으로 출력시키는 것을 특징으로 한다.
이하, 첨부된 도면을 참고하여 본 발명의 MCU프로그램데이타의 보호방법에 대하여 상세히 설명하면 다음과 같다.
제1도는 본 발명의 MCU출력수단부의 구성블럭도이고, 제3도 (a)(b)는 본 발명의 MCU출력수단부의 동작타이밍도이다.
먼저, 본 발명의 MCU프로그램 데이타의 보호장치의 구성은 MCU내부 ROM(20)의 데이타를 센싱하여 일정 레벨값으로 제어신호()에 의해 출력하는 센싱앰프(21)와, 상기 센싱앰프(21)에서 로딩되는 내부 ROM데이타를 입력되는 쉬프트 클럭에 의해 MSB를 인버터(23)를 거쳐 인버젼하여 LSB로 쉬프트하여 출력하는 쉬프트 레지스터(22)와, 상기 쉬프트 되어진 내부 ROM데이타를 제어신호()에 의해 래치출력하는 래치부(24)와, 상기 래치부(24)의 출력 데이타를 출력포트(26)로 순차적으로 저장 출력하는 데이타 출력버퍼(25)로 이루어진다.
상기와 같이 이루어진 본 발명의 MCU프로그램 데이타 보호장치는 M bit MCU 내부의 프로그램 데이타 코딩판독 테스트시에 출력되는 내부 ROM데이타를 스크램블링(Scrambling)하여 출력하게 된다.
스크램블링 방법은 제어신호()에 의해 센싱앰프에서 로딩되는 내부 ROM데이타를 시프트 클럭에 의해 시프트 레지스터(22)에서 MSB를 인버젼하여 1에서 M-1회 까지 선택적으로 LSB로 쉬프트 시켜 출력하는 것으로 이루어진다.
즉, 내부 ROM데이타가 센싱앰프(21)의 제어신호()에 의해 M bit 쉬프트 레지스터(22)에 로딩되고, 제3도 (a)(b)에서와 같은 쉬프트 클럭에 의해 쉬프트 레지스터(22)에 로딩된 M bit데이타가 1회 좌로 쉬프트된다.
이때, 쉬프트 레지스터(22)의 MSB가 인버터(23)를 거쳐 LSB로 로딩된다.
상기와 같이 1회 좌로 쉬프트가 완료된 데이타는 처음 쉬프트 레지스터(22)에 로딩된 데이타와는 다른값이 된다.
예를 들어, 제3도 (a)와 같이, 1회 쉬프트 하는 경우, 내부 ROM데이타가 53h라고 하면, 쉬프트가 완료된 데이타는 A7h로 바뀌게 된다.
쉬프트가 완료된 데이타는 제3도에서와 같이, 제어신호()에 의해 M bit의 래치부(24)에 래치되게 된다.
래치부(24)에 래치된 데이타는 데이타 출력버퍼(25)를 거쳐 출력포트(26)로 출력된다.
내부 ROM데이타가 센싱앰프(21)의 제어신호()에 의해 계속 출력되면 쉬프트가 완료된 데이타와 래치부(24)의 출력 데이타는 다르게 된다.
예를 들어, 제3도 (a)에서와 같이, 1회 쉬프트하는 경우, 내부 ROM데이타 53h, 97h가 계속해서 출력되면, 먼저 53h를 쉬프트 시킨 데이타 A7h를 제어신호()에 의해 래치부(24)에 래치시킨다.
이때, 동시에 제어신호()에 의해 다른 데이타 97h가 쉬프트 레지스터(22)에 인가된다.
이후, 쉬프트 클럭에 의해 2Eh로 바뀐다.
이때, 쉬프트 레지스터(22)의 데이타는 2Eh가 되고, 래치부(24)의 출력 데이타는 그전 데이타 A7h가 실려 있다.
상기와 같이, 순차적으로 데이타가 변경되어 출력포트(26)로 출력되게 된다.
상기와 같은 본 발명의 MCU프로그램데이타 보호방법은 내부 ROM데이타의 테스트시에 데이타 변경회로에 의해 원래의 데이타가 스크램블링되어 상이하게 바뀌어 출력되므로 보다 효율적으로 내부 ROM데이타를 보호하는 효과가 있다.
Claims (2)
- M비트 MCU내부의 프로그램 데이타 코딩판독 테스트에 있어서, 출력되는 내부 ROM데이타를 쉬프트 클럭신호에 의해 쉬프트 레지스터에서 최상위 비트(MSB)를 인버젼하여 최하위 비트(LSB)로 쉬프트시켜 스크램블링한 후, 래치부를 거쳐 순차적으로 출력시키는 것을 특징으로 하는 MCU프로그램 데이타의 보호방법.
- 제1항에 있어서, 상기 M비트 MCU내부의 프로그램 데이타 코딩판독 테스트시에 쉬프트 동작은 1에서부터 M-1회까지 선택적으로 이루어지는 것을 특징으로 하는 MCU프로그램 데이타의 보호방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950010118A KR0172823B1 (ko) | 1995-04-27 | 1995-04-27 | 엠씨유 프로그램 데이타의 보호방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950010118A KR0172823B1 (ko) | 1995-04-27 | 1995-04-27 | 엠씨유 프로그램 데이타의 보호방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960038623A KR960038623A (ko) | 1996-11-21 |
KR0172823B1 true KR0172823B1 (ko) | 1999-03-30 |
Family
ID=19413109
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950010118A KR0172823B1 (ko) | 1995-04-27 | 1995-04-27 | 엠씨유 프로그램 데이타의 보호방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0172823B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100468615B1 (ko) * | 2002-04-02 | 2005-01-31 | 매그나칩 반도체 유한회사 | 내부 프로그램 코드 보호 장치 |
-
1995
- 1995-04-27 KR KR1019950010118A patent/KR0172823B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100468615B1 (ko) * | 2002-04-02 | 2005-01-31 | 매그나칩 반도체 유한회사 | 내부 프로그램 코드 보호 장치 |
Also Published As
Publication number | Publication date |
---|---|
KR960038623A (ko) | 1996-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100301265B1 (ko) | 반도체프로그램가능논리회로용데이터보안장치 | |
US4120030A (en) | Computer software security system | |
KR101079310B1 (ko) | 반도체 집적회로와 그 시험방법 | |
US7962965B2 (en) | Semiconductor device having power consumption analysis preventing function | |
JPH06244684A (ja) | 擬似乱数列の発生方法および回路装置 | |
KR0172823B1 (ko) | 엠씨유 프로그램 데이타의 보호방법 | |
US5062075A (en) | Microcomputer having security memory using test and destruction routines | |
Zorian et al. | An effective BIST scheme for ring-address type FIFOs | |
KR100188147B1 (ko) | 주기적 여유 코드를 이용한 오류검출회로 | |
US7426276B2 (en) | Method for the secured transfer of data | |
US5357236A (en) | Parallelized difference flag logic | |
US7116783B2 (en) | Non-deterministic method for secured data transfer | |
US8359478B2 (en) | Protection of a static datum in an integrated circuit | |
US5091910A (en) | Information processing device | |
CN100561443C (zh) | 用于对集成电路中的单元内容进行加扰的方法及装置 | |
JPH07219852A (ja) | 半導体メモリ装置 | |
JPS62236054A (ja) | 半導体記憶装置 | |
KR200312371Y1 (ko) | 불휘발성 메모리의 프로그램 프로텍션장치 | |
SU697997A1 (ru) | Операционное устройство | |
JPH08129510A (ja) | メモリデータ訂正装置 | |
KR950003384Y1 (ko) | 소프트 웨어 보호장치 | |
JPH02212952A (ja) | メモリアクセス制御方式 | |
JP2000163319A (ja) | 電子情報記憶方法及び電子情報記憶装置 | |
JPS60230239A (ja) | マイクロプログラム制御装置 | |
JPH05189955A (ja) | Fifoメモリ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050923 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |