KR0164127B1 - 클럭 동기 유지 장치 - Google Patents

클럭 동기 유지 장치 Download PDF

Info

Publication number
KR0164127B1
KR0164127B1 KR1019950021671A KR19950021671A KR0164127B1 KR 0164127 B1 KR0164127 B1 KR 0164127B1 KR 1019950021671 A KR1019950021671 A KR 1019950021671A KR 19950021671 A KR19950021671 A KR 19950021671A KR 0164127 B1 KR0164127 B1 KR 0164127B1
Authority
KR
South Korea
Prior art keywords
signal
clock
output
outputting
holdover
Prior art date
Application number
KR1019950021671A
Other languages
English (en)
Other versions
KR970009361A (ko
Inventor
조재일
이찬구
강성수
Original Assignee
양승택
한국전자통신연구원
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원, 이준, 한국전기통신공사 filed Critical 양승택
Priority to KR1019950021671A priority Critical patent/KR0164127B1/ko
Publication of KR970009361A publication Critical patent/KR970009361A/ko
Application granted granted Critical
Publication of KR0164127B1 publication Critical patent/KR0164127B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • H04N7/102Circuits therefor, e.g. noise reducers, equalisers, amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 광 케이블티브이(CATV) 망에서 중심국과 분배센터간 클럭 동기 손실시 분배센터의 클럭 동기 유지 장치에 관한 것으로, 분배센터내의 클럭 동기 유지 장치에 클럭 홀드오버 기능을 두어 중심국에 존재하는 동기장치의 클럭원인 DS3 신호가 분배센터로 전송되는 과정에서 손실될 경우에도 분배센터 및 가입자 장치에 홀드오버 클럭을 공급하는 클럭 동기 유지 장치를 제공하기 위하여, 클럭 신호(CLK45M)나 종속신호 손실신호를 출력하는 종속신호 수신수단(610,620); 종속신호 손실신호를 수신하여 클럭선택 제어신호나 홀드오버 제어신호를 출력하는 클럭절체 제어수단(640); 클럭 신호(CLK45M)와 클럭 선택 제어 신호를 입력받아 정상적인 신호만을 선택하여 출력하는 종속클럭 선택수단(630); 및 상기 클럭 신호(45MCLK)나 홀드오버된 클럭 신호(45MCLK)를 출력하는 홀드오버 및 PLL수단(650)을 구비하여 가입자 경보 및 유지보수 데이타의 손실을 막을 수 있는 효과가 있다.

Description

클럭 동기 유지 장치
제1도는 광 CATV 동기망의 구성도.
제2도는 중심국에 위치하는 동기장치의 블럭 구성도.
제3도는 본 발명에 따른 분배센터의 클럭 동기 유지 장치의 구성도.
제4도는 본 발명에 따른 45M 홀드오버 및 PLL부의 구성도.
* 도면의 주요부분에 대한 부호의 설명
100 : 중심국 200 : 분배센터
300 : 가입자 400 : 헤드엔드
610,620 : 종속신호 수신부 630 : 종속클럭 선택부
640 : 클럭절체 제어부 650 : 45M 홀드오버 및 PLL부
660 : 155M PLL부 670 : 4M PLL부
710 : 기준클럭 분주기 720 : 위상 비교기
730 : 저역통과 필터 740 : A/D 변환기
750 : 래치부 760 : D/A 변환부
770 : 전압제어 발진기 780 : 루프클럭 발생기
본 발명은 광 케이블티브이(CATV) 망에서 중심국과 분배센터간 클럭 동기 손실시 분배센터의 클럭 동기 유지 장치에 관한 것으로, 특히 광 케이블티브이(CATV) 시스템의 중심국의 동기장치에서 출력된 DS3 신호가 분배센터로 전송되는 과정에서 손실될 때 분배센터 및 가입자장치의 클럭 동기가 무너지게 되어 데이타의 손실이 일어나는 것을 방지하기 위한 분배센터의 클럭 동기 유지 장치에 관한 것이다.
광 케이블티브이(CATV) 시스템은 헤드엔드, 중심국, 분배센터 및 가입자 장치의 노드로 구성되며, 각 노드에는 디지틀 데이타의 전송시 전송에러를 줄이기 위하여 동기신호에 동기된 클럭을 생성하여 공급하여야 한다.
그러나, 종래에는 광 케이블티브이(CATV) 시스템에서 시스템 기준클럭을 발생시키는 중심국의 동기장치 출력이 분배센터에 공급되지 못하면 분배센터는 물론 모든 가입자내의 동기 클럭이 상실되어 가입자 경보 신호 및 유지보수 데이타가 손실되는 문제점이 있었다.
상기 종래기술의 문제점을 해결하기 위하여 안출된 본 발명은, 분배센터내의 클럭 동기 유지 장치에 클럭 홀드오버 기능을 두어 중심국에 존재하는 동기장치의 클럭원인 DS3 신호가 분배센터로 전송되는 과정에서 손실될 경우에도 분배센터 및 가입자 장치에 홀드오버 클럭을 공급하여 가입자 경보 및 유지보수용 데이터의 손실을 막기 위한 클럭 동기 유지 장치를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은, 중심국으로부터의 출력신호(DS3)가 정상적으로 수신되면 클럭 신호(CLK45M)를 출력하고, 상기 중심국으로부터의 출력 신호(DS3)가 손실되면 종속신호 손실신호를 출력하는 종속신호 수신수단; 상기 종속신호 수신수단으로부터 종속신호 손실신호를 수신하여 정상적인 클럭 신호를 선택하기 위한 클럭선택 제어신호를 출력하거나, 상기 중심국의 출력 신호(DS3)가 모두 손실된 경우에는 홀드오버 제어신호를 출력하는 클럭절체 제어수단;상기 종속신호 수신수단으로부터 클럭 신호(CLK45M)를 수신하고, 상기 클럭절체 제어수단으로부터 클럭선택 제어신호를 입력받아 정상적인 신호만을 선택하여 출력하는 종속클럭 선택수단; 및 상기 종속클럭 선택수단으로부터 정상적인 클럭 신호(CLK45M)가 수신되면 상기 클럭 신호(45MCLK)를 출력하고, 상기 클럭절체 제어수단으로부터 홀드오버 제어신호를 입력받으면 정상적인 클럭이 입력된 시점에 저장된 정상적인 클럭 신호(45MCLK)를 출력하는 홀드오버 및 PLL수단을 구비하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 일실시예를 상세히 설명한다.
제1도는 광 케이블티브이(CATV) 동기망의 구성도로서, 100은 중심국, 200은 분배센터, 300은 가입자 장치, 400은 헤드엔드를 각각 나타낸다.
광 케이블티브이(CATV)망의 시스템 기준클럭을 공급하는 동기장치(110)는 중심국(100)에 존재하며, 계층 3 이상의 전화국(120)내 디지틀 클럭공급장치(DOTS)(121)로부터 PCM장치(122)를 통하여 선로부호화된 E1 신호(2.048Mb/s)를 수신하여 광 케이블티브이(CATV)망의 시스템 기준클럭인 155.520MHz 클럭을 발생시키고, 이를 이용하여 44.736MHz 클럭을 만들어 B3ZS 선로부호화된 DS3 신호를 생성시켜 동기 클럭원으로 분배센터(200) 및 헤드엔드(400)로 광전송장치(130)를 통하여 각각 전송한다. 분배센터(200)에서는 클럭 동기 유지 장치(220)가 광전송장치(210)를 통하여 B3ZS 선로부호화된 DS3 신호를 수신하여 이로부터 44.736MHz 클럭을 추출하여 시스템 클럭인 155.520MHz 및 4.096MHz 클럭을 발생하여 분배시킨다. 헤드엔드(400)에서는 비디오/오디오 엔코더(420)에 광전송장치(410)를 통하여 B3ZS 선로부호화된 DS3 신호를 입력하여 이로부터 44.736MHz 클럭을 추출하여 사용한다. 가입자 장치(300)에서는 댁내 PLL(Phase Looked Loop)부(320)가 155M 다중장치(310)의 광수신기로 부터 복구된 155.520MHz 클럭을 수신하여 가입자 단말장치내에서 필요한 44.736MHz 및 4.096MHz 클럭을 생성시켜 공급한다.
제2도는 중심국내에 위치하는 동기장치의 블록 구성도로서, 510,520은 표준신호 수신부, 530,540은 시스템클럭 발생부, 550,560은 종속클럭 발생부, 570,580은 종속신호 발생부를 각각 나타낸다.
동기장치의 입력 표준 신호는 기존 계층 3 이상의 전화국 내 클럭 공급장치(DOTS:Digital Office Timing Supply)출력인 2.048Mb/s(E1)신호이며, 표준신호 수신부(510,520)는 주 신호(E1-A)와 예비 신호(E1-B)를 수신하여 2.048MHz의 클럭을 추출하게 된다. 시스템 클럭 발생부(530,540)에서는DP-PLL(Digital Processing-Phase Locked Loop)방식과 항온조 전압제어 발진기 (OVCXO:Ovenized Voltage Controlled Oscillator)를 사용하여, 표준신호 수신부(510,520)의 출력에 동기된 케이블티브이(CATV)망 시스템 기준클럭인 155.520MHz의 CLK155M-A, CLK155M-B를 발생시키고, 종속클럭 발생부(550,560)가 이 클럭을 이용하여 44.736MHz 클럭인 HCLK45M-A, HCLK45M-B 를 생성시킨다. 그리고, 종속신호 발생부(570,580)에서 이 클럭을 사용하여 B3ZS 신호인 출력신호 ODS3-A, ODS3-B로 코딩시켜 광전송장치(130)에 공급하여 각 노드에서의 시스템 동기 클럭원으로 사용하게 된다. 중심국(100)내의 동기장치(110)는 안정성을 높히기 위해 표준신호 수신부(510,520), 시스템클럭 발생부(530,540), 종속클럭 발생부(550,560) 및 종속신호 발생부(570,580)가 모두 이중화로 구성되어 있다.
제3도는 본 발명에 따른 분배센터내의 클럭 동기 유지 장치의 구성도로서, 610,620은 상기 중심국(100)으로부터 클럭 동기원인 DS3 신호를 입력받아 45M 클럭신호 및 종속신호 손실신호를 출력하는 종속신호 수신부, 630은 상기 종속신호 수신부(610,620)로부터 45M 클럭을 수신하여 클럭절체 제어부(640)의 클럭 선택 제어 신호에 따라 정상인 클럭을 선택하여 출력하는 종속클럭 선택부, 640는 상기 종속신호 수신부(610,620)로부터 종속신호 손실신호를 입력받아 정상인 클럭을 선택하기 위한 제어 신호를 종속클럭 선택부(630)로 출력하거나, 입력된 두개 신호가 모두 비정상인 경우 홀드오버된 데이타를 출력하기 위한 홀드오버 제어신호를 출력하는 클럭절체 제어부, 650는 종속클럭 선택부(630)로부터 45M 클럭 신호를 입력받아 출력하거나 클럭절체 제어부(640)로부터 홀드오버 제어신호를 입력받으면 직전의 45MCLK를 계속 홀드하는 45M 홀드오버 및 PLL부, 660은 45M 홀드오버 및 PLL부(650)의 출력을 입력받아 155M 클럭을 공급하는 155M PLL부, 670은 45M 홀드오버 및 PLL부(650)의 출력을 입력받아 4M 클럭을 출력하는 4M PLL부를 각각 나타낸다.
본 발명에 따른 클럭 동기 유지 장치의 동작을 살펴보면, 종속신호 수신부(610,620)는 광전송장치(130,210)를 통하여 종속신호 발생부(570,580)로부터 B3ZS 입력신호인 IDS3-A, IDS3-B가 정상적으로 수신되면 CLK45M-A, CLK45M-B를 종속클럭 선택부(630)로 출력하고, 종속신호 손실신호 DC-A, DC-B 클럭절체 제어부(640)로 보내게 된다. 또한, DS3 신호를 광전송장치(210)로부터 수신하여 수신신호중 1개가 손실된 경우에 종속신호 수신부(610,620)는 종속신호 손실신호를 클럭절체 제어부(640)에 출력하여 클럭절체 제어부(640)로 하여금 정상적인 클럭 신호를 선택하기 위한 제어신호를 출력하게 한다. 또한, 클럭절체 제어부(640)가 두개의 종속신호 수신부(610,620)로부터 수신된 2개의 DS3 신호 모두가 손실된 종속신호 손실신호 DC-A, DC-B를 입력 받으면 홀드오버 제어신호(HC)를 45M 홀드오버 및 PLL부(650)에 출력하게 된다. 종속클럭 선택부(630)는 종속신호 수신부(610,620)로부터 수신된 45M 클럭을 클럭절체 제어부(640)의 클럭 선택 제어 신호에 의해 정상적인 신호 1개만을 선택하여 45M 홀드오버 및 PLL부(650)에 출력하고, 45M 홀드오버 및 PLL부(650)는 홀드오버 제어신호가 로우인 경우 즉 두 개의 DS3신호중 1개가 정상으로 수신된 경우에는 종속클럭 선택부(630)의 출력신호(CLK45M)에 동기된 45MCLK 클럭신호를 155M PLL부(660) 및 45M PLL부(670)에 출력하게 되며, 홀드오버 제어신호가 하이인 경우, 즉, 두개의 DS3 신호가 모두 손실된 경우(CLK45M 손실)는 저장된 손실 직전의 정상적인 45MCLK 클럭신호를 홀드오버 제어신호(HC)에 의해 인에이블시켜 출력되게 하여 155M PLL부(660) 및 4M PLL부(670)에 공급하게 된다.
제4도는 본 발명에 따른 45M 홀드오버 및 PLL부의 구성도로서, 710은 입력된 클럭 신호(CLK45M)를 분주하여 출력하는 기준클럭 분주부, 720은 상기 기준클럭 분주부(710)의 출력을 루프백된 클럭신호와 비교하여 출력하는 위상비교기, 730은 상기 위상비교기(720)의 출력을 필터링하는 저역통과 필터, 740은 상기 저역통과 필러(730)의 출력을 디지털 신호로 변환하는 A/D변환기, 750은 상기 A/D변환기(740)의 출력을 홀드오버 제어신호(HC)가 로우시점에 래치하여 홀드오버 제어신호가 하이시점에 출력하는 래치부, 760은 상기 래치부(750)의 출력을 아날로그 신호로 변환하여 출력하는 D/A변환기, 770은 정상/비정상 선택부(790)의 출력을 입력받아 클럭 신호(45MCLK)를 출력하는 전압제어 발진기, 780은 상기 전압제어 발진기(770)의 출력을 입력받아 루프백 클럭신호를 상기 위상비교기(720)에 출력하는 루프백클럭 발생기, 790은 홀드오버 제어신호가 '로우'이면 상기 저역통과 필터(730)의 출력신호를 선택하여 출력하고, 클럭신호가 손실되어 홀드오버 제어신호가 하이이면 상기 D/A변환기(760)의 출력을 선택하여 출력하는 정상/비정상 선택부를 각각 나타낸다.
그 동작을 살펴보면, A/D 변환기(740), 래치부(750), D/A 변환기(760), 정상/비정상 선택부(790)를 제외하면 일반 PLL회로와 동일한 것이 된다. 홀드오버 제어 신호가 로우인 경우에는 기준클럭 분주기(710)에서 CLK45M 클럭신호를 수신 분주하여 위상 비교기(720)와 저역통과 필터(730)를 통하여 홀드오버 제어 신호에 의해 제어되는 정상/비정상 선택부(790)의 정상 경로를 통해 전압제어 발진기(770)에 공급되어 45MCLK 클럭신호가 출력된다. 이때, 저역 통과 필터(730)를 통하여 출력되는 아날로그 전압값을 A/D 변환기(740)에 의해 디지틀화하여 이 값을 홀드오버 제어 신호가 로우일 때 래치부(750)에서 래치하여 저장하며, 클럭이 손실되어 홀드오버 제어 신호 하이가 입력되면 래치부(750)에 저장된 디지틀 값은 인에비블 되어 D/A변환기(760)에 의해 아날로그 값으로 바뀌어 홀드오버 제어 신호에 의해 제어되는 정상/비정상 선택부(790)의 비정상 경로를 통해 전압제어 발진기에 공급된다. 이렇게 하여 CLK45M가 존재하지 않아도 바로 이전의 값으로 저장된 45MCLK 클럭신호가 출력되게 된다.
상기와 같은 본 발명은 분배센터내의 클럭 동기 유지 장치에 클럭 홀드오버 기능을 두어 중심국에 존재하는 동기장치의 클럭원인 DS3 출력신호가 분배센터로 전송되는 과정에서 손실될 경우에도 분배센터 및 가입자 장치내 홀드오버 클럭을 공급하여 가입자 경보 및 유지보수 데이타의 손실을 막을 수 있는 효과가 있다.

Claims (4)

  1. 중심국(100)으로부터의 출력 신호(DS3)가 정상적으로 수신되면 클럭 신호(CLK45M)를 출력하고, 상기 중심국(100)으로부터의 출력신호(DS3)가 손실되면 종속신호 손실신호를 출력하는 종속신호 수신수단(610,620); 상기 종속신호 수신수단(610,620)으로부터 종속신호 손실신호를 수신하여 정상적인 클럭 신호를 선택하기 위한 클럭 선택 제어 신호를 출력하거나, 상기 중심국의 출력 신호(DS3)가 모두 손실된 경우에는 홀드오버 제어신호를 출력하는 클럭절체 제어수단(640); 상기 종속신호 수신수단(610,620)으로부터 클럭 신호(CLK45M)를 수신하고, 상기 클럭절체 제어수단(640)으로부터 클럭 선택 제어신호를 입력받아 정상적인 신호만을 선택하여 출력하는 종속클럭 선택수단(630); 및 상기 종속클럭 선택수단(630)으로부터 정상적인 클럭 신호(CLK45M)가 수신되면 상기 클럭 신호(45MCLK)를 출력하고, 상기 클럭절체 제어수단(640)으로부터 홀드오버 제어신호를 입력받으면 정상적인 클럭이 입력된 시점에 저장된 정상적인 클럭 신호(45MCLK)를 출력하는 홀드오버 및 PLL수단(650)을 구비하는 것을 특징으로 하는 클럭 동기 유지 장치.
  2. 제1항에 있어서, 상기 홀드오버 및 PLL수단(650)으로부터 클럭 신호(45MCLK)를 입력받아 155MCLK 동기클럭을 출력하는 155M PLL수단(660); 및 상기 홀드오버 및 PLL수단(650)으로부터 클럭 신호(45MCLK)를 입력받아 4MCLK 동기클럭을 출력하는 4M PLL수단(670)을 더 구비하는 것을 특징으로 하는 클럭 동기 유지 장치.
  3. 제1항 또는 제2항에 있엇, 상기 종속신호 수신수단(610)은, 이중화로 구성된 것임을 특징으로 하는 클럭 동기 유지 장치.
  4. 제1항에 있어서, 상기 홀드오버 및 PLL수단(650)은, 입력된 클럭 신호(CLK45M)를 분주하여 출력하는 기준클럭 분주수단(710); 상기 기준클럭 분주수단(710)의 출력을 루프백된 클럭신호와 비교하여 출력하는 위상비교수단(720); 상기 위상비교수단(720)의 출력을 필터링하는 저역통과 필터링수단(730);상기 저역통과 필터링수단(730)의 출력을 디지털 신호로 변환하는 A/D변환수단(740); 상기 A/D변환수단(740)의 출력을 홀드오버 제어신호(HC)가 로우 시점에 래치하여 홀드오버 제어신호가 하이시점에 출력하는 래치수단(750); 상기 래치수단(750)의 출력을 아날로그 신호로 변환하여 출력하는 D/A변환수단(760); 홀드오버 제어신호가 '로우'이면 상기 저역통과 필터링수단(730)의 출력신호를 선택하여 출력하고, 클럭신호가 손실되어 홀드오버 제어신호가 하이이면 상기 D/A변환수단(760)의 출력을 선택하여 출력하는 정상/비정상 선택수단(790); 상기 정상/비정상 선택수단(790)의 출력을 입력받아 클럭 신호(45MCLK)를 출력하는 전압제어 발진수단(770); 및 상기 전압제어 발진수단(770)의 출력을 입력받아 루프백 클럭신호를 상기 위상비교수단(720)에 출력하는 루프백클럭 발생수단(780)을 구비하는 것을 특징으로 하는 클럭 동기 유지 장치.
KR1019950021671A 1995-07-21 1995-07-21 클럭 동기 유지 장치 KR0164127B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950021671A KR0164127B1 (ko) 1995-07-21 1995-07-21 클럭 동기 유지 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950021671A KR0164127B1 (ko) 1995-07-21 1995-07-21 클럭 동기 유지 장치

Publications (2)

Publication Number Publication Date
KR970009361A KR970009361A (ko) 1997-02-24
KR0164127B1 true KR0164127B1 (ko) 1999-01-15

Family

ID=19421273

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950021671A KR0164127B1 (ko) 1995-07-21 1995-07-21 클럭 동기 유지 장치

Country Status (1)

Country Link
KR (1) KR0164127B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100338729B1 (ko) * 1998-07-25 2002-07-18 윤종용 Adsl통신망에서단말에망동기신호를제공하기위한장치

Also Published As

Publication number Publication date
KR970009361A (ko) 1997-02-24

Similar Documents

Publication Publication Date Title
ES2335868T3 (es) Sistema y metodo para sincronizar relojes de telecomunicaciones en un red de acceso optica pasiva basada en internet.
US4845709A (en) Data transfer control system
US7020401B2 (en) Transponder and wavelength division-multiplexing optical transmission equipment
US6618455B1 (en) Clock management method and transmission apparatus for synchronous network system
US4862457A (en) Radio transmission system having simplified error coding circuitry and fast channel switching
US6411633B1 (en) Synchronous digital communications system and control installation
EP0445806B1 (en) Frame synchronization dependent type bit synchronization extraction circuit
JP2007243796A (ja) マルチレートponシステムとこれに使用する端末装置
US4330854A (en) Apparatus for generating an exchange pulse train for use in a telecommunications system
US6144674A (en) Hitless clock recovery in ATM networks
KR0164127B1 (ko) 클럭 동기 유지 장치
US6509769B2 (en) Clock signal generator/converter device
JP2007235371A (ja) Ponシステムに使用する端末装置とその送信タイミングの制御方法
JP2007300445A (ja) マルチレートponシステムに使用可能な局側装置及び端末装置、並びに、同システムにおける網同期方法
KR0135220B1 (ko) 광케이블 티.브이.(catv) 망의 분배 센터내 클럭 절체를 위한 동기 및 클럭 발생 장치
EP1340330B1 (en) An arrangement and method for transmitting data over a tdm bus
KR970009678B1 (ko) 클럭 및 데이타 복구 장치
US8436938B1 (en) Device and method for receiving data transmitted by means of an asynchronous data transmission technique
KR19990005630A (ko) 다양한 망동기 클럭 발생장치
KR940006744B1 (ko) 전전자 교환기의 동기 클럭 분배 장치
KR100491113B1 (ko) 지피에스 신호를 이용한 비대칭 디지털 가입자선 시스템과그 시스템의 클럭 및 디시에스 신호 공급 장치
JP2715886B2 (ja) 通信装置
KR100228020B1 (ko) 파생 클럭 발생기능을 갖는 동기식 광전송 시스템의 클럭 발생장치
KR950003654B1 (ko) 전송장치의 상호 종속동기 회로
KR0176081B1 (ko) 광 케이블 티비 시스템의 분배 스위치 망에서 비디오 데이타의 지터 흡수 및 비디오 신호 송신 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030901

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee