KR0155710B1 - 발광 다이오드 디스플레이 장치 - Google Patents

발광 다이오드 디스플레이 장치 Download PDF

Info

Publication number
KR0155710B1
KR0155710B1 KR1019920020473A KR920020473A KR0155710B1 KR 0155710 B1 KR0155710 B1 KR 0155710B1 KR 1019920020473 A KR1019920020473 A KR 1019920020473A KR 920020473 A KR920020473 A KR 920020473A KR 0155710 B1 KR0155710 B1 KR 0155710B1
Authority
KR
South Korea
Prior art keywords
data
latch
microcomputer
input data
input
Prior art date
Application number
KR1019920020473A
Other languages
English (en)
Other versions
KR940009919A (ko
Inventor
김영선
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019920020473A priority Critical patent/KR0155710B1/ko
Publication of KR940009919A publication Critical patent/KR940009919A/ko
Application granted granted Critical
Publication of KR0155710B1 publication Critical patent/KR0155710B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/04Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions
    • G09G3/06Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources
    • G09G3/08Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources using incandescent filaments

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

이 발명은 발광 다이오드 디스플레이에 관한 것으로서, 이 발명은 3개의 출력 포트만 가지는 마이크로 컴퓨터와, 마이크로 컴퓨터로부터 3개의 시리얼 버스를 통해 입력되는 데이타를 제어하는 LED 제어부와, LED 제어부에 연결되고 입력되는 데이타에 해당하는 값을 n개 표시하는 7세그먼트 표시기로 구성되어 있으며, 7세그먼트 표시기에 디스플레이될 값과 갯수가 데이타값에 따라 LED 제어부에 의해 제어되므로 마이크로 컴퓨터의 입출력 포트를 줄이게 된다.

Description

발광 다이오드 디스플레이 장치
제1도는 종래의 발광 다이오드 디스플레이 장치의 회로도.
제2도는 제1도의 일실시예.
제3도는 이 발명에 따른 발광 다이오드 디스플레이 장치의 블럭도.
제4도는 이 발명에 따른 일실시예를 나타내는 회로도.
제5도는 제4도를 설명하기 위한 입력 데이타와 클럭의 파형도이다.
* 도면의 주요부분에 대한 부호의 설명
100 : 마이크로 컴퓨터 200 : 발광 다이오드 제어부
300 : 7세그먼트 표시기 10 : 제1쉬프트 레지스터
20 : 제1래치 30 : 제2쉬프트 레지스터
40 : 제2래치 50 : 비교부
60 : 초기화부
이 발명은 발광 다이오드 디스플레이에 관한 것으로서, 특히 디스플레이 해야할 발광 다이오드(Light Emmition Diode : 이하 LED라 약칭한다) 또는 7세그먼트가 많은 경우에 시리얼 버스를 이용하여 입력된 데이타를 LED 제어부에서 처리하여 출력함으로써 마이크로 컴퓨터의 입출력 포트를 줄일 수 있는 시리얼 버스를 이용한 발광 다이오드 디스플레이 장치이다.
종래의 LED 디스플레이 장치를 제1도에 도시한 바와같이 데이타 버스는 D7~D0가 병렬로 8개가 출력되고 n개의 인에이블 단자가 있는 마이크로 컴퓨터(100)와, 상기 마이크로 컴퓨터(100)로부터 출력되는 데이타를 해당 7세그먼트에 디스플레이하는 7세그먼트 표시기(200)로 구성된다.
이와 같이 구성된 종래의 회로에서 n개의 7세그먼트 중 3개의 7세그먼트만 디스플레이 한다고 가정하고 설명하면 다음과 같다. D7~D0로 제1의 7세그먼트에 커져야할 데이타를 보내고 인에이블(En)1을 하이로 하면 제1의 7세그먼트에 보내진 데이타가 디스플레이되며 제2의 7세그먼트와 제3의 7세그먼트는 모두 턴 오프된다. 그리고 인에이블 2가 하이일 때는 제2의 7세그먼트에 입력된 데이타가 디스플레이되고 제 1, 제3의 7세그먼트가 오프되고, 인에이블 3이 하이이면 제3의 7세그먼트가 해당 데이타값을 디스플레이하고 제 1, 제2의 7세그먼트는 오프된다. 여기에서 한 7세그먼트가 온 되었다가 오프된 후 다시 온되는데 걸리는 시간은 약 20ms 정도가 되어야 항상 커져있는 것처럼 보인다. 이와같이 3개의 7세그먼트를 디스플레이하기 위해서는 8개의 데이타 라인과 인에이블 1,2,3 3개인 모두 11개의 입출력 포트가 필요하게 된다. n개의 7세그먼트를 디스플레이 하고 싶다면 8개의 데이타 라인과 n개의 인에이블 포트가 더 필요하게 되므로 많은 입출력 포트가 필요하게 된다.
이 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 이 발명의 목적은 3개의 시리얼 버스를 이용해 필요한 데이타를 LED 제어부에서 제어하여 7세그먼트 표시기에 출력함으로써 마이크로 컴퓨터의 입출력 포트를 줄이는 발광 다이오드 디스플레이 장치를 제공함에 있다.
상기와 같은 목적을 달성하기 위한 이 발명은 3개의 출력 포트만 가지는 마이크로 컴퓨터와, 상기 마이크로 컴퓨터로부터 3개의 시리얼 버스를 통해 입력되는 데이타를 제어하는 LED 제어부와, LED 제어부에 연결되고 입력되는 데이타에 해당하는 값을 표시하는 7세그먼트 표시기로 이루어진 것을 특징으로 하는 발광 다이오드 디스플레이 장치이다.
이하 이 발명에 따른 발광 다이오드 디스플레이 장치의 바람직한 일실시예를 첨부된 도면을 참조하여 상세히 설명한다.
먼저, 제3도는 이 발명에 따른 발광 다이오드 디스플레이 장치의 블럭도이고, 제4도는 이 발명의 일실시예를 나타낸 발광 다이오드 디스플레이 장치의 세부 회로도를 나타낸 것이고, 제5도는 입력 데이타와 클럭의 파형도를 나타낸 것이다.
이 발명에 따른 발광 다이오드 디스플레이 장치를 제3도에 상세하게 도시한 바와 같이 마이크로 컴퓨터(100)와, 상기의 마이크로 컴퓨터(100)로부터 입력되는 데이타를 제어하는 LED 제어부(200)와, 상기 LED 제어부(200)에 연결되어 입력되는 데이타에 해당하는 값을 출력하는 n개의 7세그먼트 표시기(300)로 구성된다.
상기 LED 제어부는, 마이크로 컴퓨터로부터 입력되는 데이타(data)를 클럭에 동기하여 오른쪽으로 쉬프트하며 9비트 가운데 최상위 비트는 사이클 데이타인지 디스플레이 데이타인지를 결정하고 나머지 8비트는 데이타값을 가지는 제1의 쉬프트 레지스터(10)와, 상기 제1의 쉬프트 레지스터(10)의 제1출력단(a)의 출력값 즉, 사이클 데이타임을 알려주는 0의 NOT값과 래치 펄스를 앤드하는 앤드 게이트(20)와, 상기 앤드 게이트(20)의 출력이 래치 펄스로 입력되고 상기 제1의 쉬프트 레지스트(10)의 제2출력단(b)의 사이클 데이타값이 입력되는 래치(30)와, 상기 제1의 쉬프트 레지스터(10)의 제1출력단(a)의 출력값이 디스플레이 데이타임을 알려주는 1과 래치 펄스를 앤드하는 앤드 게이트(40)와, 상기 앤드 게이트(40)의 출력이 래치 펄스로 입력되고 상기 제1의 쉬프트 레지스트(10)의 제2출력단(b)의 디스플레이 데이타가 입력되는 래치(50)와, 9비트로 구성되어 있으며 초기화시 최상위 비트가 1로 세트되어 있고 상기 앤드 게이트(40)로 부터 입력되는 래치 펄스에 의해 오른쪽으로 회전 이동하고, 초기화 제어부(80)에 의해 초기화 되는 제2의 쉬프트 레지스트(60)와, 상기 래치(30)의 데이타값과 제2의 쉬프트 레지스터(60)의 데이타값을 비교해서 같으면 Eq로 하이를 출력하는 비교부(70)와, 상기 비교부(70)에 연결되고 입력되는 값을 네번째의 래치 펄스에서 동작하는 D플립플롭과 이 D플립플롭의 출력값과 네번째의 래치 펄스를 입력으로하는 NAND 게이트로 이루어지는 초기화 제어부(80)로 구성된다.
상기와 같이 구성된 발광 다이오드 디스플레이 장치의 동작에 대해서 상세히 설명하면 다음과 같다.
3개의 7세그먼트만 디스플레이 한다고 가정하고 제4도의 데이타값을 입력으로 할때, (a)는 데이타 0/00100000(편의상 사이클, 디스플레이 데이타와 데이타값을 구분하기 위해 슬레쉬(/)를 사용함)의 최상위 비트가 0이므로 사이클 데이타를 보내고 있다. 이 데이타는 최상위 비트인 0의 NOT값과 래치 펄스가 앤드 게이트(20)를 통해 래치(30)의 래치 펄스로 입력되고 제1의 쉬프트 레지스터(10)로부터 입력된 사이클 데이타를 래치때 비교부(80)로 출력한다.
그리고 다음 데이타값이 (b)와 같이 1/00001100이 입력되면 이 데이타의 최상위 비트는 1이므로 디스플레이 데이타가 된다. 최상위 비트가 1이므로 앤드 게이트(40)의 출력이 래치(50)의 래치펄스로 입력되고 쉬프트 레지스트(10)로부터 입력된 디스플레이 데이타는 래치때 제1의 7세그먼트로 표시되게 된다. 이때 앤드 게이트(40)의 출력이 래치(50)로 갈때 쉬프트 레지스터(60)에도 래치되므로 제1의 쉬프트 레지스터(60)의 데이타가 오른쪽으로 쉬프트되므로 처음 초기값 1/00000000에서 0/10000000으로 된다. 비교부(80)에서는 이 값(0/10000000)과 래치(30)에 저장되어 있는 데이타 00100000를 비교하여 같지 않으므로 출력을 내보내지 않는다.
제2의 7세그먼트를 디스플레이할 데이타가 입력되면 상기와 같은 과정을 거쳐 디스플레이되고 제2의 쉬프트 레지스터(60)의 데이타는 0/01000000으로 쉬프트 된다. 비교부(80)에서는 래치(30)에 저장되어 있는 00100000과 비교해서 같지 않으므로 출력이 없다. 그리고 제3의 7세그먼트를 디스플레이 할때는 쉬프트 레지스트(60)의 값이 0/00100000이고 래치(30)의 데이타값과 같으므로 비교부에서 Eq로 하이를 출력하면 D플립플롭에서는 클럭기능으로 네번째 래치 펄스가 들어오면 D플립플롭의 출력이 래치 클럭과 NAND 게이트를 통해 로우 출력되어 제2의 쉬프트 레지스트(60)를 초기화 시키게 된다.
다시 제1의 7세그먼트가 디스플레이되고 제 2, 제3의 7세그먼트가 반복해서 디스플레이 되므로 사람의 눈에는 3개의 7세그먼트가 커져 있는 것처럼 보여진다.
이상에서 설명한 바와 같이 이 발명에 따른 발광 다이오드 디스플레이 장치에 의하면, 마이콤으로부터 3개의 시리얼 버스를 통해 데이타를 LED 제어부에 입력하면 제어부에서는 입력된 데이타값에 따라 7세그먼트 표시기에 디스플레이될 내용과 갯수를 결정하므로써 마이크로 컴퓨터의 입출력 포트를 줄일 수 있는 효과를 거둘 수 있다.

Claims (2)

  1. 마이크로 컴퓨터(100)와, 상기 마이크로 컴퓨터(100)에서 발생되는 데이타에 상응하는 수치를 표시하는 n개의 7세그먼트들로 이루어진 7세그먼트부(300)를 구비하는 발광 다이오드 디스플레이장치에 있어서, 시리얼 버스를 통해 상기 마이크로 컴퓨터(100)로부터 상기 입력 데이타를 전송받고, 상기 입력 데이타가 상기 수치를 표시하기 위한 디스플레이용 데이타인지 상기 7세그먼트들의 인에이블을 제어하기 위한 사이클 주기 설정용 데이타인지를 판단하여 그에 따라 상기 7세그먼트부(300)를 제어하는 LED 제어부(200)를 구비하며, 상기 LED 제어부(200)는, 상기 입력 데이타가 상기 디스플레이용 데이타이면 상기 입력 데이타에 상응하는 수치가 표시되도록 상기 입력 데이타를 상기 7세그먼트부(300)로 전송하는 데이타 전송부; 및 상기 입력 데이타가 상기 사이클 주기 설정용 데이타이면 상기 입력 데이타에 따라 상기 7세그먼트부(300)의 n개의 7세그먼트들의 초기화 및 인에이블 순서를 제어하는 인에이블부를 구비하는 것을 특징으로 하는 발광 다이오드 디스플레이장치.
  2. 제1항에 있어서, 상기 데이타 전송부는, 상기 입력 데이타를 상기 마이크로 컴퓨터(100)로부터 발생된 클럭신호에 동기하여 한 비트씩 쉬프팅하여 저장하는 제1 쉬프터 레지스터(10); 상기 입력 데이타의 최상위비트가 상기 입력 데이타가 디스플레이용 데이타임을 나타내는 비트값일때 이때의 최상위비트와 상기 마이크로 컴퓨터로부터 발생된 래치신호를 논리곱한 결과로 래치펄스를 출력하는 제1 앤드게이트(40); 및 상기 제1 앤드게이트(40)로부터 발생된 래치펄스에 동기하여 상기 제1 쉬프터 레지스터(10)에 저장된 데이타를 래치하고, 상기 데이타를 상기 7세그먼트부(300)로 출력하는 제1 래치(30)를 구비하며, 상기 인에이블부는, 상기 입력 데이타의 최상위비트가 상기 입력 데이타가 사이클 주기 설정용 데이타임을 나타내는 비트값일 때 이때의 최상위 비트의 반전된 값과 상기 래치신호를 논리곱한 결과로 래치펄스를 출력하는 제2 앤드게이트(20); 상기 제2 앤드게이트(20)로부터 발생된 래치펄스에 동기하여 상기 제1 쉬프터 레지스터(10)에 저장된 데이타를 래치하는 제2 래치(50); 초기에 상기 7세그먼트부(300)의 n개의 7세그먼트들중 하나를 인에이블시키는 인에이블 데이타를 저장하며, 상기 제1 앤드게이트(40)로부터 발생된 래치펄스에 동기하여 상기 인에이블 데이타를 상기 7세그먼트부(300)로 출력함과 동시에 한 비트씩 쉬프팅하여 저장하며, 초기화 제어신호에 응답하여 원상태로 재설정되는 제2 쉬프터 레지스터(60); 상기 제2 래치(50)에 저장된 데이타와 상기 제2 쉬프터 레지스터(60)의 데이타를 비교하여 동일하면 확인신호를 출력하는 비교부(70); 및 상기 확인신호를 입력되면 상기 마이크로 컴퓨터(100)로부터의 래치신호에 동기하여 상기 초기화 제어신호를 출력하는 초기화제어부(80)를 구비하는 것을 특징으로 하는 발광 다이오드 디스플레이장치.
KR1019920020473A 1992-10-31 1992-10-31 발광 다이오드 디스플레이 장치 KR0155710B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920020473A KR0155710B1 (ko) 1992-10-31 1992-10-31 발광 다이오드 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920020473A KR0155710B1 (ko) 1992-10-31 1992-10-31 발광 다이오드 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR940009919A KR940009919A (ko) 1994-05-24
KR0155710B1 true KR0155710B1 (ko) 1998-12-15

Family

ID=19342371

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920020473A KR0155710B1 (ko) 1992-10-31 1992-10-31 발광 다이오드 디스플레이 장치

Country Status (1)

Country Link
KR (1) KR0155710B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101159503B1 (ko) * 2011-03-30 2012-06-25 주식회사 오토닉스 직렬 방식의 다단 세그먼트 표시기 유닛

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101159503B1 (ko) * 2011-03-30 2012-06-25 주식회사 오토닉스 직렬 방식의 다단 세그먼트 표시기 유닛

Also Published As

Publication number Publication date
KR940009919A (ko) 1994-05-24

Similar Documents

Publication Publication Date Title
US3918041A (en) Multiplex display system
KR910006517B1 (ko) 신호의 직병렬 변환 방식
EP0506418B1 (en) Display driver circuit
KR0155710B1 (ko) 발광 다이오드 디스플레이 장치
US3805255A (en) Scanning light emitting diode display of digital information
KR20000035273A (ko) 표시용 콘트롤러 드라이버와 표시부의 구동 방법
US5646645A (en) Flashing LCD display system
US4713813A (en) Logic analyzer
US5500653A (en) Character data writing device
US4225847A (en) Display circuit
GB2314493A (en) Monitor communicates with computer via serial peripheral interface
KR890007638Y1 (ko) Lcd 콘트롤러의 드라이브 선택신호 발생회로
CN101599242B (zh) 液晶驱动电路
KR100230966B1 (ko) 화성표시 시스템의 제어장치 및 그 방법
KR100200956B1 (ko) 제어보드와 조작판넬보드를 구비하는 장치의 인터페이스 장치
KR900006291B1 (ko) 베이스 프로그램에서의 진공형광 디스플레이장치 제어회로 및 제어방법
KR100241308B1 (ko) 디스플레이장치 구동회로
KR0171939B1 (ko) 랜덤 억세서블 선입선출 레지스터
SU1332365A1 (ru) Устройство дл индикации
KR0131894Y1 (ko) 트리거 기능을 가진 피엘씨 입/출력 접점확인장치
KR890003238Y1 (ko) 복수개 서브 콘트롤부의 제어회로
JPH0772820A (ja) 表示装置
SU1015442A1 (ru) Регистр сдвига
KR950006900Y1 (ko) 정전압 회로를 이용한 발광다이오우드 구동회로
KR950009571B1 (ko) 디지탈 출력포트의 자기진단 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060629

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee