KR890003238Y1 - 복수개 서브 콘트롤부의 제어회로 - Google Patents

복수개 서브 콘트롤부의 제어회로 Download PDF

Info

Publication number
KR890003238Y1
KR890003238Y1 KR2019860006868U KR860006868U KR890003238Y1 KR 890003238 Y1 KR890003238 Y1 KR 890003238Y1 KR 2019860006868 U KR2019860006868 U KR 2019860006868U KR 860006868 U KR860006868 U KR 860006868U KR 890003238 Y1 KR890003238 Y1 KR 890003238Y1
Authority
KR
South Korea
Prior art keywords
sub
signal
control
flip
output
Prior art date
Application number
KR2019860006868U
Other languages
English (en)
Other versions
KR870018844U (ko
Inventor
신윤복
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR2019860006868U priority Critical patent/KR890003238Y1/ko
Publication of KR870018844U publication Critical patent/KR870018844U/ko
Application granted granted Critical
Publication of KR890003238Y1 publication Critical patent/KR890003238Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3877Concurrent instruction execution, e.g. pipeline or look ahead using a slave processor, e.g. coprocessor

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Selective Calling Equipment (AREA)

Abstract

내용 없음.

Description

복수개 서브 콘트롤부의 제어회로
제1도는 본 고안의 전체 개요도.
제2도는 본 고안의 회로도.
제3도는 본 고안의 회로도의 각부 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 중앙처리부 2 : 스위치 설정부
3 : 쉬프트레지스터 4 : 게이트부
5 : 드라이브 FF1, FF2: 플림플롭
G1, G2, G3… : 익스크루시버 오아게이트 N1:낸드 게이트
B1: 버퍼 CLK : 클럭신호
DATA : 데이타 신호 10,20,30 : 서브 콘트롤부
본 고안은 중앙 처리부에 복수개의 서브 콘트롤부가 연결된 시스템에서 중앙처리부의 직력 코우드를 주변의 복수개 서브 콘트롤부에 인가되게 하여 원하는 서브 콘트롤부가 구동되게한 복수개 서브 콘트롤부의 제어회로에 관한 것이다.
일반적으로 중앙처리부에서 복수개의 서브 콘트롤부를 구동시키는 제어기기에서 주변의 서브 콘트롤부를 제어할 때에 각 서브 콘트롤부에 마이콤을 장설시켜 중앙처리부에서 직렬로 인가되는 데이타 신호를 디코딩하여 서브 콘트롤부를 구동시키는 방식을 사용하고 있다.
그러나 서브 콘트롤부는 단순한 「온-오프」동작만을 수행하기 때문에 가격이 비싼 마이콤을 적용시킬 필요가 없는 것으로, 본 고안은 간단한 로직 회로를 하나의 직렬상에 각 서브 콘트롤부와 연결되게 구성하여 사용자가 설정하는 스위치의 상태 신호와 중앙처리부의 직렬 데이타 코드가 일치할 때에 원하는 서브 콘트롤부가 구동될 수 있는 회로를 제공하고자 하는 것이며, 각 서브 콘트롤부에 플립플롭으로 구성된 쉬프트 레지스터의 출력과 스위치 설정부의 상태 신호를 게이트부에서 비교하여 출력을 제어할 수 있게 구성한 것이다.
이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.
제1도는 본 고안의 전체 개요도로써 마이콤으로 구성되는 중앙처리부(1)에서 복수개의 서브 콘트롤부(10) (20) (30)를 연설 구성시켜 중앙처리부(1)의 클럭신호(CLK) 및 직렬 데이타 신호(DATA)가 인가되게 구성시키고, 셋트신호(SET)가 인가되게 구성시켜 각 서브 콘트롤부(10) (20) (30)에서 자신의 코우드와 인가되는 데이타 코우드가 일치되는 경우에만 선택된 서브 콘트롤부(10)가 구동되게 구성한 것이다.
제2도는 본 고안의 회로도로써, 제1도의 서브 콘트롤부(10)를 상세히 나타내고 있다. 즉, 중앙처리부(1)에서 공급되는 클럭신호(CLK)가 플립플롭(FF1-FF4)의 각 클럭단자(▷)에 인가되게 구성시키고, 중앙처리부에서 공급되는 직렬 데이타 상태 신호는 플립플롭(FF1)의 입력단자(D)를 통하여 출력단자()로 쉬프트되게 구성하여 순차적으로 플립플롭(FF2-FF5)의 출력단자() (Q)로 출력되게 쉬프트 레지스터부(3)를 구성한다.
그리고 스위치 설정부(2)의 스위치 개방 및 접속에 따라 나타나는 상태 신호가 익스크루시버 오아게이트(G1-G4)로 구성된 일측 입력단자에 인가되게 구성시키며, 타측 입력단자에는 쉬프트 레지스터부(3)의 각 풀립플롭(FF1-FF4), 출력단자()의 출력신호가 인가되게 구성하여 낸드게이트(N1)로 출력되게 논리게이트부(4)를 구성시킨 후 논리 게이트부(4)의 출력이 들립플롭(FF6)의 클럭단자에 인가되게 구성시키며 입력단자(D)에는 플립플롭(FF5) 출력단자(Q)의 상태신호가 인가되어 플립플롭(FF6)의 출력단자(Q)로 출력되게 구성시키어 셋트신호(SET)가 인가되는 버퍼(B1)를 통하여 드라이브(5)를 제어하게 구성시킨 것이다.
이와 같이 구성된 본 고안에서 중앙저리부의 데이타 신호(DATA)와 클럭신호(CLK)가 제3도와 같이 플립플롭(FF1)의 클럭단자와 입력단자로 인가되면, 부논리로 구동되어 클럭신호(CLK)가 떨어지는 (master-slave)시점에서 각각의 플립플롭(FF1-FF5)으로 한 비트시 쉬프트 되어 출력되는 것으로5비트의 데이타신호(DATA)가 「××××1」로 인가될 때에 (여기서 ×는 임의로 설정되는 코우드임) 마지막 「l」는 플립플롭(FF6)의 입력신호로써 출력을 온-오프할 수 있는 신호로써 구동하게 된다.
또한 플립플롭(FF1-FF4)의 출력단자()에서 출력되는 상태 신호가 게이트부(4)의 익스크루시버 오아게이트(G1-G4)의 일측단자에 인가되고, 타측단자에는 스위치 설정부(2)의 상태신호가 인가하게 되는 것으로, 스위치 설정부(2)에서 각 스위지를 개방 및 접속되어 출력되는 상태신호화 플립플롭(FF1-FF4)의 출력신호가 동일한 경우에 낸드게이트(N1)의 출력이 저전위로 떨어지는 시점에서 플립플롭(FF6)의 출력이 버퍼(B1)에 인가하게 되고 버퍼(B1)는 중앙처리부(1)에서 인가되는 셋트 신호(SET)에 의하여 구동되어 드라이브(5)에 온-오프 신호를 전달하여 랫치된 상태로 남게 되는 것이다.
즉 이를 제3도의 파형도로써 살펴보면 클럭신호(CLK)에 따라 데이타신호(DATA)가 순차적으로 쉬프트되면서 인가될 때에 게이트부(4)의 익스크루시버 오아게이트를 통하여 스위치 설정부(2)에 설정된 신호와 동일한 출력이 인가되면 낸드게이트(N1)의 출력이 플립플롭(PF6)의 클럭 펄스로 동작하게 되어 셋트 신호(SET)가 인가되는 동안에 각 서브 콘트롤부의 드라이브(5)를 구동시키는 것이다.
이상에서와 같이 본 고안은 중앙처리부에서 인가되는 데이타 신호인 코우드신호와 각 서브 콘트롤부의 스위치설정부의 상태 신호가 동일한 경우에 해당 서브 콘트롤부의 드라이브 회로를 구동시킬 수가 있는 것으로, 단순한 로직 회로로써, 마이콤의 기능을 수행할 수가 있어 홈 콘트롤러등의 콘트롤 시스템에 널리 적용 시킬 수 있는 이 점 이 있는 것이다.

Claims (1)

  1. 중앙처리부(1)에서 각 서브 콘트롤부(10 )(20) (30)를 연설 구성시킨 회로에 있어서, 각 서브 콘트롤부에 플립플롭(FF1-FF5)으로 쉬프트 레지스터(3)를 구성하여 클럭신호(CLK)가 인가될 때마다 데이타 신호(DATA)가 쉬프트되게 구성시키어 익스크루시버 오아게이트(G1-G4) 및 낸드게이트(N1)로 구성된 게이트부(4)에서 스위치설정부(2)의 상태신호와 비교하여 플립플롭(FF6)을 통하여 셋트 신호(SET)가 인가되는 버퍼(B1)에서 드라이브(5)를 구동시키게 구성한 복수개의 서브 콘트롤부의 제어회로.
KR2019860006868U 1986-05-15 1986-05-15 복수개 서브 콘트롤부의 제어회로 KR890003238Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860006868U KR890003238Y1 (ko) 1986-05-15 1986-05-15 복수개 서브 콘트롤부의 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860006868U KR890003238Y1 (ko) 1986-05-15 1986-05-15 복수개 서브 콘트롤부의 제어회로

Publications (2)

Publication Number Publication Date
KR870018844U KR870018844U (ko) 1987-12-26
KR890003238Y1 true KR890003238Y1 (ko) 1989-05-17

Family

ID=19251795

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860006868U KR890003238Y1 (ko) 1986-05-15 1986-05-15 복수개 서브 콘트롤부의 제어회로

Country Status (1)

Country Link
KR (1) KR890003238Y1 (ko)

Also Published As

Publication number Publication date
KR870018844U (ko) 1987-12-26

Similar Documents

Publication Publication Date Title
US5349343A (en) Flexible module interconnect system
JPH02289098A (ja) プログラム出来る電界論理及びアナログ集積デバイス
KR840004963A (ko) 데이타 입력 키보드장치
US4178634A (en) Programmable logic controller
US5696988A (en) Current/voltage configurable I/O module having two D/A converters serially coupled together such that data stream flows through the first D/A to the second D/A
KR890003238Y1 (ko) 복수개 서브 콘트롤부의 제어회로
ATE227467T1 (de) Schaltungsanordnung mit einer anzahl von elektronischen schaltungskomponenten
US4005387A (en) Computer control system
US4404556A (en) Bit expansion circuit
US4952934A (en) Field programmable logic and analogic integrated circuit
CA1042555A (en) Programmable solid state control for machine tool or process control systems
US4206507A (en) Field programmable read only memories
US6393547B1 (en) Circuit for time-sharing of configurable I/O pins
EP0237680A2 (en) Event distribution and combination system
KR900006021B1 (ko) 신호전송장치
KR950014977B1 (ko) 동작 패널 제어 장치
RU2117978C1 (ru) Программируемое устройство для логического управления электроприводами и сигнализацией
KR0126661Y1 (ko) 컨트롤러의 프로그램 로더 통신장치
SU819792A1 (ru) Система циклового программногоупРАВлЕНи
KR0131894Y1 (ko) 트리거 기능을 가진 피엘씨 입/출력 접점확인장치
KR0174660B1 (ko) 키스캔회로
KR920008707Y1 (ko) Led 구동회로
SU432573A1 (ru) Устройство для управления л^немосхелюй диспетчерского щитл
SU932463A1 (ru) Программное задающее устройство дл электронных аналоговых регул торов
KR0165451B1 (ko) 위치 제어신호 발생회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20000428

Year of fee payment: 12

EXPY Expiration of term