KR0151043B1 - 디지탈 vcr에서의 오류 데이터 수정 장치 - Google Patents

디지탈 vcr에서의 오류 데이터 수정 장치 Download PDF

Info

Publication number
KR0151043B1
KR0151043B1 KR1019950011989A KR19950011989A KR0151043B1 KR 0151043 B1 KR0151043 B1 KR 0151043B1 KR 1019950011989 A KR1019950011989 A KR 1019950011989A KR 19950011989 A KR19950011989 A KR 19950011989A KR 0151043 B1 KR0151043 B1 KR 0151043B1
Authority
KR
South Korea
Prior art keywords
signal
error
data
color difference
output
Prior art date
Application number
KR1019950011989A
Other languages
English (en)
Other versions
KR960042666A (ko
Inventor
전진규
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950011989A priority Critical patent/KR0151043B1/ko
Publication of KR960042666A publication Critical patent/KR960042666A/ko
Application granted granted Critical
Publication of KR0151043B1 publication Critical patent/KR0151043B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

본 발명은 색차 신호(Cr 신호와 Cb 신호)와 휘도 신호(Y)의 영상 데이터를 기록, 재생하는 디지털 비디오 카세트 레코드(Video Cassette Recorder)의 오류 데이터 수정 장치에 있어서, 색차 신호인 Cr 신호와 Cb 신호를 픽셀 단위로 절환하는 절환부 예컨데, 멀티플렉서 MUX(1), 상기 MUX(1)에 의해 출력된 신호와 휘도신호(Y)를 픽셀 단위로 절환하는 절환부 예컨데, 멀티플렉서 MUX(2), 색차 신호인 Cr 신호와 Cb 신호의 에러 플래그 (Error-Flag)신호를 픽셀 단위로 절환하는 절환부 예컨데, 멀티플렉서 MUX(3), 상기 MUX(3)에 의해 출력된 신호와 휘도 신호(Y)의 에러 플래그(Error-Flag)신호를 픽셀 단위로 절환하는 절환부 예컨데, 멀티플렉서 MUX(4), 상기 신호를 수정하는 오류 데이터 수정부(5), 다중화된 오류 데이터 수정부(5)의 출력 신호를 색차 신호 (Cr 신호와 Cb 신호)와 휘도 신호를 분리하는 디멀티플레서 DEMUX(6), 상기 DEMUX(6)에 의해 출력된 색차 신호(Cr 신호와 Cb 신호)를 Cr 신호와 Cb 신호로 분리하는 디멀티플렉서 DEMUX(7)를 구비하고 있다.
종래 장치의 각 신호마다 오류 데이터 수정 장치를 가지고 있던 것을 하나의 오류 데이터 수정 회로로 공용화함으로써 비용이나 구현성을 향상시킬 수 있다.

Description

디지털 VCR 에서의 오류 데이터(Error Data)수정 장치
제1도는 본 발명을 구현하기 위한 구성을 도시한 블록도이다.
제2도는 제1도에 도시한 오류 데이터 수정부의 동작을 설명하는 구성도이다.
제3도는 본 발명을 구현하기 위한 다른 실시 예를 도시한 블록도이다.
제4도는 제2도에 도시된 픽셀 메모리(PIXEL MEMORY)의 동작을 보이는 타이밍도이다.
제5도는 종래 기술에서 오류 데이터 수정부의 구성도이다.
본 발명은 디지털 비디오 카세트 레코더(Video Cassette Recorder 이하 VCR)에서의 오류 데이터 수정 장치에 관한 것으로서 ,특히 영상 데이터인 색차 신호(Cr 신호와 Cb 신호)와 휘도 신호(Y)를 멀티플렉서와 디멀티플렉서에 의해 한 개의 오류데이터 수정 장치로 구성함으로써, 종래 기술에서 색차 신호(Cr 신호와 Cb 신호)와 휘도신호(Y)에 대해 각각 오류 데이터 수정 장치를 구성하고 있는 것을 한 개의 오류 데이터 수정장치로 공용화함을 특징으로 하는 오류 데이터 수정 장치에 관한 것이다.
제5도에 도시된 것과 같이 종래의 장치에서는 영상 데이터인 색차 신호(Cr 신호와 Cb 신호)의 각각과 휘도신호(Y)에 각 신호 수 만큼 똑같은 오류 데어터 수정 회로 장치가 필요하기 때문에 비용이나 구현성이 좋지 않다.
이에 본 발명은 목적은 영상 데이터 신호들을 타임 멀티플렉서에 의해 하나의 오류데이터 수정 장치로 구성하여 공용화함으로써 비용 및 구현성을 향상시키고자 한다.
상기의 목적을 달성하기 위하여 본 발명은 오류 데이터 수정 장치로서, 색차 신호인 Cr 신호와 Cb 신호를 입력으로 하여 제1클럭에 의해 절환하는 절환부 예컨데. 멀티플렉서 MUX1(1), 상기 멀티플렉서 MUX1(1) 출력인 Cr 신호 및 Cb 신호와 휘도신호(Y)를 입력으로 하여 제2클럭에 의해 절환하는 절환부 예컨데, 멀티플렉서 MUX2(2), 또한 색차 신호인 Cr 신호와 Cb 신호의 에러를 표시하는 위치 데이터인 Cr-에러플래그(Error-Flag)와 Cb-에러 플래그(Error-Flag)를 입력으로 하여 절환하는 절환부 예컨대, 멀티플렉서 MUX3(3), 상기 멀티플렉서 MUX3(3)의 출력과 휘도신호(Y)의 에러를 표시하는 이치 데이터인 Y-에러플래그(Error-Flag)를 입력으로 하여 제2클럭에 의해 절환하는 절환부 예컨데, 멀티플렉서 MUX4(4), 상기 제2클럭에 의해 출력되는 상기 멀티플렉서 MUX2(2)와 MUX4(4)의 출력을 입력으로 하는 오류 데이터 수정부(5), 상기 오류데이터 수정부(5)에 의해 수정된 데이터의 출력을 입력으로 하여 제1클럭에 의해 색차 신호(Cr 신호와 Cb 신호)와 휘도신호(Y)를 각각 분리하는 디플렉서 DEMUX1(6), 상기 DEMUX1(6)의 출력 중 색차 신호(Cr 신호와 Cb 신호)를 Cr 신호과 Cb 신호로 각각 분리하여 출력하는 DEMUX2(7)을 구비하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.
제1도는 본 발명의 구성을 도시한 블록도로서 동도에 도시된 바와 같이 입력 신호인 색차 신호(Cr 신호와 Cb 신호, 각각 n 비트 신호) 및 휘도신호(Y, n 비트)와 Cr-에러 플래그 (Error-Flag), Cb-에러 플래그(Error-Flag) 및 Y-에러 플래그(Error-Flag)들은 디지털 신호처리부 (DSP : Digital Single Process)부터 얻는다.
색차 신호(Cr 신호와 Cb 신호) 및 휘도신호(Y)는 n 비트의 디지털 데이터이고 , Cr-에러 플래그(Error-Flag), Cb-에러 플래그(Error-Flag) 및 Y-에러 플래그(Error-Flag)신호는 색차신호 (Cr 신호와 Cb 신호) 및 휘도신호(Y)의 데이터가 부재하는 장소를 나타내는 위치 데이터이다.
멀티플렉서 MUX2(2)은 제1클럭에 의해 색차 신호(Cr 신호와 Cb 신호)와 휘도신호(Y)신호를 픽셀 단위로 타임 멀티플렉싱시킨다. 따라서 제1클럭은 입력신호인 색차 신호(Cr 신호와 Cb 신호)의 샘플링 주파수의 2체배가 된다.
멀티플렉서 MUX2(2)은 제2클럭에 의해 색차 신호(Cr신호와 Cb신호)와 휘도 신호(Y신호)를 픽셀 단위로 타임 멀티플렉싱시킨다. 제2클럭은 상기 제1클럭의 주파수의 2체배가 된다.
MUX3(3)과 MUX4(4)는 색차신호(Cr 신호와 Cb 신호)와 휘도신호(Y)가 MUX1(1)과 MUX(2)에 의해 타임 멀티플렉싱 되었기 때문에 이들 신호의 에러 플래그(Error-Flag)신호를 동일하게 타임 멀티플렉싱시킨다.
상기의 동작에 의해 색차 신호(Cr 신호와 Cb 신호)와 휘도신호(Y)의 3개의 컴포넌스의 영상신호는 1개의 신호로 다중화 되었다.
따라서 색차 신호(Cr 신호와 Cb 신호)와 휘도신호(Y)에 대해 각각의 오류데이터를 수정하기 위해 필요했던 오류데이터 수정장치가 하나의 오류 데이터 수정부(5)로 가능하게 되었다.
상기 오류 데이터 수정부(5)는 에러 플래그(Error-Flag)정보를 이용하여 색차 신호(Cr 신호와 Cb 신호)와 휘도 신호(Y)가 부재하는 곳에 인접 색차신호(Cr 신호와 Cb 신호)와 휘도신호(Y) 데이터를 적절하게 조합하여 새로운 데이터로 만들어 치환한다.
또한 디플렉서 DEPLEX1(6)은 오류 데이터 수정부(5)에서 제1클럭에 의해 수정된 색차 신호(Cr 신호와 Cb 신호)와 휘도신호(Y)로 분리하는 동작을 수행하며, DEPLEX2(7)은 상기 DEPLEX(6)에서 분리된 색차신호(Cr 신호와 Cb 신호)를 각각 Cb 신호와 Cr 신호로 분리하는 동작을 수행한다.
제2도는 제1도에서 도시한 오류 데이터 수정부(5)의 동작을 설명하는 블록도로써, 라인 메모리(21), 픽셀 메모리(22), 에러 유형 검출 및 제어기(24), 프레임 메모리(23), 2차원 컨실먼트 프로세서(25) 및 3차원 컨실먼트 프로세서(26)로 구성되어 있다.
라인 메모리와 픽셀 메모리로부터 출력된 신호가 입력되는 오류 데이터 패턴 검출 및 제어부(24)는 입력되는 데이터의 오류 패턴을 검출하여 가장 유사한 데이터를 생성하여 치환할 수 있도록 하고 있다.
또한, 3차언 컨실먼트 프로세서부는 2차원 컨실먼트 프로세서부에서 처리할 수 없는 오류 패턴이 발생한 경우 이전 프레임(FRAME) 데이터로 치환한다.
제3도는 본 발명의 다른 실시 예를 도시한 블록도로서, 동도에 도시한 바와 같이 제1도에서 설명한 오류 데이터 수정부(5)의 입력 부분의 구성을 달리하고 상기 오류 데이터 수정부(5)의 출력 부분, 즉 디멀티플렉서 DEMUX1(6)와 디멀티플렉서 DEMUX2(7)은 상기 제1도에서 설명한 것과 동일하게 구성 되어 있다. 동도의 오류 데이터 수정부(5)의 입력 부분은 색차 신호인 Cr 신호와 Cb 신호의 각 컴포넌트에 에러 플러그 정보를 혼합한 각각의 데이터(n+1 비트)를 제1클럭에 의해 픽셀 단위로 절환하는 절환부 예컨데, 멀티플렉서 MUX8, 상기 멀티플렉서 MUX8의 출력과 휘도신호(Y)에 에러플러그 정보를 혼합한 데이터(n+1 비트)를 입력으로 하여 제2클럭에 의해 픽셀단위로 절환하는 절환부 예컨데, 멀티플렉서 MUX9, 상기 멀티플렉스 MUX8의 출력을 입력으로 하여 제2클럭에 의해 오류 데이터를 수정하는 오류 데이터 수정부(5), 상기 오류 데이터 수정부(5)에서 수정된 색차 신호(Cr 신호와 Cb 신호)와 휘도신호(Y)를 분리하는 동작을 수행하는 디멀티플렉서 DEPLEX1(6), 상기 디멀티플렉서 DEPLEX(6)에서 분리된 색차 신호(Cr 신호와 Cb 신호)를 각각 Cb 신호와 Cr 신호로 분리하는 디멀티플렉서 DEPLEX2(7)로 구성되어 제1도에서 설명한 것과 동일하게 동작한다.
제4도는 픽셀 메모리의 동작 타이밍도로서, 픽셀 메모리(PIXEL MEMORY)가 바로 인접한 픽셀를 지연하여 출력하는 것이 아니고, 다중화된 색차 신호(Cr 신호와 Cb 신호)와 휘도신호(Y)신호 중 같은 성분의 신호가 출력될 수 있도록 픽셀 메모리(PIXEL MEMORY)를 구성하고 있으며 , 이 경우는 3클럭을 지연시키고 있다.
이렇게 구성함으로써 오류 데이터 수정을 수행할 때 같은 성분의 데이터끼리 조합을 할 수 있도록 되어있다.
본 발명의 효과는 디지털 비디오 카세트 레코드의 영상 데이터의 휘도신호(Y) 및 색차신호(Cr 신호와 Cb 신호)의 각 신호마다 하나씩 오류 데이터 수정 장치를 부가하여 오류 데이터를 수정하던 오류 데이터 수정부를 영상 데이터인 색차신호(Cr 신호와 Cb 신호)와 휘도신호(Y)를 순차적으로 멀티플렉싱 시킨 다음, 한 개의 오류 데이터 수정부에서 처리하게 함으로써 설치 비용 및 구현성을 향상시킬 수 있다.

Claims (4)

  1. CCIR 601 권고안의 4:2:2 포맷의 영상데이터를 기록, 재생하는 디지털 비디오 카세트 레코더(Video Cassette Recorder)의 오류 데이터 수정 장치에 있어서, 색차신호인 Cr 신호와 Cb 신호를 입력 신호 (Cr 신호와 Cb 신호)의 샘플링 주파수의 2체배가 되는 제1클럭에 의해 픽셀 단위로 절환하는 절환부 예컨데, 멀티플렉서 MUX(1); 상기 MUX(1)에 의해 출력된 신호와 휘도신호(Y)를 제1클럭이 주파수의 2체배가 되는 제2클럭에 의해 픽셀 단위로 절환하는 절환부 예컨데 멀티플렉서 MUX(2); 상기 색차 신호인 Cr 신호와 Cb 신호의 데이터가 부재하는 장소를 나타내는 위치 데이터인 에러 플래그(Error-Flag) 신호를 제1틀럭에 의해 픽셀 단위로 절환하는 절환부 예컨데, 멀티플렉서 MUX(3); 상기 MUX(3)에 의해 출력된 신호와 휘도신호(Y)의 데이터가 부재하는 장소를 나타내는 위치 데이터인 에러플래그(Error-Flag)신호를 제2클럭에 의해 픽셀 단위로 절환하는 절환부 예컨데, 멀티플렉서 MUX(4); 상기 멀티플렉서 MUX(2)의 출력과 상기 멀티플렉서 MUX(4)의 출력을 참조하여 부재된 데이터를 수정하는 오류 데이터 수정부(5); 상기 오류 데이터 수정부(5)의 출력 신호로부터 색차 신호(Cr 신호와 Cb 신호)와 휘도신호를 제1클럭에 의해 분리하는 디멀티플렉서 DEMUX(6); 및 상기 DEMUX(6)에 의해 출력된 색차 신호(Cr 신호와 Cb 신호)를 상기 제1클럭 주파수의 2체배가 되는 제3클럭에 의해 Cr 신호와 Cb 신호로 분리하는 디멀티플렉서 DEMUX(7)를 구비하는 것을 특징으로 하는 오류 데이터 수정장치.
  2. 상기 제1항의 오류 데이터 수정부에 있어서, 상기 색차 신호와 휘도 신호의 화상 신호를 라인단위로 저장하는 라인 메모리(21); 상기 색차 신호와 휘도 신호의 화상 신호를 픽셀단위로 저장하는 픽셀 메모리(22); 상기 라인 메모리와 픽셀 메모리로부터 출력된 신호가 입력되어 이 신호 데이터의 오류 패턴을 검출하여 가장 유사한 데이터를 생성하여 치환하는 에러 유형 검출 및 제어기 (24); 상기 색차 신호와 휘도 신호의 화상 신호를 프레임 단위로 저장하는 프레임 메모리 (23): 상기 에러 유형 검출 및 제어기(24)로부터 검출된 에러 데어터를 수정하는 2차원 컨실먼트 프로세서(25) 및 상기 2차원 컨실먼트 프로세서부에서 처리할 수 없는 오류패턴이 발생한 경우 이전 프레임(FRAME) 데이터로 치환하는 3차원 컨실먼트 프로세서(26)를 구비하는 것을 특징으로 하는 오류 데이터 수정장치.
  3. 영상 데이터인 색차신호 중의 Cr 신호와 이 Cb 신호 데이터가 부재하는 장소를 나타내는 위치 데이터인 에러 플러그 정보를 혼합한 데이터(n+1 비트)와 , 상기 색차 신호 중의 Cr 신호와 Cb 신호 데이터가 부재하는 장소를 나타내는 위치 데이터인 에러 플러그 정보를 혼합한 데이터(n+1 비트)를 입력으로 하여 제1클럭에 의해 픽셀 단위로 멀티플렉싱하는 멀티플렉서 MUX(8); 상기 휘도 신호(Y)와 이 휘도 신호(Y) 데이터가 부재하는 장소를 나타내는 위치 데이터터인 에러 플러그 정보를 혼합한 데이터(n+1 비트)와 상기 멀티플렉서 MUX(8)의 출력을 입력으로 하여 절환하는 절환부 예컨데, 멀티플렉서 MUX(9); 상기 멀티플렉서 MUX(9)의 출력을 입력으로 하여 제2클럭에 의해 오류 데이터를 수정하는 오류 데이터 수정부(5); 상기 오류 데이터 수정부(5)의 출력 신호로부터 색차 신호(Cr 신호와 Cb 신호) 와 휘도 신호를 제1클럭에 의해 분리하는 디멀티플렉서 DEMUX(6); 및 상기 디멀티플렉서 DEMUX(6) 의해 출력된 색차신호 (Cr 신호와 Cb 신호)를 제1클럭 주파수의 2체배가 되는 제3클럭에 의해 Cr 신호와 Cb 신호로 분리하는 디멀티플렉서 DEMUX(7)를 구비하는 것을 특징으로 하는 오류 데이터 수정장치.
  4. 상기 제3항의 오류 데이터 수정부에 있어서, 상기 색차 신호와 휘도 신호의 화상 신호를 라인단위로 저장하는 라인 메모리(21); 상기 색차 신호와 휘도 신호의 화상 신호를 픽셀단위로 저장하는 픽셀 메모리(22); 상기 라인 메모리와 픽셀 메모리로부터 출력된 신호가 입력되어 이 신호 데이터의 오류 패턴을 검출하여 가장 유사한 데이터를 생성하여 치환하는 에러 유형 검출 및 제어기(24); 상기 색차 신호와 휘도 신호의 화상 신호를 프레임단위로 저장하는 프레임 메모리(23); 상기 에러 유형 검출 및 제어기(24)로부터 검출된 에러 데이터를 수정하는 2차원 컨실먼트 프로세서(25) 및 상기 2차원 컨실먼트 프로세서부에서 처리할 수 없는 오류 패턴이 발생한 경우 이전 프레임(FRAME) 데이터로 치환하는 3차원 컨실먼트 프로세서(26)를 구비하는 것을 특징으로 하는 오류 데이터 수정장치.
KR1019950011989A 1995-05-15 1995-05-15 디지탈 vcr에서의 오류 데이터 수정 장치 KR0151043B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950011989A KR0151043B1 (ko) 1995-05-15 1995-05-15 디지탈 vcr에서의 오류 데이터 수정 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950011989A KR0151043B1 (ko) 1995-05-15 1995-05-15 디지탈 vcr에서의 오류 데이터 수정 장치

Publications (2)

Publication Number Publication Date
KR960042666A KR960042666A (ko) 1996-12-21
KR0151043B1 true KR0151043B1 (ko) 1998-10-15

Family

ID=19414510

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950011989A KR0151043B1 (ko) 1995-05-15 1995-05-15 디지탈 vcr에서의 오류 데이터 수정 장치

Country Status (1)

Country Link
KR (1) KR0151043B1 (ko)

Also Published As

Publication number Publication date
KR960042666A (ko) 1996-12-21

Similar Documents

Publication Publication Date Title
KR840001420A (ko) 칼라 정지화상 재생 장치
JPH01202994A (ja) カラー画像データ伝送方法
KR0151043B1 (ko) 디지탈 vcr에서의 오류 데이터 수정 장치
US5495293A (en) Frame synchronizer and a signal switching apparatus
JP2002185980A (ja) マルチフォーマット記録再生装置
US20010043207A1 (en) Image display device
JP3822920B2 (ja) ビデオ信号処理装置
JP2737149B2 (ja) 画像記憶装置
JP3497676B2 (ja) Avコンバイン受信機
JP2586695B2 (ja) ビデオプリンタの信号処理装置
EP0849939A2 (en) Motion detection circuit and memory control circuit in YC separating circuit of PAL signals
JP4710117B2 (ja) 映像同期装置および映像同期方法
JP3112078B2 (ja) 画像記憶装置
JP3164075B2 (ja) 映像信号処理回路
JP3186556B2 (ja) 映像信号多重伝送装置
KR900008891B1 (ko) 배밀주사 디지탈 tv의 분리 영상신호 처리회로
JP3042116B2 (ja) Vtr装置
JP2737148B2 (ja) 画像記憶装置
JPH10210498A (ja) 画像データの編集装置
JPH0292175A (ja) 映像信号処理装置
JP2000165849A (ja) 監視カメラシステム
JPH04304082A (ja) 画像信号変換装置
JPH05103344A (ja) カラーノイズリデユーサ
JPH10191252A (ja) 画像再生装置及び画像再生方法
JPH02101888A (ja) デジタル画像信号処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050530

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee