KR0141254B1 - 반도체 레이저장치의 제조방법 - Google Patents

반도체 레이저장치의 제조방법

Info

Publication number
KR0141254B1
KR0141254B1 KR1019930029090A KR930029090A KR0141254B1 KR 0141254 B1 KR0141254 B1 KR 0141254B1 KR 1019930029090 A KR1019930029090 A KR 1019930029090A KR 930029090 A KR930029090 A KR 930029090A KR 0141254 B1 KR0141254 B1 KR 0141254B1
Authority
KR
South Korea
Prior art keywords
layer
forming
gaas
algaas
buffer layer
Prior art date
Application number
KR1019930029090A
Other languages
English (en)
Inventor
노정래
박성주
김성복
이일항
Original Assignee
양승택
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원 filed Critical 양승택
Priority to KR1019930029090A priority Critical patent/KR0141254B1/ko
Application granted granted Critical
Publication of KR0141254B1 publication Critical patent/KR0141254B1/ko

Links

Landscapes

  • Semiconductor Lasers (AREA)

Abstract

본 발명은 반도체레이저장치에 있어서 화합물반도체기판상에 GaAs 버퍼층을 성장시킬 때 생성되는 V자의 홈을 이용하여 GaAs/AlGaAs 양자우물과 양자점을 형성하는 방법에 관한 것으로서, 그 방법은 GaAs기판(10)상에 소정의 온도에서 GaAs버퍼층(20)을 성장하여 상기 버퍼층(20)의 표면에 결정방향이 (111)의 면을 갖는 V자형상의 사각형 홈(21)을 형성하는 공정과, 상기 버퍼층(20)상에 상기 소정 온도보다 상대적으로 낮은 온도에서 AlGaAs장벽층(30)을 형성하는 공정과, 상기 장벽층(30)상에 GaAs활성층(40)을 형성하되, 상기 GaAs활성층은 결정방향이 (100)의 면에서보다 (111)의 면에서 빠른 속도로 형성되어 양자우물(41)과 양자점(42)이 동시에 형성되게 하는 공정과, 상기 활성층(40)상에 AlGaAs장벽층(50)을 형성하는 공정을 포함하는 것을 특징으로 한다.

Description

반도체레이저장치의 제조방법
제 1a도및 제 1b 도는 고온성장에 의해 화합물반도체기판상에 V자의 홈이 형성된 GaAs 버퍼층의 구조를 보인 단면도와 그 표면을 보인 사시도,
제 2 도는 제 1a 도에 도시된 버퍼층위에 AlGaAs 장벽층이 증착된 구조를 보인 단면도,
제 3 도는 제 2 도에 도시된 장벽층위에 GaAs 활성층이 증착된 구조를 보인 단면도,
제 4 도는 제 3 도에 도시된 활성층위에 다시 AlGaAs 장벽층을 증착하여 양자우물및 양자점구조가 형성된 구조를 보인 단면도.
본 발명은 반도체레이저장치의 제조방법에 관한 것으로서, 구체적으로는 화합물반도체기판상에 GaAs 버퍼층을 성장시킬 때 생성되는 V자의 홈을 이용하여 GaAs/AlGaAs 양자우물과 양자점을 형성하는 방법에 관한 것이다.
화합물반도체를 이용한 초미세구조의 성장기술에 있어서, 양자우물, 양자선, 그리고 양자점을 형성하는 기술은 여러가지의 성장 방법을 통하여 다양하게 연구되고 있다.
그러나, 종래의 양자구조형성기술은 대부분의 경우 GaAs 기판상에 리소그래피 기술을 이용하여 산화막을 국부적으로 성장하거나, 이러한 산화막의 성장장치에서 일부의 구조를 성장한 다음 성장장치의 외부에서 식각공정등을 실시하고 다시 산화막을 그 위에 성장하는 등의 복잡하고 많은 공정이 요구된다.
이때 발생될 수 있는 결함 등으로 소자의 성능이 크게 저하된다.
또한, 양자점구조의 성장을 위해서는 전자빔의 리소그래피 등을 수행하는 고가의 장비를 사용해야하고, 공정에 많은 시간이 소요되며, 또하 기판위에 패턴을 형성해야하는 등의 어려움이 있었다.
그러나, 이러한 복잡한 공정을 이용한다 하더라도 양자점구조의 성장에 대한 결과는 아직 미비한 상태이고, 또한 성공적으로 양자점구조를 생성한다 하더라도 그 형성공정에 많은 시간과 비용이 소요되기 때문에 생산성에 문제가 되어 왔다.
따라서, 본 발명은 상기의 문제점을 해결하기 위해 제안된 것으로서, 화합물반도체기판상에 GaAs 버퍼층을 성장할 때 형성되는 V자의 홈을 이용하여 양자우물구조와 양자점구조를 성장하는 반도체레이저장치의 제조방법을 제공하는데 그 목적이 있다.
본 발명의 다른 목적은 양자점구조를 구현함에 있어서 별도의 리소그래피 기술을 사용하지 않고서도 양자점 구조를 형성하기 위한 반도체레이저장치의 제조방법을 제공하는 데 있다.
이하, 본 발명의 실시예를 첨부된 도면을 참고하여 상세히 설명한다.
제 1a도에서, 화합물반도체기판으로서 GaAs 기판(10)상에 MOCVD법 또는 UHVCVD법을 이용하여 약 200 내지 300nm의 두께를 갖는 GaAs의 버퍼층(20)이 형성된다.
이때, 기판의 성장온도를 적어도 700 ℃ 이상으로 할 경우에는, 상기 성장된 버퍼층(20)의 표면에는 기판의 고온으로 인하여 GaAs의 탈착되어 자발적으로 열식각이 이루어짐으로써, V자 형상의 사각형 홈(21)이 제 1b 도에 도시되어 있는 바와같이 형성된다. 따라서, 기판에 V자 형상의 사각형 홈을 형성하기 위한 별도의 리소그래피 공정이나 식각 공정이 필요없게 되어 공정이 단순화된다.
위에서 형성된 상기 사각형 홈(21)의 네면은 결정방향이 (100)인 기판의 표면보다 상대적으로 안정된 (111)의 면으로 형성된다.
이어, 제 2 도를 참고하면, 상기 기판(10)상에 형성된 버퍼층(20)상에 AlGaAs 장벽층(30)이 성장된다.
상기 AlGaAs 장벽층(30)의 성장은 상기 버프층(20)의 성장온도보다 적절히 낮춘 온도에서 수행되는 것이다.
다음은 상기 AlGaAs 장벽층(30)상에, 제 3 도에 도시되어 있는 바와같이, GaAs 활성층(40)이 형성된다.
이때, GaAs의 성장속도는 결정방향이 (111)인 면에서보다 결정방향이 (100)인 면에서 더 빠르기 때문에 상기 사각형 홈(21)의 골부분에서는 양자점(42)이 생성되고 사각형 홈(21)의 네면에서는 양자우물(41)이 형성된다.
마지막으로, 상기 AlGaAs 활성층(40)상에 제 4 도에 도시되어 있는 바와같이 AlGaAs 장벽층(50)이 형성된다.
이와같이, 상기 활성층(40)과 장벽층(50)의 형성공정을 반복하면, 다층의 양자우물과 양자점을 갖는 구조가 상기 GaAs 기판(10)상에 형성되는 것이다.
이와같이 형성된 다층의 양자우물 및 양자점구조의 평탄화를 위하여 AlGaAs 막을 약 1㎛의 두께를 갖도록 상기 다층구조가 형성된 상기 장벽층(50) 위에 증착한 다음, 보호막으로 200nm의 두께를 갖는 GaAs 막을 상기 AlGaAs 막상에 형성한다.
상술한 바와같이, 본 발명의 제조방법에 의하면, 양자우물 및 양자점구조를 형성할 때, 별도의 리소그래피공정이나 식각공정을 수행할 필요가 없기 때문에 공정의 시간과 비용면에서 감소시킬 수 있는 효과가 있다.
또한, 기판이 성장장치에 한번 장착되면, 외부로 노출되는 공정이 없기 때문에 외부노출에 의한 오염이나 식각공정의 수행에 따른 결함이 없으므로 고품질의 양자우물 및 양자점구조를 갖는 반도체 레이저 장치를 제조할 수 있다.
게다가, 한번의 공정으로 동일 기판상에 양자우물구조와 양자점구조를 동시에 형성할 수 있으므로 각각 다른 두가지 파장의 빛을 방출할 수 있는 반도체 레이저 장치를 구현할 수 있다.
또한, 종래와 같이 전자빔 리소그래피등의 공정에 의한 패턴형성을 이용하여 성장되는 양자점구조의 경우에는 패턴의 크기에 의하여 양자점의 크기가 정해지는 것이지만, 이와는 달리 본 발명의 제조방법에서는 단순히 성장속도나 성장시간만을 조절하여 양자점의 크기가 결정되므로 양자점구조를 갖는 레이저의 파장조절이 매우 용이한 이점이 있다.

Claims (3)

  1. 반도체 레이저 장치의 제조방법에 있어서, GaAs 기판(10) 위에 적어도 700 ℃ 이상의 온도에서 GaAs버퍼층(20)을 성장시키면서 자발적으로 진행되는 열식각 작용에 의해 결정방향이 (111)인 면을 갖는 V자 형상의 사각형 홈(21)을 상기 GaAs 버퍼층(20)의 표면에 형성시키는 공정과; 상기 버퍼층(20) 위에 상기 온도보다 상대적으로 낮은 온도에서 AlGaAs 장벽층(30)을 형성시키는 공정과; 상기 장벽층(30) 위에 GaAs 활성층(40)을 형성시키되, 결정 방향이 (100)의 면에서보다 (111)의 면에서 더 빠른 속도로 형성되는 것을 이용하여 양자우물(41)과 양자점(42)을 동시에 형성시키는 공정과; 및 상기 활성층(40) 위에 AlGaAs 장벽층(50)을 형성하는 공정으로 이루어진 것을 특징으로 하는 반도체 레이저 장치의 제조방법.
  2. 제 1 항에 있어서, 상기 GaAs 버퍼층(20)이 200 ∼ 300nm의 두께를 갖는 것을 특징으로 하는 반도체 레이저 장치의 제조방법.
  3. 제 1 항에 있어서, 상기 AlGaAs 장벽층(50) 위에 평탄화용 AlGaAs 층을 증착하는 공정과; 상기 평탄화용 AlGaAs 층 위에 GaAs 보호막을 형성하는 공정을 더 포함하는 것을 특징으로 하는 반도체 레이저 장치의 제조방법.
KR1019930029090A 1993-12-22 1993-12-22 반도체 레이저장치의 제조방법 KR0141254B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930029090A KR0141254B1 (ko) 1993-12-22 1993-12-22 반도체 레이저장치의 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930029090A KR0141254B1 (ko) 1993-12-22 1993-12-22 반도체 레이저장치의 제조방법

Publications (1)

Publication Number Publication Date
KR0141254B1 true KR0141254B1 (ko) 1998-07-15

Family

ID=19372145

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930029090A KR0141254B1 (ko) 1993-12-22 1993-12-22 반도체 레이저장치의 제조방법

Country Status (1)

Country Link
KR (1) KR0141254B1 (ko)

Similar Documents

Publication Publication Date Title
US3833435A (en) Dielectric optical waveguides and technique for fabricating same
US4771010A (en) Energy beam induced layer disordering (EBILD)
JP2827326B2 (ja) 半導体レーザの製造方法
JPH05121320A (ja) 半導体量子箱装置及びその製造方法
JPH0677205A (ja) 化合物半導体の微細構造形成方法
JP3188728B2 (ja) 原位置におけるエピタキシャル成長中の光誘導蒸発増進による量子細線の製造方法
US7088902B2 (en) Photonic crystal and producing method thereof
JPH0677181A (ja) 化合物半導体の微細構造形成方法
KR0141254B1 (ko) 반도체 레이저장치의 제조방법
US5194400A (en) Method for fabricating a semiconductor laser device using (Alx Ga1-x)y In1-y P semiconductor clad layers
CN111463659B (zh) 量子点半导体光放大器及其制备方法
KR100238452B1 (ko) 초미세 구조 일괄 성장방법
JPH06275908A (ja) 化合物半導体の微細構造形成方法
JP4350227B2 (ja) 半導体結晶成長方法
JPH06326409A (ja) 面発光素子
US5833870A (en) Method for forming a high density quantum wire
JPH0824208B2 (ja) 半導体レ−ザの製造法
JPH05102607A (ja) 埋込み構造半導体レーザの製造方法
JP3082444B2 (ja) 半導体レーザの製造方法
JPH07221390A (ja) 半導体光集積素子及びその製造方法
KR100771599B1 (ko) 질화물 반도체 박막의 성장 방법
JP3529488B2 (ja) 化合物半導体結晶成長方法
JPH03180037A (ja) 量子細線の製作方法
JPH07135194A (ja) ドライエッチング用マスクの形成方法
KR0130610B1 (ko) GaAs/AlGaAs기판을 이용한 양자세선 제작방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

E902 Notification of reason for refusal
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080307

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee