KR0137212Y1 - Sync. separating circuit - Google Patents
Sync. separating circuit Download PDFInfo
- Publication number
- KR0137212Y1 KR0137212Y1 KR2019940006971U KR19940006971U KR0137212Y1 KR 0137212 Y1 KR0137212 Y1 KR 0137212Y1 KR 2019940006971 U KR2019940006971 U KR 2019940006971U KR 19940006971 U KR19940006971 U KR 19940006971U KR 0137212 Y1 KR0137212 Y1 KR 0137212Y1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- synchronous
- sync
- osd
- separator
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/455—Demodulation-circuits
Abstract
본 고안은 복합영상신호에 포함된 동기 신호를 분리하는 동기 분리회로에 관한 것으로, 특히 외부간섭신호가 존재할때나 약전계시에도 정확하게 수직 동기 신호를 분리시켜주어 OSD(On Screen Display)문자의 떨림현상을 방지해 주도록 하는 것이다.The present invention relates to a synchronous separation circuit that separates a synchronous signal included in a composite video signal. In particular, the vertical synchronous signal is accurately separated even in the presence of an external interference signal or in a weak electric field, causing an OSD (On Screen Display) character to be shaken. To prevent it.
이를 위하여 본 고안은 복합영상 신호를 트랜지스터(Q1)에서 완충 증폭시키고 저항(R1)(R2)과 콘덴서(C1)를 필터를 통하여 동기 분리기(10)에 인가시켜 동기 신호를 분리시키는 회로에 있어서, 동기 분리기(10)의 동기 신호 출려단과 복합영상 신호 입력단 사이에 수직동기 신호의 레벨변동을 줄여 주는 다이오드(D1)와 저항(R4)을 직렬 연결시킨 것으로써 OSD 문자를 디스플레이 시키는 영상재생기기에 이용된다.To this end, the present invention is a circuit for buffer-amplifying a composite image signal in the transistor (Q1) and applying a resistor (R1) (R2) and a capacitor (C1) to the synchronous separator 10 through a filter to separate the synchronous signal, In order to display an OSD character by connecting a diode (D1) and a resistor (R4) in series between the sync signal source and the composite video signal input of the sync separator 10 to reduce the level variation of the vertical sync signal. Is used.
Description
제1도는 종래의 동기 분리 회로도.1 is a conventional synchronous separation circuit diagram.
제2도는 제1도에 의한 파형도.2 is a waveform diagram according to FIG.
제3도는 본 고안의 동기 분리 회로도.3 is a synchronous separation circuit diagram of the present invention.
제4도는 제3도에 의한 파형도.4 is a waveform diagram according to FIG.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
10 : 동기 분리기 Q1 : 트랜지스터10: synchronous separator Q1: transistor
R1-R4 : 저항 C1-C3 : 콘덴서R1-R4: Resistor C1-C3: Capacitor
D1 : 다이오드D1: diode
본 고안은 복합영상신호에 포함된 동기 신호를 분리하는 동기 분리회로에 관한 것으로, 특히 외부간섭신호가 존재할때나 약전계시에도 정확하게 수직 동기 신호를 분리시켜주어 OSD (On Screen Display) 문자의 떨림현상을 방지해 주도록 하는 것이다.The present invention relates to a synchronous separation circuit that separates a synchronous signal included in a composite video signal. In particular, the vertical synchronous signal is accurately separated even in the presence of an external interference signal or in a weak electric field, causing an OSD (On Screen Display) character to be shaken. To prevent it.
복합영상 신호중에 포함된 수직 동기 신호를 정확히 분리하여 OSD 문자 발생위치를 결정하도록 OSD IC에 인가시키는 방법을 공지된 기술이다.Background Art A known technique is to provide a method for accurately separating a vertical sync signal included in a composite video signal and applying the same to an OSD IC to determine an OSD character generation position.
기존에는 제1도에 도시된 바와 같이 복합영상 신호가 입력되면 이를 트랜지스터(Q1)에서 완충 증폭 시킨후 저항(R1)(R2)과 콘덴서(C1)의 필터를 거쳐 동기 분리기(10)에 인가시킴으로써 동기 분리기(10)에서 복합영상 신호에 포함된 수평 및 수직 동기 신호를 분리하여 OSD IC에 인가시키도록 되어 있다.Conventionally, as shown in FIG. 1, when a composite image signal is input, the composite image signal is buffered and amplified by the transistor Q1 and then applied to the synchronous separator 10 through a filter of the resistors R1 and R2 and the capacitor C1. The sync separator 10 separates the horizontal and vertical sync signals included in the composite video signal and applies them to the OSD IC.
동기 분리기(10)는 저항(R3)과 콘덴서(C3)를 통하여 인가되는 5V의 클램프 전압을 이용하여 복합영상신호에 포함된 수평 및 수직 동기 신호를 분리하게 되고 동기 분리기(10)에서 분리된 동기 신호는 OSD IC에 인가되어 문자의 디스플레이 시킬 위치를 결정하게 된다.The synchronous separator 10 separates the horizontal and vertical synchronous signals included in the composite image signal by using a clamp voltage of 5 V applied through the resistor R3 and the condenser C3, and the synchronous separator 10 separates the synchronous separators. The signal is applied to the OSD IC to determine where to display the characters.
OSD IC에서 디스플레이 시킬 문자의 위치를 결정하는 방법은 수직 동기 신호의 폴링 엣지(Falling edge)에서 수직 카운터를 리셋트 시킨후 수직파형이 로우레벨로 인가되는 동안 마이콤의 문자(Character)를 읽어내어 수직동기 신호의 라이징 엣지(Rising edge)에서 사용자가 메모리 해놓은 만큼의 수평동기 신호를 카운팅하고 나서 문자 데이터를 출력시킴으로써 원하는 위치에 OSD문자를 디스플레이 시키게 된다.The method of determining the position of the character to be displayed in the OSD IC is to reset the vertical counter at the falling edge of the vertical sync signal, and then read the character of the micom while the vertical waveform is applied at the low level. On the rising edge of the sync signal, the horizontal sync signal counted by the user as much as the memory is counted, and then the text data is output to display the OSD text at the desired position.
이같이 OSD문자를 디스플레이 시키기 위해서는 복합영상신호에 포함된 수평 및 수직 동기 신호를 정확히 분리시켜 주어야 하나 기존에는 제1도와 같은 동기 분리 회로를 사용하여 깨끗한 영상신호입력시는 정상적으로 동기 신호를 분리시키게 되나 외부 영향을 받거나 약신호 수신시에는 수직동기 신호에 이상펄스의 노이즈가 발생하게 된다.In order to display OSD characters like this, the horizontal and vertical sync signals included in the composite video signal must be correctly separated, but in the past, the sync signal is normally separated using the sync separation circuit as shown in FIG. When affected or weak signal is received, abnormal pulse noise occurs in the vertical synchronization signal.
즉 기존에는 제2도에 도시된 바와 같이 약전계시나 외부영향을 받는 복합영상 신호가 인가될 경우 이를 그대로 동기 신호로써 분리시키게 되면 수직동기 신호에 이상펄스의 노이즈가 발생하게 되고 이를 그대로 OSD IC에 인가시킬 경우 영상신호의 필드(Fild)마다 OSD 문자의 위치가 변화되어 OSD 문자의 떨림현상이 발생되는 것이다.That is, as shown in FIG. 2, when a complex video signal subjected to a weak electric field or an external influence is separated as a synchronous signal, noise of an abnormal pulse is generated in the vertical synchronous signal and applied to the OSD IC as it is. In this case, the position of the OSD text is changed for each field of the video signal, causing the shaking of the OSD text.
따라서 본 고안은 외부간섭신호로의 입력이나 약전계시에도 정확하게 수직동기 신호를 분리시켜주어 OSD 문자의 떨림현상을 방지하도록 한 것으로써, 동기 분리기에 입력되는 신호라인과 동기 분리기에서 출력된 동기 신호라인 사이에 다이오드와 저항을 직렬연결하여 영상신호의 급격한 유동을 방지하여 수직동기 신호에 나타나는 이상 펄스를 제거해 주도록 한 것이다.Therefore, the present invention is to prevent the oscillation of OSD characters by accurately separating the vertical synchronization signal even when input to the external interference signal or weak electric field, the signal line input to the synchronous separator and the synchronous signal line output from the synchronous separator By connecting the diode and the resistor in series to prevent the sudden flow of the video signal to remove the abnormal pulse appearing in the vertical synchronization signal.
이하 본 고안을 첨부도면에 의거 상세히 설명하면 다음과 같다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
제3도는 본 고안의 동기 분리 회로도로써 복합영상신호는 트랜지스터(Q1)에서완충증폭되고 저항(R1)(R2)과 콘덴서(C1)의 필터를 통하여 동기 분리기(10)에 인가되어 동기 분리기(10)에서 동기 신호를 분리하여 OSD IC에 공급하는 동기 분리 회로에 있어서, 동기 분리기(10)의 복합영상 신호 입력단과 동기 신호 출력단 사이에 다이오드(D1)와 저항(R4)을 직렬 연결시켜 구성하므로써 영상신호의 수직 동기 신호 위치에 대한 레벨변동을 줄여주어 수직동기 신호의 분리를 안정되게 하도록 구성한다.FIG. 3 is a synchronous separation circuit diagram of the present invention. The composite video signal is buffered and amplified in the transistor Q1 and applied to the synchronous separator 10 through the filters of the resistors R1, R2, and C1. In the synchronous separation circuit which separates the synchronous signal from the synchronous signal and supplies it to the OSD IC, the diode D1 and the resistor R4 are connected in series between the composite video signal input terminal and the synchronous signal output terminal of the synchronous separator 10 to form an image. It is configured to stabilize the separation of the vertical synchronization signal by reducing the level variation with respect to the vertical synchronization signal position of the signal.
이때 동기 분리기(10)는 저항(R3)과 콘덴서(C3)를 통하여 인가되는 5V전압에 의해 복합영상 신호를 클램프시켜 수평 및 수직동기 신호를 분리하게 된다.In this case, the synchronous separator 10 separates the horizontal and vertical synchronous signals by clamping the composite video signal by the 5V voltage applied through the resistor R3 and the condenser C3.
본 고안은 복합영상 신호 입력을 버퍼인 트렌지스터(Q1)에서 완충증폭시키고 필터인 저항(R1)(R2)과 콘덴서(C1)에서 필터링시켜 동기 분리기(10)에 인가시키고 동기분리기(10)에서는 복합영상신호를 저항(R3)과 콘덴서(C3)를 통하여 인가되는 5V의 클램프 전압을 이용하여 동기 신호로 분리 출력시키는 과정은 기준 동기분리회로와 동일하다.The present invention buffers the composite video signal input in the buffer transistor (Q1) and filters the resistors (R1) (R2) and the condenser (C1) to apply to the synchronous separator 10, the composite separator 10 in the composite The process of separating and outputting an image signal as a synchronous signal using a clamp voltage of 5 V applied through the resistor R3 and the capacitor C3 is the same as that of the reference synchronous separation circuit.
다만 본 고안은 동기 분리기(10)의 동기 신호출력단과 복합영상신호 입력단사이에 다이오드(D1)와 저항(R4)을 직렬연결시켜 주어 수직동기 신호의 분리를 안정시켜 주는 것이 상이하다.However, the present invention is different in that the diode D1 and the resistor R4 are connected in series between the synchronous signal output terminal and the composite video signal input terminal of the synchronous separator 10 to stabilize the separation of the vertical synchronous signal.
즉 제3도의 동기 분리기(10)에 제4도에 도시된 복합영상 신호가 입력되면 동기 분리기(10)에서는 복합영상신호중에 포함된 수직동기 신호를 분리하여 출려시키게 되나 이때 동기 신호출력단과 복합영상신호 입력단사이에 저항(R4) 및 다이오드(D4)가 연결되어 수직동기 신호의 레벨이 복합영상신호 레벨보다 높을 때 이를 다이오드(D1)를 통하여 복합영상신호 입력단으로 피드백시켜주므로써 수직동기 신호의 레벨 변화를 줄여준다.That is, when the composite video signal shown in FIG. 4 is input to the sync separator 10 of FIG. 3, the sync separator 10 separates and outputs the vertical sync signal included in the composite video signal. The resistance R4 and the diode D4 are connected between the signal input terminals, and when the level of the vertical synchronization signal is higher than the composite video signal level, the feedback signal is fed back to the composite video signal input terminal through the diode D1, thereby increasing the level of the vertical synchronization signal. Reduce change
따라서 외부 신호 영향을 받거나 노이즈가 혼입되는 경우 동기 분리기(10)에서 분리시킨 수직동기 신호에는 이로 인하여 이상펄스가 발생되게 되나 본 고안에서는 수직동기 신호에 발생된 이상펄스가 다이오드(D1)를 통하여 복합영상신호 입력단으로 빠지게 되어 동기 분리기(10)에서 OSD IC를 인가되는 수직동기 신호는 제4도에 도시된 바와 같이 이상 펄스가 나타나지 않는 안정된 신호로 인가된다.Therefore, when an external signal is affected or noise is mixed, abnormal pulses are generated in the vertical synchronous signal separated by the synchronous separator 10. The vertical synchronous signal applied to the OSD IC in the synchronous separator 10 by being pulled out to the image signal input terminal is applied as a stable signal without abnormal pulses as shown in FIG.
OSD IC에서는 수직동기 신호가 안정되게 인가되면 OSD 문자의 디스플레이 시킬위치를 정확히 산출해 내게 되므로 OSD문자의 떨림 현상을 방지하게 된다.In the OSD IC, when the vertical synchronizing signal is applied stably, the position of the OSD character is displayed accurately, thus preventing the OSD character from shaking.
이상에서 살펴 본 바와 같이 본 고안은 외부 신호 영향이나 약전계시에도 안정된 수직동기 신호를 분리시켜주어 OSD문자가 상하로 떨리게 되는 현상을 없앨 수 있다.As described above, the present invention can eliminate the phenomenon that the OSD character is shaken up and down by separating the stable vertical synchronization signal even under the influence of external signal or weak electric field.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019940006971U KR0137212Y1 (en) | 1994-03-31 | 1994-03-31 | Sync. separating circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019940006971U KR0137212Y1 (en) | 1994-03-31 | 1994-03-31 | Sync. separating circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950028920U KR950028920U (en) | 1995-10-20 |
KR0137212Y1 true KR0137212Y1 (en) | 1999-05-01 |
Family
ID=19380360
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019940006971U KR0137212Y1 (en) | 1994-03-31 | 1994-03-31 | Sync. separating circuit |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0137212Y1 (en) |
-
1994
- 1994-03-31 KR KR2019940006971U patent/KR0137212Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950028920U (en) | 1995-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0137212Y1 (en) | Sync. separating circuit | |
KR940011875B1 (en) | Horizontal synchronizing signal separation circuit | |
US6597352B1 (en) | Method and device for filtered sync detection | |
KR960038547A (en) | Oscillation frequency automatic control circuit according to horizontal synchronization signal | |
KR200141097Y1 (en) | A circuit for preventing word-waving | |
KR940000159Y1 (en) | Keyed pulse generator for high definition of tv | |
US5357545A (en) | Synchronizing signal detecting circuit | |
KR930009182B1 (en) | Signal separating system | |
KR900007386Y1 (en) | Syn seperating circuits of satellite receiver | |
JP3198203B2 (en) | Synchronous separation device | |
KR0122741Y1 (en) | Sync signal separating circuit | |
JPS5930372A (en) | Synchronizing separation circuit | |
KR900003075B1 (en) | Digital signal and digiral synchronizing signal dividing integrated circuit | |
KR900000709Y1 (en) | Horizontal synchronizing signal dividing circuit | |
JP3030971B2 (en) | Synchronous separation device | |
JPS595789A (en) | Separating circuit for data signal in video signal | |
KR890003767B1 (en) | Synchronizing signal division circuit | |
KR980009340U (en) | Vertical Synchronous Isolation Circuit of Monochrome Monitor | |
JPS6126760B2 (en) | ||
KR19980033793A (en) | Automatic frequency control device in no signal | |
KR970078675A (en) | Color Burst Signal Positioner | |
JPH07162707A (en) | Synchronization separator circuit | |
KR19990055696A (en) | Sync signal and video signal separation circuit | |
JPH04331978A (en) | Clamp pulse circuit of video amplifier | |
JPS58178669A (en) | Synchronization separating device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20051028 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |