KR0136462B1 - 디지탈 브이씨알(dvcr)의 에러검출 및 정정장치 - Google Patents

디지탈 브이씨알(dvcr)의 에러검출 및 정정장치

Info

Publication number
KR0136462B1
KR0136462B1 KR1019940024285A KR19940024285A KR0136462B1 KR 0136462 B1 KR0136462 B1 KR 0136462B1 KR 1019940024285 A KR1019940024285 A KR 1019940024285A KR 19940024285 A KR19940024285 A KR 19940024285A KR 0136462 B1 KR0136462 B1 KR 0136462B1
Authority
KR
South Korea
Prior art keywords
output
error
gate
peak waveform
precoder
Prior art date
Application number
KR1019940024285A
Other languages
English (en)
Inventor
권태경
Original Assignee
이헌조
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 엘지전자 주식회사 filed Critical 이헌조
Priority to KR1019940024285A priority Critical patent/KR0136462B1/ko
Priority to US08/533,067 priority patent/US5751894A/en
Application granted granted Critical
Publication of KR0136462B1 publication Critical patent/KR0136462B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • G11B20/10055Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter using partial response filtering when writing the signal to the medium or reading it therefrom
    • G11B20/10175PR4, PR(1,0,-1), i.e. partial response class 4, polynomial (1+D)(1-D)=(1-D2)
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Algebra (AREA)
  • Pure & Applied Mathematics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Digital Magnetic Recording (AREA)

Abstract

본 발명은 재생시 노이즈나 시스템 불안정등으로 발생한 에러를 검출하며 검출결과 정정가능조건을 경우는 정정하도록 한 DVCR의 에러검출 및 정정장치에 관한 것으로, 종래의 경우는 에러의 검출은 가능하였으나 정확한 에러검출위치를 추정할 수 없어 에러의 수정은 불가능하던 점을 감안하여 본 발명은 입력 디지탈 데이타를 프리코더를 통하여 INRZ(Interleaved Non Return to Zero) 변환하고 등화기 및 PR(Partial Response)검출기를 통하여 복원하는 DVCR 시스템에 있어서, 상기 프리코더의 출력의 근사신호와-피크파형을 이용하여 재생신호의 에러를 검출하는 에러검출부와, 상기 에러검출부의 출력과 피크파형을 이용하여 검출된 에러가 정정가능조건일 경우 에러를 정정하는 에러정정부를 포함하고, 상기 에러검출부는 일입력단에 상기 프리코더의 출력의 근사신호가 입력되고 타입력단은 접지된 제 1 앤드 게이트와, 상기 제 1 앤드 게이트의 출력을 반전시키는 인버터와, 일입력단에는 상기 인버터의 출력이 입력되고 타입력단에는 -피크파형이 입력되는 제 2 앤드 게이트로 구성되며, 상기 에러정정부는 상기 프리코더의 출력의 근사신호를 2비트 딜레이시키는 딜레이부와, 상기 딜레이부의 출력과 피크파형을 모듈로 -2연산하는 익스쿨루시브 오아 케이트와, 상기 딜레이부의 출력과 상기 제 2 앤드 게이트의 출력을 논리곱하는 앤드게이트와, 상기 피크파형을 반전시키는 인버터와, 상기 앤드 게이트의 출력에 따라 상기 인버터의 출력과 피크파형을 선택하여 출력하는 멀티플렉서로 구성됨을 특징으로 한다.
또한, 본 발명은 DVCR의 마크네틱 테이프 채널뿐만 아니라 마그네틱 디스크 채널을 이용하는 기록/재생 시스템에서 에러정정율을 높이는 방법으로도 이용할 수 있다.

Description

디지탈 브이씨알(DVCR)의 에러검출 및 정정장치
제 1 도는 일반적인 자기테이프를 이용한 기록/재생 시스템의 블럭 구성도
제 2 도는 일반적인 PR4채널 모델링 과정을 나타낸 도면
제 3 도는 일반적인 PR4방식 기록/재생 시스템의 블럭 구성도
제 4 도는 제 3 도의 동작 파형도
제 5 도는 본 발명에 따른 DVCR의 에러검출 및 정정장치의 블럭 구성도
제 6 도는 제 5 도의 에러검출 및 정정부의 상세 구성도
제 7 도는 본 발명의 동작 파형도
* 도면의 주요부분에 대한 부호의 설명 *
10 : 프리코더20, 40 : 기록/재생 증폭기
30 : 기록/재생헤드50 : PR4등화기
60 : PR4검출기70 : 에러검출 및 정정부
71 : 에러검출부72 : 에러정정부
본 발명은 DVCR의 에러검출 및 정정장치에 관한 것으로서, 더욱 상세하게는 재생시 노이즈나 시스템 불안정등으로 발생한 에러를 검출하여 검출결과 발생한 에러가 정정가능조건을 경우는 정정하도록 한 DVCR의 에러검출 및 정정장치에 관한 것이다.
제 1 도는 일반적인 자기 테이프를 이용한 기록/재생시스템의 블럭 구성도로써, PR(Partial Response)엔코더(1)는 데이타 처리기나 다른 입력 단자로 부터 입력되는 코드화된 병렬 NRZ(Non Return to Zero) 디지탈 데이타를 연속적인 직렬 PR신호로 만들어 준다.
여기서, 입력 데이타를 PR신호로 바꾸어 주는 이유는 마그네틱 테이프의 채널이 제한되어 있기 때문에 이 채널 특성과 유사한 특성을 갖을 때 기록/재생시 손실이 적어 원신호에 충실한 신호를 복원할 수 있기 때문이다.
상기 PR엔코더(1)의 출력은 기록 드라이버(2)에 입력되며 이 기록 드라이버(2)는 마그네틱 테이프에 기록하기 위한 기록/재생헤드(3)에 적합한 신호 크기와 클럭을 갖도록 펄스열을 바꾸어 준다. 또한, 기록 드라이버(2)는 데이타의 펄스에 상응하는 클럭을 위한 회로를 포함한다.
그리고 테이프로 부터 재생된 아날로그 신호는 증폭 및 PR등화기(4)로 보내어지며, 상기 증폭 및 PR등화기(4)를 통과한 연속적인 아날로그 신호는 재생 클럭으로 동기화되고 PR검출기(5)에서 원래의 신호인 디지탈 신호로 바뀌어 진다.
제 2 도는 PR4방식의 채널 모델링 과정을 도시한 것으로, 프리코더(1a)는 입력 디지탈 데이타를 INRZ(Interleaved NRZ)변환시킨다.
즉, 상기 프리코더(1a)는 입력 데이타 ak(ak=+1 또는 0)와 2비트 지연된 기록데이타 bk-2를 모듈로 -2(Modulo-2)연산을 하며, 상기 프리코더(1a)에서 INRZ코딩을 하는 이유는 재생시 부가된 노이즈나 시스템 불안정등으로 인하여 발생한 에러가 전파되지 않도록 하기 위함이다.
그리고 상기 연산된 결과가 리드/라이트 헤드(2a)를 거쳐 마그네틱 테이프에 기록된다.
그리고 재생시 리드/라이트 헤드(2a)에 유기되는 신호는 마그네틱 테이프의 고유특성인 미분(1-D)특성을 갖게 된다.
이 신호는 도시하지 않은 증폭기를 거쳐 디코더(3a)에 입력되며, 디코더(3a)는 재생신호 k k k k k k k k k k k k k k k k k k k k -2 k - k - k - k - k k - k ^ k k k k - k k - k k k k + k - k k + k - k k k -2 k k - -2 -2 k k k k-2 k k

Claims (3)

  1. (정정) 입력 디지탈 데이타를 프리코더를 통하여 INRZ(Interleaved Non Return to Zero) 변환하고 등화기 및 PR(Partial Response)검출기를 통하여 복원하는 DVCR 시스템에 있어서,
    상기 프리코더의 출력의 근사신호와-피크파형을 이용하여 재생신호의 에러를 검출하는 에러검출부와,
    상기 에러검출부의 출력과 피크파형 이용하여 검출된 에러가 정정가능조건일 경우 에러를 정정하는 에러정정부를 포함하고,
    상기 에러검출부는,
    일입력단에 상기 프리코더의 출력의 근사신호가 입력되고 타입력단은 접지된 제 1 앤드 게이트와,
    상기 제 1 앤드 게이트의 출력을 반전시키는 인버터와,
    일입력단에 상기 인버터의 출력이 입력되고 타입력단에 -피크파형이 입력되는 제 2 앤드 게이트로 구성되며,
    상기 에러정정부는,
    상기 프리코더의 출력의 근사신호를 2비트 딜레이시키는 딜레이부와 상기 딜레이부의 출력과 피크파형을 모듈로 -2연산하는 익스쿨루시브 오아 게이트와,
    상기 딜레이부의 출력과 상기 제 2 앤드 게이트의 출력을 논리곱하는 앤드 게이트와,
    상기 피크파형을 반전시키는 인버터와,
    상기 앤드 게이트의 출력에 따라 상기 인버터의 출력과 피크파형을 선택하여 출력하는 멀티플렉서로 구성됨을 특징으로 하는 DVCR의 에러검출 및 정정장치.
  2. 상기 발생한 에러가 정정가능한 조건은 발생한 에거라 전파되지 않고 발생한 비트에서 바로 검출되는 경우임을 특징으로 하는 DVCR의 에러검출 및 정정장치.
  3. 상기 발생한 에러가 전파되지 않고 발생한 비트에서 바로 검출되는 경우는 등화기 출력에 노이즈가 부가된 신호의 1비트 지연신호가 +1이거나 -1이고 등화기 출력에 노이즈가 부가된 신호의 레벨천이가 -1로 되는 경우임을 특징으로 하는 DVCR의 에러검출 및 정정장치.
KR1019940024285A 1994-09-27 1994-09-27 디지탈 브이씨알(dvcr)의 에러검출 및 정정장치 KR0136462B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019940024285A KR0136462B1 (ko) 1994-09-27 1994-09-27 디지탈 브이씨알(dvcr)의 에러검출 및 정정장치
US08/533,067 US5751894A (en) 1994-09-27 1995-09-25 Recording/reproducing system of a DVCR

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940024285A KR0136462B1 (ko) 1994-09-27 1994-09-27 디지탈 브이씨알(dvcr)의 에러검출 및 정정장치

Publications (1)

Publication Number Publication Date
KR0136462B1 true KR0136462B1 (ko) 1998-05-15

Family

ID=19393538

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940024285A KR0136462B1 (ko) 1994-09-27 1994-09-27 디지탈 브이씨알(dvcr)의 에러검출 및 정정장치

Country Status (2)

Country Link
US (1) US5751894A (ko)
KR (1) KR0136462B1 (ko)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4115213A1 (de) * 1991-05-10 1992-11-12 Nokia Deutschland Gmbh Kammfilterschaltung im wiedergabeseitigen farbartkanal eines videorecorders

Also Published As

Publication number Publication date
US5751894A (en) 1998-05-12

Similar Documents

Publication Publication Date Title
US4393502A (en) Method and apparatus for communicating digital information words by error-correction encoding
US5440432A (en) Dubbing system for digital information
EP0408343B1 (en) Encoding device and decoding device suitable for dubbing
US4445216A (en) System for defeating erroneous correction in a digital signal reproducing apparatus
US4984099A (en) Apparatus for decoding a transmitted signal
KR920006997B1 (ko) 디지탈데이터변복조회로와 디지탈데이터변조방법
KR0136462B1 (ko) 디지탈 브이씨알(dvcr)의 에러검출 및 정정장치
JP3976343B2 (ja) デジタル情報信号の送信、記録及び再生
US6549352B1 (en) Signal processing apparatus utilizing a partial response method, and signal processing method, information recording apparatus, and information reproduction apparatus therefore
JPH07220398A (ja) 記録信号再生方法及びその装置
KR100213032B1 (ko) 자기기록 재생장치에서 디지탈 신호 검출 장치
JP3441040B2 (ja) 1ビット信号のエラー検知方法および補完方法ならびに装置
JPH04177603A (ja) 磁気ディスク装置
JPH05307838A (ja) 誤り訂正装置
JP2787895B2 (ja) 情報記録再生装置
KR100218018B1 (ko) 광디스크 재생장치
US4701812A (en) PCM recording and reproducing apparatus
JPH03116586A (ja) 記録再生装置および記録再生システム
JP3439680B2 (ja) ディジタル変調回路
KR0152771B1 (ko) 디지탈 자기기록/재생기의 에러검출장치
JPH04183042A (ja) ディジタル情報検出装置
JPH04372774A (ja) ディジタルデータ再生方法
JPH06124548A (ja) データ再生装置
JP3286025B2 (ja) ディジタル信号検出回路
JPH04216303A (ja) ビデオレコーダ用デジタル信号記録/再生回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010926

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee