KR0133878Y1 - 슈퍼잭 입력용 신호처리장치 - Google Patents
슈퍼잭 입력용 신호처리장치 Download PDFInfo
- Publication number
- KR0133878Y1 KR0133878Y1 KR2019930017443U KR930017443U KR0133878Y1 KR 0133878 Y1 KR0133878 Y1 KR 0133878Y1 KR 2019930017443 U KR2019930017443 U KR 2019930017443U KR 930017443 U KR930017443 U KR 930017443U KR 0133878 Y1 KR0133878 Y1 KR 0133878Y1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- luminance
- color
- color signal
- amplifying
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
본 고안은 블루 백 타임 기간동안에는 간단한 회로를 이용하여 복합영상신호로부터 휘도신호와 색신호를 분리하여 슈퍼잭 입력으로 사용함으로써 항상 정상 화면과 슈퍼 화면을 동시에 수상하도록 하기 위한 것으로, 휘도신호처리수단, 증폭수단, OSD 처리수단과 휘도/색신호 분리수단으로 구성된다.
Description
제1도는 종래의 슈퍼잭 입력용 신호처리장치를 나타낸 블록도.
제2도는 본 고안에 의한 슈퍼잭 입력용 신호처리장치를 나타낸 블록도.
제3도는 제2도에 있어서 휘도/색신호분리부를 나타낸 상세회로도.
* 도면의 주요부분에 대한 부호의 설명
10 : 휘도신호처리부 21 : 증폭부
31 : OSD처리부 40 : 휘도/색신호분리부
본 고안은 영상기록재생장치에 관한 것으로, 특히 복합영상신호로부터 휘도 및 색신호를 분리하여 슈퍼잭(Super Jack)의 입력으로 사용하기 위한 슈퍼잭 입력용 신호처리장치에 관한 것이다.
근래 들어 비디오 테이프 레코더(이하 VTR이라 함)의 급속한 기술 개발에 힘입어 실수요자들의 고해상도에 대한 수요로 고해상도 실현을 위한 개발이 가속되어져 가고 있다. 특히 TV의 슈퍼잭 입력을 통한 고해상도의 실현과, VTR에서 하이 밴브(Hi-Band)화에 따라 해상도를 높이고 있는 현 추세에서 VTR의 전 회로에 슈퍼잭 사용의 빈도가 높아져 가고 있다.
8mm 캠코더에서의 하이 밴드화의 실현으로 인해 현재 모델에 적용되어질 슈퍼잭 입력을 위해 복합영상신호로부터 휘도신호와 색신호의 분리 빈도가 높아져가고 있는 시점에 있어서 좀더 간단한 휘도 및 색신호 분리회로가 요구된다.
제1도는 종래의 슈퍼잭 입력용 신호처리장치를 나타낸 블록도이다.
제1도에 있어서, 휘도신호처리부(10)에서는 인가되는 복합영상신호로부터 휘도 및 색신호를 분리하여 원래 복합영상신호인 A와 복합영상신호로부터 분리된 휘도신호인 B와 색신호인 C를 각각 증폭부(20)로 출력한다.
증폭부(20)에서는 A, B, C신호를 각각 6dB의 증폭율로 증폭시켜서 복합영상신호인 A신호는 OSD(On Screen Display)처리부(30)를 통해 바로 정상신호로 TV로 출력되고, 휘도신호인 B신호와 색신호인 C신호는 각각 TV로 인가되어 슈퍼잭의 입력으로 사용된다.
OSD처리부(30)에서 출력되는 OSD 데이터는 증폭부(20)로 인가되어 복합영상신호인 A신호와 혼합되어 OSD처리부(30)를 통해 TV로 출력된다.
따라서 종래의 슈퍼잭 입력용 신호처리장치에서는 TV에서 OSD처리부(30)에서 출력되는 정상신호와 증폭부(20)에서 출력되는 슈퍼 입력신호 중 하나를 선택하여 각각의 화면을 시철할 수 있었다.
그러나 블루 백 타임(Blue Back Time) 기간 즉, 이미 메모리된 VTR의 키를 선택하여 VTR의 프로그램을 선택하는 기간동안에는 OSD처리부(30)에서 이미 메모리되어 있던 블루 백 신호를 TV 화면상에 출력하고, OSD처리부(30)에 인가되는 복합영상신호를 무시함으로써 최종 출력인 정상화면과 슈퍼화면이 다르게 나타나는 문제점이 있었다. 또한 집적회로칩(IC Chip)내에서 휘도 및 색신호 분리를 수행하는 문제점이 있었다.
따라서 본 고안의 목적은 상술한 문제점을 해결하기 위하여 블루 백 타임 기간동안 정상화면과 슈퍼화면을 동시에 수상할 수 있도록 하기 위하여 복합영상신호로부터 휘도신호와 색신호를 분리하여 슈퍼잭 입력으로 사용하기 위한 슈퍼잭 입력용 신호처리장치를 제공하는데 있다.
상기 목적을 달성하기 위하여 본 고안에 의한 슈퍼잭 입력용 신호처리장치는, 인가되는 복합영상신호로부터 휘도 및 색신호를 분리하여 복합영상신호, 휘도신호와 색신호를 출력하기 위한 휘도신호처리수단;상기 휘도신호처리수단에서 출력되는 복합영상신호, 휘도신호와 색신호를 소정의 증폭율로 증폭하여 복합영상신호는 정상신호로서 TV로 인가하고, 휘도신호와 색신호는 각각 슈퍼잭 입력을 위해 TV로 인가하기 위한 증폭수단;외부 명령에 의해 OSD 데이터를 생성하여 상기 증폭수단으로 출력하기 위한 OSD처리수단; 및 블루 백 타임 기간동안 상기 OSD처리수단에서 출력되는 블루 백 신호로부터 휘도신호 및 색신호를 분리하여 상기 증폭수단으로 출력하기 위한 휘도/색신호 분리수단을 포함함을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 고안에 대하여 설명하기로 한다.
제2도는 본 고안에 의한 슈퍼잭 입력용 신호처리장치를 나타낸 블록도이다.
제2도에 도시된 블록도의 구성은, 인가되는 복합영상신호로부터 휘도 및 색신호를 분리하기 위한 휘도신호처리부(10)와, 휘도신호처리부(10)에서 출력되는 복합영상신호인 A와 휘도신호칭 B와 색신호인 C를 소정의 증폭율로 증폭하여 복합영상신호인 A 신호는 정상신호로 TV로 인가하고, 휘도신호인 B신호와 색신호인 C신호는 각각 슈퍼잭 입력을 위해 TV로 인가하기 위한 증폭부(21)와, 외부 명령에 의해 OSD 데이터를 생성하여 증폭부(21)로 출력하고, 블루 백 타임 기간동안 생성되는 블루 백 신호는 후술할 휘도/색신호 분리부(40)로 출력하기 위한 OSD처리부(31)와, OSD처리부(31)에서 출력되는 블루 백 신호로부터 휘도신호 및 색신호를 분리하여 증폭부(21)로 출력하기 위한 휘도/색신호 분리부(40)로 이루어진다.
제3도는 제2도에 있어서 휘도/색신호 분리부(40)의 상세회로도이다.
제3도에 도시된 회로도의 구성은, 양극단자에는 OSD처리부(31)로부터 출력되는 복합영상신호가 인가되는 콘덴서(C1)와, 일측단자가 콘덴서(C1)의 음극단자에 접속되는 저항(R1)과, 베이스단자가 저항(R1)의 다른 일측단자에 접속되고, 콜렉터단자가 접지에 접속되고, 에미터단자가 저항(R3)을 통해 +9V에 접속된 PNP 트랜지스터(Q1)와, PNP 트랜지스터(Q1)의 베이스단자와 접지 사이에 접속된 저항(R2)과, 일측단자가 PNP트랜지스터(Q1)의 에미터단자에 접속되는 저항(R4)과, 베이스단자가 저항(R4)의 다른 일측단자에 접속되고, 콜렉터단자가 접지에 접속되고, 에미터단자가 저항(R5)을 통해 +9V에 접속된 PNP트랜지스터(Q2)와, 일측단자가 PNP트랜지스터(Q2)의 에미터단자에 접속되고, 다른 일측단자로는 증폭부(제2도의 21)로 휘도신호(Y)를 출력하는 콘덴서(C3)와, 베이스단자에는 +5V가 인가되고, 에미터단자는 저항(R7)을 통해 접지에 접속되고, 콜렉터단자는 저항(R6)을 통해 +9V에 접속된 NPN트랜지스터(Q3)와, PNP트랜지스터(Q2)의 베이스단자와 NPN트랜지스터(Q3)의 에미터단자 사이에 직렬로 접속된 콘덴서(C2) 및 인덕턴스(L1)와, 베이스단자가 NPN트랜지스터(Q3)의 콜렉터단자에 접속되고, 콜렉터단자가 접지에 접속되고, 에미터단자가 저항(R8)을 통해 +9V에 접속된 PNP트랜지스터(Q4 )와, 일측단자가 PNP트랜지스터(Q4)의 에미터단자에 접속되고, 다른 일측단자로는 증폭부(제2도의 21)로 색신호(C)를 출력하는 콘덴서(C4)로 이루어진다.
그러면 본 고안의 동작을 제2도와 제3도를 참조하여 상세히 설명하기로 한다.
휘도신호처리부(10)에서는 제1도에서와 같이 인가되는 복합영상신호로부터 휘도 및 색신호를 분리하여 복합영상신호인 A와 휘도신호인 B와 색신호인 C를 각각 증폭부(21)로 출력한다.
증폭부(21)에서는 A, B, C신호를 각각 6dB의 증폭율로 증폭시켜서 복합영상신호인 A 신호는 바로 정상신호로서 TV로 출력되고, 휘도신호인 B신호와 색신호인 C신호는 각각 TV로 인가되어 슈퍼잭의 입력으로 사용된다. 또한 후술할 OSD처리부(31)로부터 출력되는 OSD 데이터를 복합영상신호인 A와 혼합하여 정상신호로서 TV로 출력한다. 그리고, 슈퍼잭의 입력으로서, 블루 백 타임 이외의 기간에는 휘도신호처리부(10)에서 출력되는 휘도신호인 B와 색신호인 C를 TV로 출력하고, 블루 백 타임 기간동안에는 후술할 휘도/색신호 분리부(40)에서 출력되는 휘도신호와 색신호를 TV로 출력한다.
OSD처리부(31)에서는 외부 명령에 의해 OSD 데이터를 생성하여 증폭부(21)로 출력하고, 블루 백 타임 기간동안 생성되는 블루 백 신호는 후술할 휘도/색신호 분리부(40)로 출력한다.
휘도/색신호 분리부(40)는 OSD처리부(31)에서 출력되는 블루 백 신호로부터 휘도신호 및 색신호를 분리하여 증폭부(21)로 출력한다. 휘도/색신호 분리부(40)는 제3도에서와 같이 구성되며 우선, 콘덴서(C2)와 인덕턴스(L1)의 공진주파수는 색부반송파 주파수 즉, 3.58MHz로 설정되어 있다.
OSD처리부(31)로부터 입력단자로 인가되는 복합영상신호는 콘덴서(C1)를 통해 직류성분이 제거되고, 직류성분이 제거된 복합영상신호는 저항(R1)과 저항(R2)은 서로 동일한 저항치를 가지므로 PNP트랜지스터(Q1)의 베이스단자로 인가되는 신호의 레벨은 콘덴서(C1)로부터 출력되는 신호레벨의 1/2이 된다.
PNP트랜지스터(Q1)는 버퍼의 역할을 하며, 따라서 전압이득은 1이다. 저항(R3)과 저항(R4)에 의해 PNP트랜지스터(Q2)의 바이어스전압이 결정되고, 버퍼링되어 PNP트랜지스터(Q1 )의 에미터단자로부터 출력되는 복합영상신호는 저항(R4)를 통해 PNP트랜지스터(Q2)의 베이스단자로 인가된다.
PNP트랜지스터(Q2)의 베이스단자에서 보면, 콘덴서(C2)와 인덕턴스(L1)의 공진주파수가 색부반송파 주파수로 설정되어 있기 때문에 휘도신호로 볼때는 색신호가 트랩(Trap)으로 구성되어져 있다.
NPN트랜지스터(Q3)는 공통 베이스(Common Base) 형태로 구성되어 있어서 베이스의 내부저항이 매우 작기 때문에 휘도신호에서 보면 콘덴서(C2)와 인덕턴스(L1)의 직렬공진으로 3.58MHz가 접지로 처리되므로 PNP트랜지스터(Q2)의 베이스단자에서의 교류파형은 색신호가 제거되어 있음을 알 수 있다. 여기서 PNP트랜지스터(Q2) 역시 버퍼로 사용되고, 버퍼링된 휘도신호(Y)는 콘덴서(C3)를 통해 직류성분이 제거된 후 증폭부(제2도의 21)로 출력된다.
또한, PNP트랜지스터(Q2)의 베이스단자에서 콘덴서(C2)와 인덕턴스(L1)의 직렬공진에 의해 공진주파수에 해당하는 주파수가 피킹(Peaking)되므로 색신호만 NPN트랜지스터(Q3)의 에미터단자로 인가된다. NPN트랜지스터(Q3)의 전압이득은 (R6/R7)이므로 NPN트랜지스터(Q3)의 콜렉터단자에서는 에미터단자로 인가된 색신호의 전압레벨에 (R6/R7)을 곱한 만큼 증폭된 색신호가 PNP트랜지스터(Q4)의 베이스단자로 출력된다.
PNP트랜지스터(Q4) 역시 버퍼로 동작하고, 버퍼링되어 PNP트랜지스터(Q4)의 에미터단자에서 출력되는 색신호(C)는 콘덴서(C4)를 통해 직류성분이 제거된 후 증폭부(21)로 출력된다.
상술한 바와 같이 본 고안에 의한 슈퍼잭 입력용 신호처리장치에서는 블루 백 타임 기간동안에는 간단한 회로를 이용하여 복합영상신호로부터 휘도신호와 색신호를 분리하여 슈퍼잭 입력으로 사용함으로써 항상 정상 화면과 슈퍼 화면을 동시에 수상할 수 있는 이점이 있다.
Claims (5)
- 인가되는 복합영상신호로부터 휘도 및 색신호를 분리하여 복합영상신호, 휘도신호와 색신호를 출력하기 위한 휘도신호처리수단;상기 휘도신호처리수단에서 출력되는 복합영상신호, 휘도신호와 색신호를 소정의 증폭율로 증폭하여 복합영상신호는 정상신호로서 TV로 인가하고, 휘도신호와 색신호는 각각 슈퍼재 입력을 위해 TV로 인가하기 위한 증폭수단;외부 명령에 의해 OSD 데이터를 생성하여 상기 증폭수단으로 출력하기 위한 OSD처리수단; 및 블루 백 타임 기간동안 상기 OSD처리수단에서 출력되는 블루 백 신호로부터 휘도신호 및 색신호를 분리하여 상기 증폭수단으로 출력하기 위한 휘도/색신호 분리수단을 포함함을 특징으로 하는 슈퍼잭 입력용 신호처리장치.
- 제1항에 있어서, 상기 증폭수단은 상기 블루 백 타임 이외의 기간동안에는 상기 휘도신호처리수단에서 출력되는 휘도신호 및 색신호를 증폭하여 슈퍼잭 입력을 위해 상기 TV로 출력하고, 상기 블루 백 타임 기간동안에는 상기 휘도/색신호 분리수단에서 출력되는 휘도신호 및 색신호를 증폭하여 슈퍼잭 입력을 위해 상기 TV로 출력함을 특징으로 하는 슈퍼잭 입력용 신호처리장치.
- 제1항에 있어서, 상기 휘도/색신호 분리수단은 상기 OSD 처리수단에서 출력되는 블루 백 신호를 버퍼링하기 위한 제1버퍼;상기 제1버퍼로부터 출력되는 상기 블루 백 신호로부터 색신호를 분리하기 위한 트랩;상기 트랩에 의해 상기 제1버퍼로부터 출력되는 상기 블루 백 신호로부터 분리된 휘도신호를 버퍼링하여 상기 증폭수단으로 출력하기 위한 제2버퍼;상기 트랩으로부터 출력되는 상기 색신호를 소정의 증폭율로 증폭하기 위한 증폭기; 및 상기 증폭기로부터 출력되는 상기 색신호를 버퍼링하여 상기 증폭수단으로 출력하기 위한 제3버퍼로 구성됨을 특징으로 하는 슈퍼잭 입력용 신호처리장치.
- 제3항에 있어서, 상기 트랩은 콘덴서와 인덕턴스의 직렬공진으로 이루어짐을 특징으로 하는 슈퍼잭 입력용 신호처리장치.
- 제4항에 있어서, 상기 직렬공진의 공진주파수는 3.58MHz로 설정됨을 특징으로 하는 슈퍼잭 입력용 신호처리장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019930017443U KR0133878Y1 (ko) | 1993-08-31 | 1993-08-31 | 슈퍼잭 입력용 신호처리장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019930017443U KR0133878Y1 (ko) | 1993-08-31 | 1993-08-31 | 슈퍼잭 입력용 신호처리장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950007180U KR950007180U (ko) | 1995-03-21 |
KR0133878Y1 true KR0133878Y1 (ko) | 1999-03-20 |
Family
ID=19362676
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019930017443U KR0133878Y1 (ko) | 1993-08-31 | 1993-08-31 | 슈퍼잭 입력용 신호처리장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0133878Y1 (ko) |
-
1993
- 1993-08-31 KR KR2019930017443U patent/KR0133878Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950007180U (ko) | 1995-03-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0133878Y1 (ko) | 슈퍼잭 입력용 신호처리장치 | |
JPS5911282B2 (ja) | 同期検波回路 | |
US4148068A (en) | Television synchronizing signal separating circuit | |
JPS5827368Y2 (ja) | 信号処理装置 | |
JP2998773B2 (ja) | 高周波2逓倍回路 | |
KR0109259Y1 (ko) | 영상 기기의 잡음 제거장치 | |
JPS599438Y2 (ja) | テ−プレコ−ダ回路 | |
KR930004525Y1 (ko) | 칼러신호 분리회로 | |
KR0134298B1 (ko) | 브이씨알(vcr)의 휘도 및 색신호 분리회로 | |
JPS5848810Y2 (ja) | ドウキケンパカイロ | |
JPH05274787A (ja) | 自動利得制御回路 | |
JP3307106B2 (ja) | 信号振幅制限回路 | |
JPH04238388A (ja) | ディスプレイ装置のテスト回路および方法 | |
KR930008228Y1 (ko) | Tv 시청시 비디오신호 뮤트회로 | |
JPS6147473B2 (ko) | ||
JP3374021B2 (ja) | フィルタ回路 | |
JPH0528848Y2 (ko) | ||
JPS5846115B2 (ja) | クランプ回路 | |
KR870001155Y1 (ko) | 의사 영상 동기 신호를 이용한 음성신호 녹음회로 | |
JPS5915157Y2 (ja) | ブランキングプロセス回路 | |
JPS643224Y2 (ko) | ||
JP3163402B2 (ja) | クロマ信号ゲートパルス発生回路 | |
JP3282241B2 (ja) | 信号切り換え回路 | |
JPH05328230A (ja) | 雑音低減回路 | |
JPH04142189A (ja) | 映像信号記録・再生装置の映像信号スルーパス回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20050929 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |