KR0131724B1 - 모니터의 수평 동기 신호 처리 회로 - Google Patents

모니터의 수평 동기 신호 처리 회로

Info

Publication number
KR0131724B1
KR0131724B1 KR1019940011889A KR19940011889A KR0131724B1 KR 0131724 B1 KR0131724 B1 KR 0131724B1 KR 1019940011889 A KR1019940011889 A KR 1019940011889A KR 19940011889 A KR19940011889 A KR 19940011889A KR 0131724 B1 KR0131724 B1 KR 0131724B1
Authority
KR
South Korea
Prior art keywords
synchronizing signal
horizontal synchronizing
horizontal
output
voltage
Prior art date
Application number
KR1019940011889A
Other languages
English (en)
Other versions
KR950033786A (ko
Inventor
이석구
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019940011889A priority Critical patent/KR0131724B1/ko
Publication of KR950033786A publication Critical patent/KR950033786A/ko
Application granted granted Critical
Publication of KR0131724B1 publication Critical patent/KR0131724B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/19Arrangements or assemblies in supply circuits for the purpose of withstanding high voltages

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

본 발명은 모니터의 수평 동기 신호 처리 회로에 관한 것으로서, 무신호 또는 모드 절환시 이상 발진하는 수평 동기 신호의 주파수를 안정시켜 출력되는 전압을 안정화시키는 수평 동기 신호 발생정치의 안정화 회로에 관한 것이다. 이와같은 본 발명은 입력되는 수평 동기 신호 및 수직 동기 신호에 동기되어 처리된 수평 동기 신호를 발생시키는 수평동기 신호 발생부와, 수평 동기 신호발생부에서 출력되는 수평 동기 신호의 펄스폭을 결정하는 수평 동기 신호 출력부와, 기준 전압을 발생시키는 기준 전압 발생부와, 상기 수평 전압 발생부에서 출력되는 기준 전압 이상으로 증폭시키는 수평 동기 신호 증폭부와, 상기 수평 동기 신호증폭부에서 출력되는 수평 동기 신호가 항상 일정하게 유지되도록 하는 수평 동기신호 안정화부로 구성된다.

Description

모니터의 수평 동기 신호 처리 회로
제 1도는 종래의 모니터의 수평 동기 신호 처리 회로도.
제 2도는 본 발명이 적용되는 모니터의 수평 동기 신호 처리 회로도.
* 도면의 주요 부분에 대한 부호의 설명
10 : 수평 동기 신호 발생부 20 : 수평 동기 신호 출력부
30 : 기준 전압 발생부 40 : 수평 동기 신호 증폭부
50 : 수평 동기 신호 안정화부 R1-R12 : 저항
C1-C9 : 콘덴서 OP1 : 버퍼
Q1 : 트랜지스터
본 발명은 모니터의 수평 동기 신호 처리 회로에 관한 것으로서, 특히 무신호 또는 모드 절환시 이상 발진하는 수평 동기 신호의 주파수에 대응되는 전압을 안정화시키는 수평 동기 신호 처리 장치의 안정화 회로에 관한 것이다. 일반적으로 콤퓨터의 마이크로 프로세서로부터 출력되는 펄스 형태의 수평동기 신호 및 수직 동기 신호는, 모니터의 메인 보오드의 수평 동기 신호처리 장치에 인가되어 처리된 후 수평 동기 신호 발생부에 인가되어 삼각파형의 수평 동기 신호를 발생시킨다. 그리고, 상기 삼각파형의 수평 동기 신호는 수평 동기 신호 드라이버에 인가되어 그 수평 동기 신호로 편향용 코일을 구동시키기 위하여 증폭된 삼각파형의 수평 동기 신호가 발생된다. 상기한 종래의 수평의 동기 신호 처리 장치는, 제 1도에 도시된 바와같이 저항(R1)(R2), 콘덴서 (C1-C6), 발진기(OS) 및 가변 저항(VR), 집적 소자(IC)로 구성되어 입력되는 수평 동기 신호(Hs) 및 수직 동기 신호(Vs)와, 콘덴서(C5)에 의해 평활된 전압(V1)이 집적 소자(IC)에 인가되면 도면에 도시되지 않은 콤퓨터의 마이크로 프로세서에서 출력되는 수평 동기 신호가 처리되어 출력된다.
그때, 상기 처리된 수평 동기 신호는 가변 저항(VR) 및 콘덴서(C6)에 의해 그 수평 동기 신호의 펄스폭이 결정된다. 한편 수평동기 신호 출력부(2)로 입력되는 전압(V2)은, 수평 동기 신호출력부(2)의 저항(R3)(R4)에 의해 분배되고, 그 분배된 저항(R3)의 출력 전압과 콘덴서(C7) 및 저항(R5)에 의해 상기 집적 소자(IC)에서 출력되는 수평 동기 신호가 정류된다.
이와같이 정류된 수평 동기 신호는 증폭기(OP)에 인가되어 저항(R6)(R7)에 의해 결정된 증폭도로 증폭된 후 도면에 도시되지 않는 수평 동기 신호 발생부에 인가되어 그 수평 동기 신호의 주파수에 대응되는 전압으로 변환된다. 상기와 같은 종래의 모니터에 있어서, 수평 동기 신호 처리 장치는 입력되는 비디오 신호가 무신호이거나 또는 모드를 절환하는 경우에는 집적 소자에 입력되는 수평 동기 신호가 없으므로 그 집적 소자에서 출력되는 수평 동기 신호가 이상 발진을 하게 되어 화질이 떨어지는 문제점이 있었다. 따라서, 본 발명의 목적은 수평 동기 신호를 항상 일정하게 유지시킴으로써, 무신호 또는 모드 절환시에는 화질이 높은 모니터의 수평 동기 신호 발생장치를 제공하고자 함에 있다. 이와같은 목적을 달성하기 위한 본 발명은, 입력되는 수평 동기 신호 및 수직 동기 신호에 동기되어 처리된 수평 동기 신호를 발생시키는 수평 동기 신호발생부와, 상기 수평 동기 신호발생부에서 출력되는 수평 동기 신호의 펄스폭을 결정하는 수평 동기 신호 출력부와, 기준 전압을 발생시키는 기준 전압 발생부와, 상기 수평동기 신호 출력부에서 출력되는 수평 동기 신호의 크기를 상기 기준전압 발생부와, 상기 수평 동기 신호 증폭부에서 출력되는 수평 동기 신호가 항상 일정하게 유지되도록 하는 수평 동기 신호 안장화부로 구성된 모니터의 수평동기 신호 처리 장치를 제공하고자 함에 있다. 이하 본 발명에 따른 모니터의 수평 동기 신호 처리 장치를 첨부된 도면에 의거하여 보다 상세하게 설명한다. 제 2도는 본 발명에 따른 모니터의 수평 동기 신호 처리 장치의 일예의 구성을 보인 도면으로서, 저항(R1)(R2), 콘덴서(C1-C6), 발진기(OS), 및 가변저항(VR1) 및 집적소자(IC)로 구성되어 입력되는 수평 동기 신호(Hs) 및 수직동기 신호(Vs)에 동기되어 처리된 수평 동기 신호를 발생시키는 수평 동기 신호발생부(10)와, 저항(R3-R5), 콘덴서(C7)(C8)로 구성되어 수평동기 신호 발생부(10)에서 출력되는 수평동기 신호의 크기를 결정하는 수평 동기 신호 출력부(20)와, 기준 전압(Vr)을 발생시키는 기준 전압 발생부(30)와, 기준 전압 발생부(30)에서 출력되는 기준 전압(Vr) 및 수평 동기 신호 출력부(20)에서 출력되는 수평 동기 신호의 크기(V3)로부터 수평동기 신호를 증폭시키는 수평 동기 신호증폭부(40)와, 상기 수평 동기 신호 증폭부(40)에서 출력되는 수평 동기 신호가 항상 일정하게 유지되도록 하는 수평 동기 신호 안정화부(50)로 구성된다.
여기서, 상기한 기준 전압 발생부(30)는 입력되는 전압(V2)를 분배시키는 저항(R6) 및 가변 저항(VR2)과, 상기 저항(R7)의 출력 전압을 평활시키는 콘덴서(C9)와, 상기 저항(R6)의 출력 전압을 통과시키는 버퍼(OP1)로 구성된다. 한편, 상기 수평 동기 신호 증폭부(40)는 수평 동기 신호 출력부(20)에서 출력되는 수평 동기 신호를 상기 기준 전압 발생부(30)에서 출력되는 기준 전압(Vr)이상으로 증폭시키는 증폭기(OP2)와 증폭기(OP2)의 증폭도를 결정하는 저항(R7)(R8)으로 구성된다. 또한, 상기한 수평 동기 신호 안정화부(50)는 입력되는 전압(V1)를 분배하는 저항(R9)(R10)와, 상기 수평 동기 신호 증폭부(40)에서 출력되는 전압을 분배하는 저항(R11)(R12)과, 상기 저항(R9)(R11)의 출력 전압에 의해 스위칭되는 트랜지스터(Q1)로 구성된다. 이와같이 구성된 본 발명에 따른 모니터의 수평 동기 신호 처리 회로에 있어서 우선, 수평 동기 신호 발생부(10)의 저항(R1) 및 콘덴서(C1), 저항(R2) 및 콘덴서(C2)에 의해 정형된 수평 동기 신호(Hs) 및 수직 동기 신호(Vs)와 콘덴서(C5)에 의해 평활된 전압(V1)이 집적 소자(IC)에 인가되어 처리된 후 수평 동기 신호가 출력된다.
이와같이 처리된 수평동기 신호의 펄스폭은 가변 저항(VR1) 및 콘덴서(C6)에 의해 결정된다. 한편, 상기 입력되는 전압(V1)은 수평동기 신호 출력부(20)의 저항(R3)(R4)에 의해 분배되고, 그 분배된 저항(R3)의 출력 전압 및 콘덴서(C7) 및 저항(R5)에 의해 상기 집적 소자(IC)에서 출력되는 수평 동기 신호의 크기(V3)가 결정된다. 한편, 입력되는 전압(V2)는 기준 전압 발생부(30)의 저항(R6) 및 가변저항(VR2)에 의해 분배되고, 저항(R6)의 출력 전압은 콘덴서(C9)에 의해 평활된다. 그 후, 상기 저항(R6)의 출력 전압(Vr)은 버퍼(OP1)에 의해 정형된 후 수평동기 신호 증폭부(40)의 증폭기(OP2)에 인가된다. 상기 수평 동기 신호 출력부(20)에서 출력되는 수평 동기 신호는 상기 저항(R7)(R8)에 의해 결정된 증폭도만큼 증폭된다.
상기 증폭기(OP2)의 출력 전압(V4)은 다음 식을 만족하게 된다.
즉, 증폭기(OP2)의 출력 전압(V4) = (1+(R9/R8))* 수평 동기 신호의 크기 (V3)-(R9/R8)* 기준 전압(Vr)이 되므로, 증폭기(OP2)의 출력 전압(V4)은 상기 기준전압(Vr)으로 증폭된다.
즉, 상기 수평 동기 신호 출력부(20)에서 출력되는 수평 동기 신호의 크기(V3)는 주파수에 따라 가변되므로, 기준 전압(Vr)을 이용하여 항상 일정한 수평동기 신호가 출력되도록 조정된다. 그리고, 입력되는 비디오 신호가 없으면, 수평 동기 신호 발생부(10)에 입력되는 수평 동기 신호가 없기 때문에 상기 수평 동기 신호 발생부(10)에서 수평 동기 신호가 이상 발진하게 된다. 그러므로, 상기 수평 동기 신호 증폭부(40)에서 출력되는 수평 동기 신호가 일정하지 않다. 그때, 수평 동기 신호 안정화부(50)의 저항(R9)(R10)에 의해 분배된 전압과 저항(R11)(R12)에 의해 분배된 전압의 차에 의해 트랜지스터(Q1)가 턴온되므로, 트랜지스터(Q1)의 베이스측 전압이 항상 일정하게 유지된다. 즉, 상기 무신호시 수평 동기 신호 증폭부(40)에서 출력되는 수평 동기신호의 크기는 수평 동기 신호 안정화부(50)의 저항(R9-R12) 및 트랜지스터(Q1)에 의해 항상 일정하다. 이상에서 상세하게 설명한 바와같이, 본 발명의 모니터의 수평 동기 신호 처리 회로는 입력되는 수평 동기 신호의 크기를 가변시킬 수 있고, 무신호 또는 모드절환시에는 일정한 수평 동기 신호를 발생시킬 수 있는 효과가 있다.

Claims (3)

  1. 출력전압에 의해 스위칭되는 트랜지스터(Q1)와 이 트랜지스터(Q1)로 입력되는 전압을 분배하는 저항(R9,R10) 및 상기 트랜지스터(Q1)의 출력 전압을 분배하는 저항으로 구성된 수평동기 안정화 수단(50)이 구비된 수평 동기 신호 처리 장치에 있어서, 상기 수평 동기 신호 처리 장치로 입력되어 수평 동기 신호 및 수직 동기 신호에 동기시켜 처리된 수평 동기 신호를 발생시키는 수평 동기 신호 발생 수단(10)과, 상기 수평 동기 신호 발생수단(10)에서 출력되는 수평 동기 신호의 크기를 결정하는 수평 동기 신호 출력 수단(20)과, 기준 전압을 발생시키는 기준 전압 발생 수단(30)과, 상기 수평 동기 신호 출력 수단(20)에서 출력되는 수평 동기 신호의 크기를 그 기준 전압 발생수단에서 출력되는 상기 기준 전압이상으로 증폭시키는 수평동기 신호 증폭 수단(40)으로 구성됨을 특징으로 하는 모니터의 수평 동기 신호 처리 장치.
  2. 제 1항에 있어서, 상기 기준 전압 발생 수단은 입력되는 전압(V2)를 분배시키는 저항(R6) 및 가변 저항(VR2)과, 상기 저항의 출력 전압을 평활시키는 콘덴서(C9)와, 상기 저항의 출력 전압을 통과시키는 버퍼(OP1)로 구성됨을 특징으로 하는 모니터의 수평 동기 신호 처리 장치.
  3. 제 1항에 있어서, 상기 수평 동기 신호 증폭 수단(40)은 상기 수평 동기신호 출력 수단(20)에서 출력되는 수평 동기 신호를 상기 기준 전압 발생 수단(30)에서 출력되는 기준 전압이상으로 증폭시키는 증폭기(OP2)와, 상기 증폭기(OP2)의 증폭도를 결정하는 저항(R8)으로 구성됨을 특징으로 하는 모니터의 수평 동기 신호 처리 장치.
KR1019940011889A 1994-05-30 1994-05-30 모니터의 수평 동기 신호 처리 회로 KR0131724B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940011889A KR0131724B1 (ko) 1994-05-30 1994-05-30 모니터의 수평 동기 신호 처리 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940011889A KR0131724B1 (ko) 1994-05-30 1994-05-30 모니터의 수평 동기 신호 처리 회로

Publications (2)

Publication Number Publication Date
KR950033786A KR950033786A (ko) 1995-12-26
KR0131724B1 true KR0131724B1 (ko) 1998-04-16

Family

ID=19384124

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940011889A KR0131724B1 (ko) 1994-05-30 1994-05-30 모니터의 수평 동기 신호 처리 회로

Country Status (1)

Country Link
KR (1) KR0131724B1 (ko)

Also Published As

Publication number Publication date
KR950033786A (ko) 1995-12-26

Similar Documents

Publication Publication Date Title
KR840009187A (ko) 편향회로 및 라스터 왜곡 보정장치
KR0131724B1 (ko) 모니터의 수평 동기 신호 처리 회로
KR960012590B1 (ko) 다이나믹 포커스 회로
KR970064152A (ko) 지연 보상 다이나믹 포커스 증폭기
KR920001826A (ko) 발진기 출력신호의 진폭제어수단 및 그 수단을 수행하기 위한 회로구조
US5780978A (en) Vertical focusing circuit
JP2986438B2 (ja) デューティ変更回路
JP2587526B2 (ja) コモンドライバー回路
US6392708B1 (en) Horizontal display size compensation circuit for a monitor
KR200164687Y1 (ko) 후막트랜지스터 액정표시장치의 공통전극전압발생회로
KR0158274B1 (ko) 화면의 평행사변형 왜곡 보정회로
KR0123835B1 (ko) 다중 모드 모니터의 수평 구동 듀티 제어 회로
KR19980017811A (ko) 모니터의 수평 출력 보호 장치
KR970022725A (ko) 디스플레이장치에 있어서 초기화시 안정화회로
KR200183045Y1 (ko) 마이콤을이용한고전압제어회로
KR100195737B1 (ko) 모니터의 afc펄스를 이용한 비디오 클램프펄스 발생회로
KR19980052120A (ko) 비디오 클램프 펄스폭 조절회로
KR970031780A (ko) 디스플레이장치에 있어서 전원인가시 화면안정화회로(A circuit for stabilizing pictures in a display system)
JP3080379B2 (ja) クロックパルス発生装置
KR100192052B1 (ko) 영상처리 장치의 동기신호 안정화 장치
JPH0792928A (ja) 画面幅補正回路
KR890009419Y1 (ko) 화면의 해상도를 높인 컴퓨터용 모니터
KR970031809A (ko) 클럭신호를 입력신호의 수평주파수와 동기화시키는 영상 디스플레이장치 및 방법
KR0145460B1 (ko) 모니터의 트래피조이드 보정회로
KR970023211A (ko) 브이씨알 ac 바이어스용 발진 주파수 보상 방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040129

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee