KR0123854B1 - 영상신호 처리장치 및 처리방법 - Google Patents

영상신호 처리장치 및 처리방법

Info

Publication number
KR0123854B1
KR0123854B1 KR1019970015712A KR19970015712A KR0123854B1 KR 0123854 B1 KR0123854 B1 KR 0123854B1 KR 1019970015712 A KR1019970015712 A KR 1019970015712A KR 19970015712 A KR19970015712 A KR 19970015712A KR 0123854 B1 KR0123854 B1 KR 0123854B1
Authority
KR
South Korea
Prior art keywords
data
processing
signal
register
input
Prior art date
Application number
KR1019970015712A
Other languages
English (en)
Inventor
가즈끼 니노미야
시로우 요시오까
다모쯔 니시야마
지로우 미야께
가쯔야 하세가와
Original Assignee
모리시다 요이치
마쯔시다 덴기 산교 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP08471293A external-priority patent/JP3527259B2/ja
Priority claimed from KR1019940005907A external-priority patent/KR0140674B1/ko
Application filed by 모리시다 요이치, 마쯔시다 덴기 산교 가부시끼가이샤 filed Critical 모리시다 요이치
Application granted granted Critical
Publication of KR0123854B1 publication Critical patent/KR0123854B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

본 발명은 중앙연산처리장치, 명령 캐쉬, 데이터 메모리, 버스 제어기, 인터럽트 제어부 및 DMA 제어기를 갖는 프로세서에, 직화연산을 위한 코프로세서를 내장시킨 영상신호 처리장치 및 처리방법에 관한 것으로, 이 코프로세서는, 병렬적화 연산기부, 비교기, 입출력 레지스터부, 적화계수 레지스터부를 갖고 있고, 입력측의 프레임 메모리에는, 화소마다 디지털화된 MUSE 신호 또는 NTSC 신호가 저장된다. DMA 제어기는입력측의 프레임 메모리와 데이터 메모리간 및 상기 데이터 메모리와 출력측의 프레임 메모리간의 데이터 전송을 담당하며, 데이터 메모리중의 화소 데이터에는 소프트웨어에 의거하는 적화계수의 전환에 의해, 방송방식에 따른 처리가 시행되는 것을 특징으로 한다.

Description

영상신호 처리장치 및 처리방법
본 발명은 소프트웨어로 처리의 전환을 행할 수 있는 영상신호 처리장치 및 그 처리방법에 관한 것이다.
최근, 텔레비전 영상의 고화질화의 요구로 EDTV(Extended Definition TV, 소위 크리어비전)라고 불리우는 방송방식에 실용화되었다. 또, HDTV(High Definition TV, 소위 하이비전) 방식의 일종인 MUSE(Multiple Sub-nyquist Sampling Encoding) 방식 등의 새로운 고화질 방송이 제안되어, 일부 실용화되어 있다. 금후, EDTVⅡ(제2세대 EDTV), 디지털 방송 등이 실시될 예정이다. 이것에 수반하여 텔레비전 수상기(이하, TV수상기라 한다)나 비디오 테이프 레코더(이하, VTR이라 한다) 등의 영상신호 처리장치에는 현행의 NTSC(National Television System Committee) 방식을 포함하는 복수의 방송방식에 대응한 필요가 발생되고 있다. 예를 들면, 종래의 TV수상기에서는, 좌등수친(左藤壽親)의 주사선 변환용 LSI의 개발, 텔레비전학회 기술보고 Vol. 16, No. 71. pp. 19∼24, BCS'92-41(Oct., 1992)에 배경기술로서 나타낸 바와 같이, 각각 1방송 방식에 대응한 복수의 보드를 내장하고, 수신하여야 할 신호에 따라 사용보드를 전환하도록 되어 있었다.
MUSE처리보드와 NTSC처리보드를 구비한 종래의 TV수상기의 동작에 대해 설명한다. MUSE 방식의 표준사양에서는 샘플링 주파수 16.2㎒, 1주사선의 화소수 480, 주사선수 1125이고, NTSC 방식의 표준사양에서는 샘플링 주파수 14.3㎒, 1주사선의 화소수 910, 주사선수 525이다.
MUSE처리보드는 수신한 MUSE 신호를 Y, R-Y, B-Y 신호로 디코드한다. MUSE신호에서는 하이비전 신호를 소정의 전송 밴드 폭으로 받아들이기 위해, 정지화상에서는 전 필드의 화소와 현 필드의 화소가 일치하는 것을 이용하고, 또 동화상에 대하여 인간의 시각의 해상도가 저하하는 것을 이용하여 화소 데이터의 대역압축이 되어 있다. 이 때문에, MUSE처리보드에서는 정지화상과 동화상으로 다른 내용의 처리가 실행된다. 정지화상 처리의 주요 수순은, (1) 프레임간 내삽(interpolation), (2) 필드간 내삽이다. 정지화상에서는 1화면의 데이터가 4필드로 나누어서 보내어져 오므로, 각 필드의 화소 합성결과를 출력한다. 동화상 처리의 주요수순은 (1) 필드내 내삽, (2)주파수 변환이다. 동화상에서는 전 필드의 데이터를 이용할 수가 없으므로, 현 필드의 데이터에서 내삽에 의해 필요한 화소를 생성한다.
한편, NTSC처리보드는 수신한 NTSC 신호를 Y, R-Y, B-Y신호로 디코드한다. NTSC 신호는 휘도신호 Y와 색신호 C가 혼합하여 보내어져 오기 때문에, Y/C 분리처리가 필요하다. NTSC처리보드에서의 주요한 처리는 Y/C분리이다. C 신호는 1주사선 및 1프레임마다 위상이 반전하고 있으므로, 현 화소와 1주사선 전의 화소를 가산하면 Y신호만을 추출할 수가 있고, 감산하면 C신호만을 추출할 수 있다. 단, 1주사선만 떨어진 화소는 실제로는 위치가 다르기 때문에, 이대로로서는 완전한 Y/C분리는 될 수가 없다. 따라서, 상하 라인의 평균치에서 의사적으로 현 화소와 동일위치의 화소를 구한 후에, 가감산에 의한 Y/C분리를 행하고 있다. 정지화상에서는 1프레임전의 화소의 이용에 의해 완전한 Y/C분리가 가능하게 된다.
상기 종래의 TV수상기는 각각 1방송 방식에 대응한 복수의 보드를 내장하여, 수신신호에 따라 사용보드를 전환하는 것이었으므로, 코스트가 높아지는 결점이 있었다. 또, 금후 처리되는 방송방식에 대응하기 위해서는 새로이 보드를 개발할 필요가 있고, 개발시간의 장기화, 개발 비용의 상승이라고 하는 문제점도 가지고 있었다.
또, 상기 종래의 TV수상기에서는, CRT에 출화(디스플레이)할 때의 수평 및 수직동기를 실현하기 위하여, MUSE방식에서는 16.2㎒, NTSC방식에서는 14.3㎒라는 상태로, 입력 영상신호의 상이에 따른 다른 주파수의 시스템 클럭으로 TV수상기 전체를 동작하게 할 필요가 있었다. 고속 영상처리를 실현하려고 한 경우, 위상을 맞추기 위해 샘플링 클럭에 의해 처리되고 있는 것이 장애로 되어, 시스템 클럭의 주파수 (즉, 처리주파수)를 올릴 수는 없었다. 시스템 클럭의 주파수를 올리지 않고서 처리를 고속화하는 방법으로서 병렬처리가 고려되나, 하드웨어량이 증대하는 문제가 있었다.
본 발명의 목적은 다른 방송방식에 대하여 하드웨어의 공통화를 도모하고, 소프트웨어로 처리의 전환을 행할 수 있게 한 영상신호 처리장치 및 그 처리방법을 제공하는 것에 있다.
제1도는 본 발명의 실시예에 관한 MUSE/NTSC 대응의 TV 수상기의 구성을 도시한 블록도.
제2도는 제1도중의 병렬 직화연산기부, 입출력 레지스터부 및 적화계수 레지스터부의 각각의 내부구성을 도시한 블록도.
제3도는 제1도의 TV수상기의 개략동작을 표시한 메인 루틴의 플로우 챠트.
제4도는 제1도의 TV수상기의 개략동작을 표시한 인터럽트 처리루틴의 플로우 챠트.
제5도는 포링방식을 채용한 경우의 제1도의 TV수상기의 개략동작을 표시한 플로우 챠트.
제6도는 제1도의 TV수상기에 있어 NTSC방식의 Y분리를 위한 적화계수의 구성도.
제7도는 제1도의 TV수상기에 있어 NTSC방식의 Y분리를 위한 적화계수의 구성도.
제8도는 제1도의 TV수상기에 있어 NTSC방식의 C분리를 위한 적화계수의 구성도.
제9도는 제1도의 TV수상기에 있어 NTSC방식의 Y분리를 위한 적화연산을 실행할때의 입출력 레지스터부 및 적화계수 레지스터부로의 데이터 설정을 도시한 설명도.
제10도는 C분리를 위한 적화연산을 실행할 때의 제9도와 동일한 도면.
제11도는 제1도의 TV수상기에 있어 NTSC방식의 Y/C분리처리의 상세한 수순을 도시한 도면.
제12도는 제11도중의 A처리에 관한 중앙연산처리장치 및 병렬 적화연산기부의 타이밍도.
제13도는 제1도의 TV수상기에 있어 MUSE방식의 화상처리의 흐름을 도시한 도면.
제14도는 제13도중의 필드내 내삽처리 및 움직임 검출을 위한 입출력 레지스터부 및 적화계수 레지스터부로의 데이터 설정과 연산결과의 저장상태를 도시한 설명도.
제15도는 제14도의 움직임 검출결과에 따라 동화상 판정을 실행하는 상태를 도시한 설명도.
제16도는 제13도중의 에일리어싱 왜곡(aliasing distortion) 제거처리와 에일리어싱 왜곡 성분의 추출을 실행할 때의 제14도와 동일한 도면.
제17도는 제16도의 연산결과에 따라 프레임간 에일리어싱 왜곡 성분과 필드간 에일리어싱 왜곡 성분의 대소판정을 실행하는 상태를 도시한 설명도.
제18도는 제1도의 TV수상기에 있어 MUSE방식의 화상처리의 상세한 수순을 도시한 플로우 챠트.
* 도면의 주요부분에 대한 부호의 설명
100 : 프로세서 101 : 병렬 적화연산기부
102 : 비교기부 103 : 입출력 레지스터부
104 : 적화계수 레지스터부 105 : 중앙연산처리장치
106 : 명령캐쉬 107 : 데이터 메모리
112 : 인터럽트 제어부 113 : DMA 제어기
114 : MUSE 동기회로 115 : NTSC 동기회로
116, 117 : 프레임 메모리 120 : 전환장치
122 : 프로그램 메모리 123 : 음성 처리부
상기 목적을 달성하기 위해, 본 발명은 적화연산 즉, 데이터 벡터 P=(p0,p1,…,pn)의 적화계수벡터 a=(a0,a1,…,an)와의 내적 p·a=a0*p0+a1*p1+…+an*pn을 산출하는 연산이 신호처리에 다수 이용되는 것에 감안하여, 채널제어 등을 위한 처리수단에 의해 병렬 적화연산수단(積和演算手段)을 프로그램 동작하게 한 것이다. 또한, 입력측 및 출력측에 각각 데이터 유지를 위한 기억수단을 설치하기로 했다.
이 구성에 의하면, 하나의 병렬적화 연산수단이 여러가지 방식의 신호처리에 공용된다. 또, 입력측 및 출력측에 각각 설치된 기억수단은 처리수단의 처리속도와 입출력 속도의 상이를 흡수 가능하게 한다.
이하, 본 발명의 실시예에 의한 MUSE/NTSC 대응의 TV수상기에 대해 도면을 참조하여 설명한다.
도1은 본 발명의 실시예에 의한 TV수상기의 구성을 도시한 블록이다. 도1에 있어 프로세서(100)는 병렬 적화연산기부(101), 비교기(102), 입출력 레지스터부(103), 적화계수 레지스터부(104), 중앙연산처리장치(CPU)(105), 명령캐쉬(106), 데이터 메모리(107), 버스 제어기(108), 인터럽트 제어부(112) 및 DMA 제어기(113)를 구비한 것이다. 이중, 병렬 적화연산기부(101), 비교기(102), 입출력 레지스터부(103) 및 적화계수 레지스터부(104)는 중앙연산처리장치(105)에; 대한 코프로세서를 구성하는 것이다. 중앙연산처리장치(105), 명령캐쉬(106) 및 버스 제어기(108)는 명령버스(109)를 통하여 서로 접속되어 있다. 또 코프로세서(요소 101∼104로 구성된다). 중앙연산처리장치(104), 데이터 메모리(107) 및 버스제어기(108)는 데이터 버스(110)를 통하여 서로 접속되어 있다.
MUSE 동기회로(114)는 수신한 MUSE 신호를 샘플링 주파수 16.2㎒로 A/D변환하고, 이것을 동기신호와 함께 출력하는 것이다. NTSC 동기회로(115)는 수신한 NTSC 신호를 샘플링 주파수 14.3㎒로 A/D 변환하고, 이것을 동기신호와 함께 출력한다. 양 동기회로(114,115)는 각각 수신신호의 동조를 취하여, 선택한 채널의 영상신호를 페치(fetch)하는 기능을 가지고 있다. 전환장치(120)는 MUSE 신호와 NTSC 신호를 전환하여 입력측의 프레임 메모리(116)에 공급한다. 즉, 이 프레임 메모리(116)는 입력화소 저장용의 메모리이다. 117은 표시용 화상데이터를 저장하기 위한 출력측의 프레임 메모리이다. CRT 표시제어부(118)는, MUSE 동기회로(114) 및 NTSC 동기회로(115)에서의 각 동기신호에 따라 화면사이즈를 전환하면서, 출력측 프레임 메모리(117)의 데이터를 CRT(131)에 표시한다. 즉, 입력측 및 출력측의 프레임 메모리(116,117)는 MUSE 방식 및 NTSC 방식에 공용하도록 되어 있다.
제어신호 입력부(121)는, 예를 들면 상기 TV수상기의 원격 제어기에서 발신되는 채널변경 요구나 음량변경 요구 등을 내용으로 하는 외부에서의 제어신호에 따라 프로세서(100)에 인터럽트 신호를 보내는 것이고, 설정된 채널번호 등을 유지하기 위한 내부 레지스터를 구비하고 있다. 122는 프로세서(100)가 실행하여야 할 명령을 지정하기 위한 프로그램 메모리이다. 123은 입력측의 프레임 메모리(116)에서 음성신호의 공급을 받고, 또 프로세서(100)에서의 신호에 의해 음량이 설정되는 음성 처리부이다. 132는 스피커이다. 프로세서(100), MUSE 동기회로(114), NTSC 동기회로(115), 전환장치(120), 양 프레임 메모리(116,117), 제어신호 입력부(121), 프로그램 메모리(122) 및 음성처리부(123)는 시스템 버스(119)를 통하여 서로 접속되어 있다.
도2는 도1중의 병렬 적화연산기부(101), 입출력 레지스터부(103) 및 적화계수 레지스터부(104) 각각의 내부구성을 도시한 블록도이다. 도2중, 201∼216은 입출력 레지스터부(103)의 일부를 구성하는 16개의 입력레지스터이고, 각각 화소 데이터를 저장하기 위한 8비트 레지스터이다. 이들의 입력 레지스터(210∼216)는 데이터 버스(110)를 통하여 공급되는 병렬 적화연산기부(101) 또는 비교기(102)의 출력을 저장하는 것도 가능하다. 282는 동일하게 입출력 레지스터부(103)의 일부를 구성하는 출력 레지스터이고, 병렬 적화연산기부(101)의 연산결과를 저장하는 것이다. 241∼256은 적화계수 레지스터부(104)의 일부를 구성하는 16개의 계수 레지스터이고, 각각 적화연산의 실행에 사용되는 계수를 저장하기 위한 4비트의 레지스터이다.
221∼236은 병렬 적화연산기부(101)의 일부를 구성하는 16개의 승산기이고, 각각 입력 레지스터(201∼216)에 저장된 데이터와 계수 레지스터(241∼256)에 저장된 데이터의 적을 계산하는 것이다. 261∼275는 동일하게 병렬 적화연산기부(101)의 일부를 구성하는 트리 형상으로 접속된 15개의 가산기이고, 각 승산기(221∼236)의 연산결과의 가산에 사용된다. 281은 동일하게 병렬 적화연산기부(101)의 일부를 구성하는 캐리 룩어헤드 회로(CLA)이고, 용장 2진수의 가산결과를 2진수로 변환하는 기능을 갖는다. 가산기(261∼275)의 각각은 CLA(281)를 통하지 않고서 데이터 버스(110)를 통하여 연산결과를 입출력 레지스터부(103)에 직접 기록하는 것도 가능한 구성으로 되어 있다.
이상의 구성을 구비한 본 실시예의 TV수상기의 개략동작을 도3 및 도4를 참조하여 설명한다. 도3은 메인 루틴의 플로우 챠트이고, 도4는 인터럽트 처리루틴의 플로우 챠트이다.
도3에 도시한 바와 같이, 스위치의 파워 온(POWER ON)시에 프로세서(100)가 리세트되고(스텝 1000), 프로세서(100)는 프로그램 메모리(122)의 아니셜 어드레스로부터 프로그램을 실행한다. 이것에 의해, 프로세서(100)의 내부에 설치된 병렬 적화연산기부(101), 비교기(102), 입출력 레지스터부(103), 적화계수 레지스터부(104), 중앙연산처리장치(105), 명령캐쉬(106), 데이터 메모리(107), 버스 제어기(108), 인터럽트 제어부(112) 및 DMA 제어기(113)가 각각 초기화된다(스텝 1001). 프로그램을 구성하는 각 명령은, 프로그램 메모리(122)에서 버스 제어기(108) 및 명령버스(109)를 통하여 중앙연산처리장치(105)에 거두어 들여지는 동시에 명령 캐쉬(106)에도 저장된다. 이것에 의해, 2회째에서의 명령의 판독이 고속화되므로, 고속 영상처리가 가능하게 된다.
다음에 초기화시에 설정된 채널에 따라 방송방식이 검출되고(스텝 1002), 방송방식 판별(스텝 1003)의 결과에 따라 MUSE처리(스텝 1005) 또는 NTSC처리(스텝 1004)로 분기한다. 그후는 무한 루프로 되어 있어 인터럽트 신호가 입력될 때까지 각각의 영상처리가 행하여진다.
MUSE처리(스텝 1005)중에 채널변경 요구가 발생하면, 제어신호 입력부(121)에 제어신호가 공급되어, 상기 제어신호 입력부(121)의 내부 레지스터에 채널번호가 설정된다. 이것에 의해, 제어신호 입력부(121)에서 프로세서(100) 내의 인터럽트 제어부(112)에 인터럽트 신호가 출력되고, 인터럽트 제어부(112)에서 초기화시에 설정된 인터럽트 레벨의 신호가 중앙연산처리장치(105)에 출력되어 인터럽트가 발생하고 (스텝 1015), 도4의 인터럽트 처리루틴(스텝 1006)으로 분기한다. NTSC처리(스텝 1004)중에 채널 변경요구가 발생한 경우도 동일하게 인터럽트가 발생하여(스텝 1014), 동 인터럽트 처리루틴(스텝 1006)으로 분기한다.
도4에 도시한 인터럽트 처리루틴에서는, 음량설정 등의 시스템 제어처리(스텝 1007)를 경유하여, 인터럽트 요인이 채널의 설정변경인가 아닌가를 체크하는 ch전환루틴(스텝 1008)에서 상기 방송방식 검출루틴(스텝 1002)으로 분기한다. 분기선의 방송방식 검출루틴(스텝 1002)에서는, 제어신호 입력부(121)의 내부 레지스터에 설정된 채널번호에 따라서 방송방식이 검출된다. 그리고, 방송방식판별(스텝 1003)의 결과에 따라 MUSE처리(스텝 1005) 또는 NTSC처리(스텝 1004)로 분기한다. 상기와 같이 MUSE처리 및 NTSC처리의 각 루틴(스텝 1005,1004)은 각각 무한 루프로 되어 있으므로, 다음의 인터럽트가 들어갈 때까지 같은 처리루틴을 실행한다.
MUSE 또는 NTSC의 처리(스텝 1005,1004)중에 음량변경 요구가 발생하면, 동일하게 인터럽트가 발생하여(스텝 1015,1014), 인터럽트 처리루틴(스텝 1006)으로 분기한다. 인터럽트 처리루틴에서는, 시스템 제어처리(스텝 1007)에 의해 음성 처리부(123)에 음량설정 신호가 제공된다. 이 경우 채널의 전환과 다르고, 인터럽트 발생시점의 처리(스텝 1005,1004)를 계속할 필요가 있기 때문에, 스텝 1010의 RETURN(복귀) 명령이 실행된다. 인터럽트 요인이 스위치 오프인 경우에는 도4의 인터럽트 처리루틴에 있어서, SW 오프 체크(스텝 1009)를 경유하여, 엔드처리(스텝 1011)를 실행하여 처리를 종료한다.
이상, 인터럽트 처리방식의 경우의 TV수상기의 개략 동작을 설명하였으나, 도5에 도시한 포링방식을 채용하는 것도 가능하다. 도5에 있어서, 스텝 1201, 1200은 제어신호 판별루틴이다. 포링방식에 의하면, MUSE처리(스텝 1005) 또는 NTSC처리(스텝 1004) 후에 제어신호 입력부(121)의 내부 레지스터를 중앙연산처리장치(105)가 판독하여, 제어신호가 입력되어 있지 않은가(채널 전환의 유무 등)를 확인하면서(스텝 1201,1200), 처리를 진행한다. 제어신호 입력부(121)의 내부 레지스터의 판독은 시스템 버스(119)를 통하여 행하여진다. 예를 들면, MUSE처리(스텝 1005)중에 제어신호 입력부(121)로 제어신호가 들어온 경우에는, 제어신호 판별루틴(스텝 1201)에서 시스템 제어처리(스텝 1007)로 분기한다. 이것에 의해, 상기 인터럽트 처리방식의 경우와 같은 기능이 실현된다.
이하, MUSE처리(스텝 1005) 및 NTSC처리(스텝 1004)에 관한 프로세서(100)의 내부의 상세한 동작을 설명한다. 단, MUSE처리에 대해서는 필드내 내삽과 에일리어싱 왜곡(aliasing distortion) 제거를, NTSC처리에 대해서는 Y/C분리를 각각 예로서 설명한다.
우선, 도6∼도12를 참조하여 NTSC 방식에 관한 Y/C분리의 동작을 설명한다. 도6은 NTSC 방식의 입력화소 데이터의 구성도이고, 도7 및 도8은 Y/C 분리를 위한 적화계수의 구성도이다. 단, 각 화소는 4fsc(색 부반송파(色副搬送波) 주파수의 4배, 즉 14.3㎒)의 주파수로 샘플링된 것으로 한다.
도6에 있어서, p1∼p15는 5화소×3주사선분의 화소를 표시한다. 이들의 화소 각각에 대하여, 소정의 계수를 곱하여 더해서 합하는 것에 의해 Y/C 분리를 실현한다. 중앙의 화소(p8)를 연산대상 화소로 한 경우의 휘도신호(Y)의 분리를 위한 적화계수의 값을, 도7에 표시한다. 공백의 화소의 적화계수는 0이다. 이 적화연산(1)을 기록하면, 적화연산(1)=p1+2*p3+p5+2*p6+4*p8+2*p10+p11+2*p13+p15로 된다. 이 적화연산에 의해 Y신호가 분리된다. 또, 도8에 색신호 C의 분리를 위한 적화계수의 값을 표시한다. 동도의 적화연산(2)을 기록하면, 적화연산(2)=p1-2*p3+p5-2*p6+4*p8-2*p10+p11-2*p13+p15로 되어, 이 처리에 의해 C신호가 분리된다. 연산대상 화소(p8)에 인접하는 8개의 화소의 데이터가 양 적화연산(1), (2)에 포함되어 있는 것은, 연산대상 화소와 인근의 화소와의 연속성을 고려한 것이다.
Y분리를 위한 적화연산(1)을 실행할 때의 데이터 설정을 도9에 도시한다. 15개의 입력 레지스터(201∼215)에는 도6의 화소 데인터(p1∼p15)가, 동일하게 15개의 계수 레지스터(241∼255)에는 도7의 적화계수가 각각 저장된다. 단, 화소(p2,p4,p7,p9,p12,p14)에 대응하는 적화계수는 0이다. 또, 16번째의 입력 레지스터(216)는 사용되지 못하므로, 이것에 대응하는 계수 레지스터(256)에는 0을 설정하고 있다. C분리를 위한 적화연산(2)의 실행시에는, 도10에 도시한 것과 같이, 계수 레지스터(241∼255)의 내용이 도8의 적화계수로 재기록된다.
도11에 프로세서(100)에 NTSC처리(도3중의 스텝 1004)의 상세한 수순을 PAD(Problem Analysis Diagram)의 형식으로 표시한다. 중앙연산처리장치(105)는 3주사선분의 화소 데이터를 입력측의 프레임 메모리(외부 메모리)(116)에서 버스 제어기(108)를 통하여 데이터 메모리(내부 메모리)(107)에 DMA 전송하도록, 전송개시 어드레스와 전송 데이터 수를 DMA제어기(113)의 명령 레지스터에 설정한다. 이것에의해, 다음 처리를 위해 데이터 메모리(107)가 초기화된다. 데이터 전송의 종료는 DMA 제어기(113)에서의 인터럽트 신호에 의해, 인터럽트 제어부(112)를 통하여 중앙연산처리장치(105)에 통지된다.
이와 같은 상태에서, 다시 1주사선분의 화소 데이터를 입력측의 프레임 메모리(116)에서 데이터 메모리(107)로 DMA 전송하도록, DMA 제어기(113)에 지시한다. 그리고 나서, 중앙연산처리장치(105)는 Y/C분리를 위한 연산을 실행하도록 병렬 적화연산기부(101)를 기동한다. 즉, 입출력 레지스터부(103)의 입력 레지스터(201∼215)에 화소 데이터가, 적화계수 레지스터부(104)의 계수 레지스터(241∼256)에 적화계수가 각각 설정된 후에(도9 참조), 병렬 적화연산기부(101)는 Y분리를 위한 적화연산을 실행한다. 이와 같이, 적화계수의 설정이 변경된 후(도10 참조), 병렬 적화연산기부(101)는 C분리를 위한 적화연산을 실행한다. 각각의 연산결과는 입출력 레지스터부(103)에서 판독되어 데이터 메모리(107)에 저장된다(도11중의 A처리). 이 처리 A는 1주사선분의 각 화소에 대해 반복 실행된다. 1주사선분의 Y/C분리처리가 완료되면, 중앙연산처리장치(105)는 1주사선분의 연산결과를 데이터 메모리(107)에서 출력측이 프레임 메모리(외부 메모리)(117)로 DMA 전송하도록 DMA 제어기(113)에 지시한다. 이상의 처리는, 1화면분의 각 주사선에 대해 반복 실행된다.
도12는 도11중의 A의 처리에 관한 중앙연산처리장치(105) 및 병렬적화연산기부(101)의 타이밍도이다. COexe(코프로세서 기동) 명령이 실행되면, 병렬 적화연산기부(101)가 기동되어, 데이터 메모리(107)에서 입력 레지스터(201∼215)로 화소 데이터가 저장된다. 다음의 사이클에서는 Y분리를 위한 연산이, 그 다음의 사이클에서는 C분리를 위한 연산이 각각 병렬 적화연산기부(101)에 의해 실행된다. 병렬 적화연산기부(101)가 Y/C분리를 위한 연산을 행하고 있는 동안, 중앙연산처리장치(105)는 ADD(가산) 명령에 의해 어드레스의 인크리먼트를 행하여, BNE(조건분기) 명령에 의해 1주사선분의 화소처리가 종료하였는가를 판단하고 있다. Y/C분리를 위한 연산이 종료하면, 중앙연산처리장치(105)는, ST(스토어) 명령에 의해 연산결과를 데이터 메모리(107)에 저장한다. 이상과 같은 동작의 반복에 의해, NTSC방식의 Y/C분리를 고속으로 처리할 수가 있다.
또, 본 실시예의 Y/C분리는 2차원이나 필드내 연산을 행하는 3차원 Y/C분리에도 본 발명은 적용 가능하다.
다음은 도13∼도18을 참조하여 MUSE방식의 경우 휘도신호(Y)의 처리를 상세하게 설명한다.
도13은 MUSE방식의 화상처리의 흐름을 도시한 도면이다. 처리를 간략화하기 위해, 입력 MUSE 신호에는, 동화상/정지화상의 구별없이 필드내 내삽처리(601)가 시행된다. 이때에 정지화상에 대해서는 에일리어싱 왜곡이 발생하므로, 에일리어싱 왜곡 제거처리(602)가 다음에 실행된다. 이 에일리어싱 왜곡 제거처리(602)와 병행하여, 입력화상이 동화상, 정지화상의 어느 것인가를 판별하기 의해 움직임 검출(603)이 행하여진다. 움직임 검출(603)의 결과, 동화상이면 필드내 내삽처리(601)의 결과가 합성처리(604)의 단계에서 선택된다. 정지화상이면, 에일리어싱 왜곡 제거처리(602)의 결과가 선택된다.
필드내 내삽처리(601) 및 움직임 검출(603)을 위한 데이터 설정과, 연산결과의 저장상태를 도14에 표시한다. 여기에서는, 16개의 입력 레지스터(201∼216)중의 8개만 화소 데이터가 설정된다. p0는 p8과 같은 위치의 2프레임전의 화소이다. 실행되는 적화연산(3)은 q1=p1+2*p2+p3, 적화연산(4)는 q4=p7+2*p8+p9, 적화연산(5)는 m=p0-p8이다. 이들의 연산결과 q1, q4, m은 입출력 레지스터부(103)의 일부를 구성하는 3개의 출력 레지스터(283∼285)에 저장된다. q1, q4는 필드내 내삽처리의 결과이고, m은 움직임 검출 데이터이다.
동화상/정지화상이 판별상태를 도15에 도시한다. 2개의 레지스터(285,286)에서 각각 공급되는 m의 값과 임계치 m0과의 각각의 절대치를 비교기(102)로 비교하는 것에 의해, 동화상인가 정지화상인가를 판단한다.
에일리어싱 왜곡 제거처리(602) 및 에일리어싱 왜곡 성분의 추출을 위한 데이터 설정과, 연산결과의 저장상태를 도16에 도시한다. 여기에서는, 16개의 입력 레지스터(201∼216)중의 10개에만 필드내 내삽처리(601)의 결과를 포함하는 데이터가 설정된다. 실행되는 적화연산(6)은 r1=q1+2*q4+p5, 적화연산(7)은 r2=q1+q4, 적화연산(8)은 s1=-q+2*q4-p5, 적화연산(9)는 s2=-q1+q4이다. 이들의 연산결과 r1, r2, s1, s2는 입출력 레지스터부(103)의 일부를 구성하는 4개의 출력 레지스터(287∼290)에 저장된다. r1, r2는 에일리어싱 왜곡(프레임간,필드간)의 제거처리의 결과이고, s1, s2는 추출된 에일리어싱 왜곡성분(프레임간,필드간)이다.
에일리어싱 왜곡 성분의 대소 판정상태를 도17에 도시한다. 도16중의 2개의 레지스터(289,290)에서 각각 공급되는 에일리어싱 왜곡 성분 s1, s2의 각각의 절대치를 비교기(102)로 비교하는 것에 의해, 프레임간 에일리어싱 왜곡 성분과 필드간 왜곡 성분과의 어느 것이 큰가를 판정한다.
이상의 MUSE처리를 위한 프로그램을 어셈블리 언어로 기술하면, 다음과 같다.
LD 데이터 판독
COexe1 필드내 내삽
A : COexe2 에일리어싱 왜곡 제거
COexe3 동화상판정
BL 동화상이면 C로 분기
NOP NO OPERATION
COexe4 에일리어싱 왜곡성분의 대소판정
BL 프레임간 에일리어싱 왜곡 성분보다 필드간 에일리어싱
왜곡 성분쪽이 크면 B로 분기
LD 데이터 판독
STr2 프레임 에일리어싱 왜곡을 제거한 데이터를 저장
JMP A에 분기
COexe1 필드내 내삽
B : STr1 필드간 에일리어싱 왜곡을 제거한 데이터를 저장
JMP A로 분기
COexe1 필드내 내삽
C : LD 데이터 판독
STr 내삽 데이터의 저장
JMP A로 분기
COexe1 필드내 내삽
단, JMP(무조건 분기) 명령의 다음 행에 기술된 COexe1 명령은, 그의 분기시에 실행된다.
도18은 이 프로그램을 플로우 챠트 형식으로 도시한 도면이다. 중앙연산처리장치(105)는, 우선 LD(로드)명령에 의해 데이터를 판독한다(스텝 901). 다음은, COexe1 명령에 의해 도14의 필드내 내삽처리 및 움직임 검출을 행하여(스텝 902,904), COexe2 명령에 의해 도16의 에일리어싱 왜곡 제거처리 및 왜곡 성분의 추출을 행하고(스텝 903), COexe3 명령에 의해 도15의 동화상 판정을 행한다(스텝 905). 이 동화상 판정의 결과를 사용하여, BL(조건분기) 명령으로 분기 제어를 행한다(스텝 906). 즉, 동화상이면 스텝 907로, 정지화상이면 스텝 910으로 각각 진행한다.
동화상이면, LD 명령에 의해 다음 데이터의 판독을 행하고(스텝 907), ST명령에 의해 도14의 연산결과주의 내삽 데이터를 데이터 메모리(107)에 기록한다(스텝 908). 그리고, JMP명령의 실행에 의해, 필드내 내삽(스텝 909)을 실행한 후, 스텝 903으로 복귀한다.
정지화상이면, COexe4 명령에 의해, 도17에 도시한 프레임간 에일리어싱 왜곡 성분과 필드가 에일리어싱 왜곡 성분의 대소판정을 행한다(스텝 910). 이 왜곡 판정의 결과를 사용하여, BL 명령으로 분기 제어를 행한다(스텝 911). 즉, 필드간 에일리어싱 왜곡 성분쪽이 크면 스텝 912로, 프레임간 에일리어싱 왜곡 성분쪽이 크면 스텝 915로 각각 진행한다.
필드간 에일리어싱 왜곡 성분쪽이 큰 경우에는, 딜레이 슬롯에 있는 LD 명령의 실행에 의해 다음 데이터가 판독된 후(스텝 912), ST명령에 의해, 필드간 에일리어싱 왜곡을 제거한 데이터를 데이터 메모리(107)에 기록한다(스텝913). 그리고, JMP명령의 실행에 의해, 필드내 내삽(스텝 914)을 실행한 후, 스텝 903으로 되돌아온다.
프레임간 에일리어싱 왜곡 성분쪽이 클 경우는, LD 명령의 실행에 의해 다음 데이터를 판독한 후(스텝 915), ST명령에 의해, 프레임간 에일리어싱 왜곡을 제거한 데이터를 데이터 메모리(107)에 기록한다(스텝 916), 그리고, JMP 명령의 실행에 의해, 필드내 내삽(스텝 917)을 실행한 후, 스텝 903으로 되돌아온다.
이상과 같은 동작의 반복에 의해, MUSE 방식의 화상처리를 고속으로 처리할 수가 있다.
더욱이, 본 실시예에서는 한 개의 시스템 버스(119)를 통하여 명령 및 데이터의 전송을 실행하는 것으로 하였으나, 프로세서(100)에 2개의 포트를 설치하여, 프로그램 메모리(122)에서 중앙연산처리장치(105)로의 명령 및 데이터의 전송 등을 위한 버스와, 2개의 프레임 메모리(116, 117)와 데이터 메모리(107) 사이의 데이터의 DMA 전송을 위한 버스를 분리하면, 상호 간섭이 없어져 보다 고속인 제어가 가능하게 된다. DMA 제어기(113)를 설치하지 않고, 양 프레임 메모리(116, 117)와 데이터 메모리(107)간의 데이터 전송을 중앙연산처리장치(105)가 직접 행하여도 좋다. 양 프레임 메모리(116,117)에 대신하여, 라인 메모리, FIFO 메모리등을 채용하여도 좋다.
MUSE 동기회로(114) 또는 NTSC 동기회로(115)와 입력측의 프레임 메모리(116) 사이에, 고스트 캔슬러나 파형 등화회로 등을 배치할 수도 있다. 프로세서(100)와 출력측의 프레임 메모리(117) 사이에는 필터처리회로 등을 배치하여도 좋다.
또, 상기와 같이 1개의 프로세서(100)에 의해 Y분리처리와 C분리처리를 순차적으로 실행하는 것은 아니고, 양 처리를 복수의 프로세서로 병렬로 실행하도록 하여도 좋다. 상기 NTSC 방식에 관한 Y/C분리의 수순은, EDTV 방식, EDTVⅡ방식 등의 Y/C분리를 필요로 하는 다른 방송방식에도 적용 가능하다. PAL(Phase Alternation Line) 방식의 영상신호에 대해서도 프로그램을 변경하여, 적화계수를 전환하는 것에 의해 처리 가능하다.
더욱이, 본 발명은 TV수상기에 제한되지 않고, VTR 등의 다른 영상신호 처리장치에도 적용 가능하다. 병렬 적화연산기부(101)는 음성처리를 위한 필터로서도 이용 가능하다. 적화계수 레지스터부(104)로의 계수설정을 변경하면, 가변특성의 음성필터를 실현할 수 있다. 또, 시스템 버스(119)에 디지털 TV 또는 VTR, CD-ROM 등의 다른 미디어로부터의 디지털 신호를 입력하면, 상기 영상신호의 경우와 동일하게 이들 신호에 대한 멀티미디어 처리가 가능하게 된다. 그리고, 병렬 적화연산기부(101)중의 트리 구조의 가산기(261∼275)에 대신하여, 리플 캐리(ripple carry)방식의 가산기 등도 사용 가능하다. 입력 레지스터(201∼216) 및 계수 레지스터(241∼256) 각각의 비트 구성은 상기의 구성(8비트,4비트)으로 한정되지 않는다.
상술한 바와 같이 본 발명의 구성에 의하면, 채널제어 등을 위한 처리수단에 의해 병렬 적화연산수단을 프로그램 동작시키는 구성을 채용하고 있으므로 다른 방송방식에 대하여 하드웨어가 공통된다. 따라서 소프트웨어로 처리의 전환을 행할 수 있고 그 효과가 탁월하다.

Claims (28)

  1. 외부에서 공급되는 제어신호를 유지하기 위한 제어신호 입력수단과; 화상을 표시하기 위한 표시수단과; 각각 다른 방송방식으로 입력된 영상신호에 동기를 취하여 소망의 방송신호를 출력하기 위한 복수의 동기수단과; 상기 복수의 동기수단의 각각으로부터 출력되는 반송신호중의 1개를 선택 출력하기 위한 선택수단과; 상기 선택수단에서 선택 출력된 방송신호에 기초하여 화소 데이터를 저장하기 위한 제1의 기억수단과; 상기 제어신호 입력수단에 유지된 제어신호에 따라 상기 복수의 동기수단 및 선택수단의 동작을 제어하고, 또한 적화계수 벡터 a=(a0, a1, …, an)와 상기 제1의 기억수단에서 판독한 화소 데이터로 구성된 데이터 벡터 p=(p0, p1, …, pn)의 내적 p·a=a0*p0+a1*p1+… +an*pn을 산출하도록 적화연산을 실행하기 위한 데이터 처리수단과; 상기 데이터 처리수단에 의해 실행되어야 할 처리의 내용을 기술한 프로그램을 저장하기 위한 프로그램 기억수단과; 상기 데이터 처리수단에 의해 얻어진 적화연산 결과를 화소데이터로서 저장하기 위한 제2의 기억수단과; 상기 제2의 기억수단에서 판독한 화소 데이터에 기초하여 상기 표시수단에 화상을 표시하기 위한 표시 제어수단을 포함하는 것을 특징으로 하는 영상신호 처리장치.
  2. 제1항에 있어서, 상기 데이터 처리수단은, 상기 제1의 기억수단에서 판독한 화소 데이터로 구성되는 데이터 벡터 p와 상기 데이터 벡터 p에 기초한 적화연산 결과를 저장하기 위한 데이터 레지스터와; 적화계수 벡터 a를 저장하기 위한 적화계수 레지스터와; 상기 데이터 레지스터에 저장된 데이터 벡터 p와 상기 적화계수 레지스터에 저장된 적화계수 벡터 a의 내적 p·a를 산출하도록 적화연산을 실행하고, 또한 상기 적화연산의 결과를 상기 데이터 레지스터에 기록하기 위한 병렬 적화연산수단과; 상기 제어신호 입력수단에 유지된 제어신호에 따라서, 상기 복수의 동기수단 및 선택수단의 동작을 제어하고, 또한 상기 데이터 레지스터로의 데이터 벡터 p의 설정, 상기 적화계수 레지스터로의 적화계수 벡터 a의 설정 및 상기 병렬 적화연산수단의 적화연산의 제어를 각각 실행하기 위한 처리수단을 포함하는 것을 특징으로 하는 영상신호 처리장치.
  3. 제1항에 있어서, 상기 복수의 동기수단 중의 적어도 하나는 MUSE 방식으로 입력된 영상신호에 동기를 취하여 소망의 방송신호를 출력하기 위한 동기수단인 것을 특징으로 하는 영상신호 처리장치.
  4. 제1항에 있어서, 상기 복수의 동기수단 중의 적어도 하나는 NTSC 방식으로 입력된 영상신호에 동기를 취하여 소망의 방송신호를 출력하기 위한 동기수단인 것을 특징으로 하는 영상신호 처리장치.
  5. 제2항에 있어서, 상기 데이터 레지스터, 적화계수 레지스터 및 병렬 적화연산수단을 복수조 포함하는 것을 특징으로 하는 영상신호 처리장치.
  6. 제2항에 있어서, 상기 데이터 레지스터에서 판독한 적화연산 결과에 기초하여 비교연산을 실행하기 위한 비교기를 추가로 포함하는 것을 특징으로 하는 영상신호 처리장치.
  7. 제2항에 있어서, 상기 제1의 기억수단에 저장된 화소 데이터와 상기 제2의 기억수단에 저장하여야 할 화소 데이터를 일시적으로 유지하기 위한 데이터 메모리와; 상기 데이터 메모리와 상기 제1 및 제2의 기억수단 사이의 데이터 전송의 제어를 담당하는 데이터 전송수단을 추가로 포함하는 것을 특징으로 하는 영상신호 처리장치.
  8. 제2항에 있어서, 상기 제1의 기억수단에 저장된 화소 데이터와 상기 제2의 기억수단에 저장할 화소 데이터를 일시적으로 유지하기 위한 복수의 포트를 갖는 데이터 메모리와; 상기 데이터 메로리의 복수 포트중의 적어도 하나를 다른 포트와는 독립으로 사용하는 것에 의해 상기 데이터 메모리와 상기 제1 및 제2의 기억수단 사이의 데이터 전송의 제어를 담당하는 데이터 전송수단을 추가로 포함하는 것을 특징으로 하는 영상신호 처리장치.
  9. 제2항에 있어서, 상기 제어신호 입력수단은 외부에서 공급되는 제어신호에 따라 상태가 변화하는 내부레지스터를 구비하고, 상기 처리수단은 상기 제어신호 입력수단의 내부 레지스터의 상태를 검출한 후, 상기 검출의 결과에 따라 상기 각 동작을 실행하는 것을 특징으로 하는 영상신호 처리장치.
  10. 제2항에 있어서, 상기 처리수단은, 상기 제1의 기억수단으로부터 적어도 1주사선분의 화소 데이터를 입력하고; 상기 입력된 적어도 1주사선분의 화소 데이터에 신호처리를 시행하도록 상기 병렬 적화연산수단을 동작되게 하고; 상기 신호처리가 시행된 적어도 1주사선분의 화소 데이터를 상기 제2의 기억수단에 출력하는 기능을 구비한 것을 특징으로 하는 영상신호 처리장치.
  11. 제10항에 있어서, 상기 처리수단의 동작은 어떤 방송방식에 대하여 무한 루프상으로 반복 실행되고, 또한 상기 제어신호 입력수단으로부터의 입터럽트 신호에 의해 다른 방송방식의 처리로 이행하는 것을 특징으로 하는 영상신호 처리장치.
  12. 제10항에 있어서, 상기 제어신호 입력수단은 외부에서 제공된 제어신호에 따라 상태가 변화하는 내부 레지스터를 구비하고; 상기 처리수단의 동작은 어떤 방송방식에 대해 무한 루프상으로 반복 실행되고, 또한 상기 제어신호 입력수단의 내부 레지스터의 상태변화를 검출했을 때에 다른 방송방식의 처리로 이행하는 것을 특징으로 하는 영상신호 처리장치.
  13. 제6항에 있어서, 상기 복수의 동기수단 중의 적어도 하나는 MUSE 방식으로 입력된 영상신호에 동기를 취하여 소망의 방송신호를 출력하기 위한 동기수단이고; 상기 처리수단은, 상기 제1의 기억수단으로부터 적어도 3주사선분의 화소 데이터를 입력하고; 상기 입력된 적어도 3주사선분의 화소 데이터를 사용하여 필드내 내삽 및 움직임 검출을 행하도록 상기 병렬 적화연산수단을 동작시키고; 상기 움직임 검출의 결과를 사용하여 상기 비교기로 동화상 판정을 행하게 하며; 상기 필드내 내삽의 결과를 상기 제2의 기억수단에 출력할 것인지의 여부를 상기 동화상 판정의 결과에 따라 선택하는 것을 특징으로 하는 영상신호 처리장치.
  14. 제13항에 있어서, 상기 처리수단은, 에일리어싱 왜곡 제거를 행하도록 상기 병렬 적화연산수단을 동작시키고; 상기 동화상 판정의 결과에 따라, 정지화상일 경우 프레임간 에일리어싱 왜곡 성분에 비하여 필드간 에일리어싱 왜곡 성분쪽이 크면 필드간 에일리어싱 왜곡 제거 데이터를 출력하고, 필드간 에일리어싱 왜곡 성분에 비하여 프레임간 에일리어싱 왜곡 성분쪽이 크면 프레임간 왜곡 제거 데이터를 출력하며, 동화상일 경우 상기 필드내 내삽의 출력하는 것을 특징으로 하는 영상신호 처리장치.
  15. 제2항에 있어서, 상기 복수의 동기수단중의 적어도 하나는 NTSC방식으로 입력된 영상신호에 동기를 취하여 소망의 방송신호를 출력하기 위한 동기수단이고; 상기 처리수단은, 상기 제1의 기억수단으로부터 적어도 1주사선분의 화소 데이터를 입력하고, 상기 입력된 적어도 1주사선분의 화소 데이터에 Y/C분리 처리를 시행하도록 상기 병렬 적화연산수단을 동작시키고; 상기 Y/C 분리처리의 결과에 의해 획득된 적어도 1주사선분의 화소 데이터를 상기 제2의 기억수단에 출력하는 것을 특징으로 하는 영상신호 처리장치.
  16. 제15항에 있어서, 상기 처리수단은 상기 주사선마다 처리를 1화면분의 화소 데이터에 대하여 반복 실행하는 것을 특징으로 하는 영상신호 처리장치.
  17. 제6항에 있어서, 상기 복수의 동기수단 중의 적어도 하는 MUSE방식으로 , 다른 하나는 NTSC방식으로 각각 입력된 영상신호에 동기를 취하여 소망의 방송신호를 출력하기 위한 동기수단이고; 상기 처리수단은, MUSE방식의 영상신호가 입력된 동기수단의 출력을 처리하는 경우에는, 상기 제1의 기억수단으로부터 적어도 3주사선분의 화소 데이터를 입력하고; 상기 입력된 적어도 3주사선분의 화소 데이터를 사용하여 필드내 내삽 및 움직임 검출을 행하도록 상기 병렬 적화연산수단을 동작시키고; 상기 움직임 검출의 결과를 사용하여 상기 비교기에 동화상 판정을 행하게 하고; 상기 필드내 내삽의 결과를 상기 제2의 기억수단에 출력할 것인지의 여부를 상기 동화상 판정의 결과에 따라 선택하고; NTSC방식의 영상신호가 입력된 동기수단의 출력을 처리하는 수단에는, 상기 제1의 기억수단으로부터 적어도 1주사선분의 화소 데이터를 입력하고; 상기 입력된 적어도 1주사선분의 화소 데이터에 Y/C분리처리를 시행하도록 상기 병렬 적화연산수단을 동작시키고; 상기 Y/C분리처리의 결과에 의해 획득된 적어도 1주사선분의 화소 데이터를 상기 제2의 기억수단에 출력하는 것을 특징으로 하는 영상신호 처리장치.
  18. 입력신호를 표시하는 데이터 벡터 p=(p0, p1, …, pn)와 상기 데이터 벡터 p에 기초한 적화연산 결과를 저장하기 위한 데이터 레지스터와; 적화계수 벡터 a=(a0, a1, …, an)를 저장하기 위한 적화계수 레지스터와; 상기 데이터 레지스터에 저장된 데이터 벡터 p와 상기 적화계수 레지스터에 저장된 적화계수 벡터 a의 내적 p·a=a0*p0+a1*p1+… +an*pn을 산출하도록 적화연산을 실행하고, 또한 상기 적화연산의 결과를 상기 데이터 레지스터에 기록하기 위한 병렬 적화연산수단과; 상기 데이터 레지스터로부터 판독한 적화연산 결과에 기초하여 비교연산을 실행하기 위한 비교기와; 상기 데이터 레지스터의 입출력 데이터를 일시적으로 유지하기 위한 복수 포트를 갖는 데이터 메모리와; 상기 데이터 메모리의 복수 포트중의 적어도 하나를 다른 포트와는 독립으로 사용하는 것에 의해 상기 데이터 메모리와 외부 사이의 데이터 전송의 제어를 담당하는 데이터 전송수단과; 상기 데이터 메모리로부터 상기 데이터 레지스터로의 데이터 벡터 p의 전송, 상기 병렬 적화연산수단의 적화연산의 제어, 상기 비교기의 비교연산의 제어 및 상기 데이터 레지스터로부터 상기 데이터 메로리로의 적화연산 결과의 전송을 각각 실행하는 것에 의해, 상기 입력신호에 처리를 시행하기 위한 처리수단과 ; 상기 처리수단에 의해 실행되어야 할 처리의 내용을 기술한 프로그램을 저장하기 위한 프로그램 기억수단을 포함하는 것을 특징으로 하는 신호처리장치.
  19. 제18항에 있어서, 상기 처리수단은 상기 적화계수 레지스터로의 적화계수 벡터 a의 설정을 변경하는 것을 특징으로 하는 신호처리장치.
  20. 제18항에 있어서, 상기 처리수단은 2개 데이터의 차이분을 산출하도록 상기 병렬 적화연산수단에 적화연산을 실행시키는 것을 특징으로 하는 신호처리장치.
  21. 외부에서 제공된 제어신호를 유지하기 위한 제어신호 입력수단과; 각각 영상신호 또는 음성신호에 동기를 취하여 소망의 피처리 신호를 출력하기 위한 복수의 동기수단과; 상기 복수의 동기수단의 각각에서 출력되는 피처리 신호중의 하나를 선택출력하기 위한 선택수단과; 상기 선택수단으로부터 선택 출력된 피처리 신호에 기초하여 데이터를 저장하기 위한 제1의 기억수단과; 상기 제1의 기억수단으로부터 판독한 데이터로 구성되는 데이터 벡터 p=(p0, p1, …, pn)와 상기 데이터 벡터 p에 기초한 적화연산 결과를 저장하기 위한 데이터 레지스터와; 적화계수 벡터 a=(a0, a1, …, an)를 저장하기 위한 적화계수 레지스터와; 상기 데이터 레지스터에 저장된 데이터 벡터 p와 상기 적화계수 레지스터에 저장된 적화계수 벡터 a의 내적 p·a=a0*p0+a1*p1+… +an*pn 을 산출하도록 적화연산을 실행하고, 상기 적화연산의 결과를 상기 데이터 레지스터에 기록하기 위한 병렬 적화연산수단과; 상기 제어신호 입력수단에 유지된 제어신호에 따라, 상기 복수의 동기수단 및 선택수단의 동작을 제어하고, 또한 상기 데이터 레지스터로의 데이터 벡터 p의 설정, 상기 적화계수 레지스터로의 적화계수 벡터 a의 설정 및 상기 병렬 적화연산수단의 적화연산의 제어를 각각 실행하기 위한 처리수단과; 상기 처리수단에 의해 실행될 처리의 내용을 기술한 프로그램을 저장하기 위한 프로그램 기억수단과; 상기 데이터 레지스터로부터 판독한 적화연산결과를 출력 데이터로서 저장하기 위한 제2의 기억수단과; 상기 제2의 기억수단으로부터 판독한 데이터에 기초하여 화상 또는 음성을 출력하기 위한 출력수단을 구비한 것을 특징으로 하는 신호처리장치.
  22. 메모리 또는 외부 디바이스로부터 적어도 1주사선분의 화소 데이터를 입력하는 입력 스텝과; 상기 입력된 적어도 1주사선분의 화소 데이터에 신호처리를 시행하는 처리 스텝과; 상기 신호처리가 시행된 적어도 1주사선분의 화소 데이터를 메모리 또는 외부 디바이스에 출력하는 출력 스텝을 구비하고; 상기 입력, 처리 및 출력의 각 스텝은, 1화면분의 화소 데이터에 대하여 반복 실행되는 것을 특징으로 하는 신호처리방법.
  23. 제22항에 있어서, 상기 처리스텝은 1화소마다 신호처리를 시행하는 화소 처리스텝의 반복에 의해 실행되는 것을 특징으로 하는 신호처리방법.
  24. 제22항에 있어서, 상기 처리스텝은 상기 적어도 1주사선분의 화소 데이터의 각각과 적어도 1필드전의 주사선의 화소 데이터의 비교처리에 의해 동화상 판정을 실행하는 스텝을 구비한 것을 특징으로 하는 신호처리방법.
  25. 제24항에 있어서, 상기 처리스텝은 상기 동화상 판정의 결과에 따라 필드내 처리와 필드간 처리중의 어느 한쪽을 선택하는 스텝을 추가로 구비한 것을 특징으로 하는 신호처리방법.
  26. 입력신호의 신호방식을 검출하는 검출 스텝과; 상기 검출된 신호방식이 미리 설정된 신호방식인가 어떤가를 판정하는 판정 스텝과; 상기 검출된 신호방식이 미리 설정된 신호방식인 경우에는 상기 신호방식에 따른 신호처리를 상기 입력신호로 시행하도록, 적화계수 벡터 a=(a0, a1, …, an)를 설정하고, 또한 상기 입력신호를 표시하는 데이터 벡터 p=(p0, p1, …, pn)와 상기 적화계수 벡터 a와의 내적 p·a=a0*p0+a1*p1+… +an*pn을 산출하기 위한 적화연산을 실행하는 처리 스텝을 구비한 것을 특징으로 하는 신호처리방법.
  27. 제26항에 있어서, 상기 검출, 판정 및 처리의 각 스텝은 어떤 신호방식에 대하여 무한 루프상으로 반복 실행하고, 또한 인터럽트에 의해 다른 신호방식의 처리로 이행하는 것을 특징으로 하는 신호처리방법.
  28. 제26항에 있어서, 상기 검출, 판정 및 처리의 각 스텝은 어떤 신호방식에 대하여 무한 루프상으로 반복 실행되고, 또한 외부에서 제공된 제어신호에 따라 설정되는 내부 레지스터의 상태변화를 검출했을때 다른 신호방식의 처리로 이행하는 것을 특징으로 하는 신호처리방법.
KR1019970015712A 1993-04-12 1997-04-25 영상신호 처리장치 및 처리방법 KR0123854B1 (ko)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
JP93-084712 1993-04-12
JP08471293A JP3527259B2 (ja) 1993-04-12 1993-04-12 映像信号処理装置及び処理方法
JP93-183836 1993-07-26
JP18383693 1993-07-26
JP19219593 1993-08-03
JP93-192195 1993-08-03
KR1019940005907A KR0140674B1 (ko) 1993-04-12 1994-03-24 영상신호처리장치 및 처리방법

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1019940005907A Division KR0140674B1 (ko) 1993-04-12 1994-03-24 영상신호처리장치 및 처리방법

Publications (1)

Publication Number Publication Date
KR0123854B1 true KR0123854B1 (ko) 1997-11-26

Family

ID=27467003

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970015712A KR0123854B1 (ko) 1993-04-12 1997-04-25 영상신호 처리장치 및 처리방법

Country Status (1)

Country Link
KR (1) KR0123854B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100625500B1 (ko) * 1998-03-10 2006-09-20 소니 가부시끼 가이샤 병렬 처리 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100625500B1 (ko) * 1998-03-10 2006-09-20 소니 가부시끼 가이샤 병렬 처리 장치

Similar Documents

Publication Publication Date Title
KR0140674B1 (ko) 영상신호처리장치 및 처리방법
JP3527259B2 (ja) 映像信号処理装置及び処理方法
US5448300A (en) Image signal processing apparatus for processing multiplex image signal formats
JP3310665B2 (ja) 高精細度テレビジョン
US6259479B1 (en) Letterbox filter apparatus and method
US4639783A (en) Video signal field/frame storage system
US6081297A (en) MPEG-2 encoder pre-processor for processing SDTV video and HDTV split picture video
KR100254762B1 (ko) 텔레비전수신기및영상신호처리장치
JP3513165B2 (ja) 画像処理装置
KR0123854B1 (ko) 영상신호 처리장치 및 처리방법
JP2782766B2 (ja) 動画静止画変換方法
US5091786A (en) Multi-screen feature for improved definition television digital processing units, systems, and methods
US6525777B2 (en) Video signal processor processing video signal by plurality of data driven processors and television receiver using the same
US6941025B2 (en) Simultaneous vertical spatial filtering and chroma conversion in video images
JP3335482B2 (ja) 信号処理装置
US5926229A (en) Development supporting method and device for signal processing system and signal processing device and method
JP2809738B2 (ja) 映像信号変換装置
KR960013229B1 (ko) 다수 방식의 아날로그 및 디지탈 이미지 신호를 처리하는 이미지 신호 처리장치
JP2531236B2 (ja) 画像信号処理回路
JPH03295392A (ja) 方式変換用画像処理装置
JPH066716A (ja) 画像信号処理装置
JPH07274129A (ja) テレビジョン信号処理装置
JPH03101394A (ja) 映像信号制御装置
JPH07274130A (ja) テレビジョン信号変換処理装置
JPH0993607A (ja) 映像信号処理装置

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110811

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee