KR0118394Y1 - 모니터의 전력 절감회로 - Google Patents

모니터의 전력 절감회로 Download PDF

Info

Publication number
KR0118394Y1
KR0118394Y1 KR2019940037471U KR19940037471U KR0118394Y1 KR 0118394 Y1 KR0118394 Y1 KR 0118394Y1 KR 2019940037471 U KR2019940037471 U KR 2019940037471U KR 19940037471 U KR19940037471 U KR 19940037471U KR 0118394 Y1 KR0118394 Y1 KR 0118394Y1
Authority
KR
South Korea
Prior art keywords
transistor
monitor
supply unit
power supply
circuit
Prior art date
Application number
KR2019940037471U
Other languages
English (en)
Other versions
KR960026042U (ko
Inventor
주용진
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR2019940037471U priority Critical patent/KR0118394Y1/ko
Publication of KR960026042U publication Critical patent/KR960026042U/ko
Application granted granted Critical
Publication of KR0118394Y1 publication Critical patent/KR0118394Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/185Maintaining dc voltage constant
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J19/00Details of vacuum tubes of the types covered by group H01J21/00
    • H01J19/02Electron-emitting electrodes; Cathodes
    • H01J19/04Thermionic cathodes
    • H01J19/14Cathodes heated indirectly by an electric current; Cathodes heated by electron or ion bombardment
    • H01J19/16Heaters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/002Switching arrangements with several input- or output terminals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

본 고안은 특히 모니터의 파워온시 일시적으로 화면이 출력되지 않는 서스펜드 모드(Sus Pend Mode)시에 일정한 전압으로 유지시켜 음극선관의 예열 히터만을 갸열할 수 있도록 하여 소비전력을 줄일 수 있는 모니터의 전력 절감회로에 관한 것이다.
이를 위하여 전원부(10)의 출력단에 연결되어 마이콤(2)의 제어에 의해 서스펜드모드시 전원부(10)의 출력 전압을 일정하게 유지시키며, 제1및 제2트랜지스터(Q1)(Q2)가 직렬접속되고 전원부(10)의 출력측에 제너다이오드(ZD)가 병렬 연결된 모니터의 전력 절감회로에 있어서, 상기 제너다이오드(ZD)가 병렬 연결된 모니터의 전력 절감 회로에 있어서, 상기 제너다이오드(ZD)의 제2트랜지스터(Q2)사이에 접속되는 제3트랜지스터(Q3)와, 상기 제3트랜지스터(Q3)의 베이스단에 연결되어 마이큼(2)의 제어에 의해 구동하는 제4트랜지스터(Q4)를 포함하여서 된것이다.

Description

모니터의 전력 절감회로
제1도는 종래 모니터의 전력 절감회로도.
제2도는 본 고안에 따른 모니터의 전력 절감회로.
* 도면의 주요부분에 대한 부호의 설명
1 : 평활회로 2 : 마이콤
3 : 파워절감회로 10 : 전원부
PHC : 포토커플러 ZD : 제너다이오드
Q1-Q4 : 제1내지 제4트랜지스터
본 고안은 모니터의 전력 절감회로에 관한 것으로서, 특히 모니터의 파워온시 일시적으로 화면이 출력되지 않는 서스펜드 모드(SusPend Mode)시에 일정하나 전압으로 유지시켜 음극선관의 예열 히터만을 가열할 수 있도록 하여 소비전력을 줄일 수 있는 모니터의 전력 절감회로에 관한 것이다.
일반적으로 사용되는 종래 모니터의 전력 절감회로는 제1도에 도시된 바와같이 전원부(10)의 트랜스(TS)의 출력단에 연결된 평활회로(1)에 대해 병렬로 접속되고 다수의 제1내지 제3트랜지스터(Q1-Q3)로 이루어져 마이콤(2)에 의해 제어되는 파워절감회로(3)가 연결되어 있으며, 상기 평활회로(1)의 출력단과 파워절감회로(3)의 제2및 제3트랜지스터(Q2)(Q3)사이에 저항(R1)과 제너다이오드(ZD)가 병렬접속되고, 상기 평활회로(1)의 출력단과 파워절감회로(3)의 제1및 제2트랜지스터(Q1)(Q2)사이에 전원부(10)의 제어회로에 피드백 전류를 공급하는 포토커플러(PHC)의 LED가 다이오드(D)를 통해 연결되어 있다.
이와같이 구성된 종래 모니터의 전력 절감회로는, 노멀 모드시 마이콤(2)으로 부터하이신호가 출력되어 파워절감회로(3)인 제1트랜지스터(Q1)가 턴온되어 전원부(10)의 출력전압이 제너다이오드(ZD)와 제1트랜지스터(Q1)콜렉터로 흐르게 되면 제2및 제3트랜지스터(Q2)(Q3)는 오프상태를 유지한다.
그러나 서스펜드 모드시에는 마이콤(2)으로 부터 로우레벨의 신호가 출력되어 파워절감회로(3)의 제3트랜지스터(Q3)는 턴오프로 전환됨으로서,
전운부(10)의 출력전압이 저항(R1), 제너다이오드(ZD)를 통해 제2트랜지스터(Q2)로 흘러 제1및 제2트랜지스터(Q2)(Q3)를 턴온상태로 만들게 되며, 이때 저항(R1)값이 크면 제2트랜지스터(Q2)베이스에 흐르는 전류가 작아져 콜렉터에 흐르는 전류가 작아지게 된다.
따라서 포토커플러(PHC)의 LED에 흐르는 전류가 작아져 출력 전압이 조금씩 상승하게 됨으로서 적정수준에서 저항(R1)값을 설정하여야 하는 문제점이 발생되는 것이다.
본 고안은 상기와 같은 문제점을 해소하기 위해서 서스펜드 모드시 저항에 영향을 받지 않고 제너다이오드에 설정된 전압만을 출력시킴으로서 서스펜드 모드시에도 항시 일정 전압을 유지토록 하여 소비전력을 줄일 수 있는 모니터의 전력 절감회로를 제공하는 데 본 고안의 목적이 있는 것이다.
이와같은 목적을 실현하기 위한 본 고안은, 전원부(10)의 출력단에 연결되어 마이콤(2)의 제어에 의해 서스펜드 모드시 전원부(10)의 출력 전압을 일정하게 유지시키며, 제1및 제2트랜지스터(Q1)(Q2)가 직렬접속되고 전원부(10)의 출력측에 제너다이오드(ZD)가 병렬 연결된 모니터의 전력 절감회로에 있어서, 상기 제너다이오드(ZD)의 제2트랜지스터(Q2)사이에 접속되는 제3트랜지스터(Q3)와, 상기 제3트랜지스터(Q3)의 베이스단에 연결되어 마이콤(2)의 제어에 의해 구동하는 제4트랜지스터(Q4)를 포함하여서 된 것이다.
이하 첨부된 도면에 의해 상세히 설명하면 다음과 같다.
제2도는 본 고안에 따른 모니터의 전력 절감회로도로서, 전원부(10)의 트랜스(TS)출력단에는 평활회로(1)와 저항(R3)(R4)을 통해 제1트랜지스터(Q1)의 에미터단고 베이스단에 연결되고, 제너다이오드(ZD)를 통해 제3트랜지스터(Q3)가 병렬 접속되며, 상기 제1트랜지스터(Q1)의 베이스단에는 저항(R5)을 통해 제2트랜지스터(Q2)의 콜렉터단에, 그리고 제3트랜지스터(Q3)의 에미터단은 제2트랜지스터(Q2)의 베이스단에 각각 연결되어 있다.
또한, 상기 제3트랜지스터(Q3)의 베이스단은 마이콤(2)의 제어에 의해 구동되는 제4트랜지스터(Q4)가 접속되며, 파워절감회로(3)의 제1트랜지스터(Q1)의 베이스측과 전원부(10)의 출력단 사이에는 전원부(10)의 제어회로에 피드백전류를 공급하는 포토커플러(PHC)의 LED가 다이오드(D)를 통해 연결되어 있다.
이와같이 이루어진 본 고안은, 먼저 모니터가 파워온되어 전원부(10)에 인가되는 입력전압(Vin)은 정류회로(BD)를 통해 전파정류된 다음 트랜스(TS)의 구동에 의해 파워절감회로(3)에 공급되며, 마이콤(2)에서 모드에 따른 제어신호를 출력하게 된다.
즉 정상적인 상태인 노멀시에는 마이콤(2)으로부터 하이신호가 출력되며, 이의 신호에 의해 파워절감회로(3)의 제4트랜지스터(Q4)를 턴온시키게 됨으로서 제1내지 제3트랜지스터(Q1-Q3)는 오프상태로 유지되어 저항(R2)의 소비전력은 0.06W정도로 거의 전력소모가 없게 된다.
한편 서스펜드 모드시에는 마이콤(2)으로 부터 로우신호가 발생되며, 이 신호에 의해 파워절감 회로 (3)인 제4트랜지스터(Q4)는 오프되어 전원부(10)의 출력전압이 저항(R2)을 통해 제3트랜지스터(Q3)에 바이어스 전압을 공급하게 되어 턴온 상태로 만듬에 따라 제너다이오드(ZD)를 통한 전압이 제2 및 제3트랜지스터(Q2)(Q3)를 연쇄적으로 도통시키게 된다.
따라서, 서스펜드 모드시에는 제너다이오드(ZD)의 설정된 전압(6.3V)으로 일정하게 유지되어 CRT의 가열히터에 안정적인 전원을 공급할 수 있게 되는 것이다.
이상에서 상술한 바와 같이 본 고안은 서스펜드 모드시 저항에 영향을 받지 않고 제너다이오드에 설정된 전압만을 출력시킴으로서 서스펜드 모드시에도 항시 일정 전압을 유지토록 하여 소비전력을 줄임으로서 모니터의 신뢰성 향상에 기여할 수 있는 것이다.

Claims (1)

  1. 전원부(10)의출력단에 연결되어 마이콤(2)의 제어에 의해 서스펜드 모드시 전원부(10)의 출력전압을 일정하게 유지시키며, 제1및 제2트랜지스터(Q1)(Q2)가 직렬접속되고 전원부(10)의 출력측에 제너다이오드(ZD)가 병렬 연결된 모니터의 전력절감회로에 있어서, 상기 제너다이오드(ZD)의 제2트랜지스터(Q2)사이에 접속되는 제3트랜지스터(Q3)와, 상기 제3트랜지스터(Q3)의 베이스단에 연결되어 마이큼(2)의 제어에 의해 구동하는 제4트랜지스터(Q4)를 포함하여서 된 것을 특징으로 하는 모니터 전력 절감 회로.
KR2019940037471U 1994-12-29 1994-12-29 모니터의 전력 절감회로 KR0118394Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019940037471U KR0118394Y1 (ko) 1994-12-29 1994-12-29 모니터의 전력 절감회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019940037471U KR0118394Y1 (ko) 1994-12-29 1994-12-29 모니터의 전력 절감회로

Publications (2)

Publication Number Publication Date
KR960026042U KR960026042U (ko) 1996-07-22
KR0118394Y1 true KR0118394Y1 (ko) 1999-05-01

Family

ID=19403969

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019940037471U KR0118394Y1 (ko) 1994-12-29 1994-12-29 모니터의 전력 절감회로

Country Status (1)

Country Link
KR (1) KR0118394Y1 (ko)

Also Published As

Publication number Publication date
KR960026042U (ko) 1996-07-22

Similar Documents

Publication Publication Date Title
JP4050325B2 (ja) 電流及び電圧検出回路
KR950016289A (ko) 대기상태의 소비전력 절감회로
US5961648A (en) Heater preheating device for cathode ray tube
US5555167A (en) Power supply apparatus with a power-saving function
KR0118394Y1 (ko) 모니터의 전력 절감회로
KR200214795Y1 (ko) 디스플레이장치의 전원절전장치
JP2534217Y2 (ja) 直流―直流コンバータ
JP3122870B2 (ja) 交流用led点灯回路
KR200275679Y1 (ko) 모니터의전원공급회로
KR900005310Y1 (ko) 원격조정 텔레비젼의 주전원 단속용 스위칭 회로
JPH0564420A (ja) Led輝度補正回路
KR200150911Y1 (ko) 모니터의 서스펜드 모드 온/오프 회로
KR100370057B1 (ko) 전압공급 스위칭을 위한 스탠바이 제어회로
KR0114855Y1 (ko) 배터리의 저전압 표시회로
KR0124444Y1 (ko) 파워스타트회로
JPH0731272Y2 (ja) 蛍光表示管の駆動装置
KR900001905Y1 (ko) 리모콘 사용기기의 전원릴레이 구동회로
JPH0974671A (ja) 電源回路
JPS6216067A (ja) スイツチングレギユレ−タ
KR950004177Y1 (ko) 직류 솔레노이드 구동회로
KR890000711Y1 (ko) 교류의 자유 전압 입력시 정전류 드라이버와 에러 앰프(Error Amp)에 의한 직류의 안정화 콜드(Cold)회로
JPH01116692A (ja) 発光ダイオード駆動回路
KR100539292B1 (ko) 오프 모드시 전원 제어 회로
JPH0619331Y2 (ja) Dc−dcコンバータ
JPH06222845A (ja) 突入電流抑制回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20020129

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee