JPWO2022249869A5 - - Google Patents

Download PDF

Info

Publication number
JPWO2022249869A5
JPWO2022249869A5 JP2023523392A JP2023523392A JPWO2022249869A5 JP WO2022249869 A5 JPWO2022249869 A5 JP WO2022249869A5 JP 2023523392 A JP2023523392 A JP 2023523392A JP 2023523392 A JP2023523392 A JP 2023523392A JP WO2022249869 A5 JPWO2022249869 A5 JP WO2022249869A5
Authority
JP
Japan
Prior art keywords
light emitting
emitting element
setting
state
pixel circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2023523392A
Other languages
English (en)
Other versions
JPWO2022249869A1 (ja
Filing date
Publication date
Application filed filed Critical
Priority claimed from PCT/JP2022/019649 external-priority patent/WO2022249869A1/ja
Publication of JPWO2022249869A1 publication Critical patent/JPWO2022249869A1/ja
Publication of JPWO2022249869A5 publication Critical patent/JPWO2022249869A5/ja
Pending legal-status Critical Current

Links

Description

第2副画素回路2の第2発光部22では、例えば、第3発光素子22aと第4発光素子22bとは、直列に接続している。例えば、第3発光素子22aと第4発光素子22bとは、第8トランジスタ21eのドレイン電極と第2カソード電位入力線2slとの間において、直列に接続している。ここでは、例えば、第8トランジスタ21eのドレイン電極から第2カソード電位入力線2slに向けて、第3発光素子22aと第4発光素子22bとがこの記載の順に直列に接続していてもよいし、第4発光素子22bと第3発光素子22aとがこの記載の順に直列に接続していてもよい。図20の例では、第3発光素子22aの正電極が、第8トランジスタ21eのドレイン電極に接続し、第3発光素子22aの負電極が、第4発光素子22bの正電極に接続し、第4発光素子22bの負電極が、第2カソード電位入力線2slに接続している。
<<組み合わせ回路の入出力と発光可能状態に設定される発光素子>>
図21は、組み合わせ回路52に入力される切替信号Siと、組み合わせ回路52から出力される設定制御信号と、発光可能状態に設定される発光素子と、の関係の一例を示す図である。ここでは、組み合わせ回路52は、例えば、第1切替信号Si0および第2切替信号Si1の入力と、第1設定制御信号Se1、第2設定制御信号Se2、第3設定制御信号Se3および第4設定制御信号Se4の出力とが、図21で示されるような関係となるように、各種の論理出力を実行する。例えば、図21で示されるように、第1切替信号Si0および第2切替信号Si1の入力と、第1設定制御信号Se1、第2設定制御信号Se2、第3設定制御信号Se3および第4設定制御信号Se4の出力と、の組み合わせとして、3つのパターン(具体的には、パターン1F~F)の論理出力が実行され得る。

Claims (17)

  1. 第1発光素子と、第2発光素子と、前記第1発光素子および前記第2発光素子のそれぞれを発光可能状態および非発光状態のうちの何れか一方の状態に選択的に設定する第1設定部と、を有する第1副画素回路と、
    第3発光素子と、第4発光素子と、前記第3発光素子および前記第4発光素子のそれぞれを発光可能状態および非発光状態のうちの何れか一方の状態に選択的に設定する第2設定部と、を有する第2副画素回路と、を備え、
    前記第1発光素子と前記第2発光素子との接続形態と、前記第3発光素子と前記第4発光素子との接続形態と、について、直列接続と並列接続との間で異ならせた接続形態の相違状態を接続形態相違状態とし、
    前記第1設定部による前記第1発光素子および前記第2発光素子の発光状態の設定態様と、前記第2設定部による前記第3発光素子および前記第4発光素子の発光状態の設定態様と、について、両方の発光素子を発光可能状態とする第1発光設定と一方の発光素子を選択的に発光可能状態とする第2発光設定との間で異ならせた発光数設定の相違状態を発光数相違状態としたとき、
    前記第1副画素回路および前記第2副画素回路は、前記接続形態相違状態および前記発光数相違状態のうちの少なくとも一方の相違状態とされている、画素回路。
  2. 請求項1に記載の画素回路であって、
    前記第1発光素子および前記第2発光素子のそれぞれは、第1色の光を発し、
    前記第3発光素子および前記第4発光素子のそれぞれは、前記第1色とは異なる第2色の光を発する、画素回路。
  3. 請求項1または請求項2に記載の画素回路であって、
    前記第1発光素子と前記第2発光素子とは、並列に接続しており、
    前記第1設定部は、前記第1発光素子に直列に接続した第1スイッチと、前記第2発光素子に直列に接続した第2スイッチと、を含み、前記第1スイッチおよび前記第2スイッチの両方を導通状態にすることで、前記第1発光素子および前記第2発光素子の両方を発光可能状態に設定し、
    前記第3発光素子と前記第4発光素子とは、並列に接続しており、
    前記第2設定部は、前記第3発光素子に直列に接続した第3スイッチと、前記第4発光素子に直列に接続した第4スイッチと、を含み、前記第3スイッチおよび前記第4スイッチのうちの何れか一方を選択的に導通状態にすることで、前記第3発光素子および前記第4発光素子のうちの何れか一方を選択的に発光可能状態に設定する、画素回路。
  4. 請求項3に記載の画素回路であって、
    前記第3スイッチが第1導電型のトランジスタを含み且つ前記第4スイッチが前記第1導電型とは逆の第2導電型のトランジスタを含むか、あるいは前記第3スイッチが前記第2導電型のトランジスタを含み且つ前記第4スイッチが前記第1導電型のトランジスタを含む、画素回路。
  5. 請求項1または請求項2に記載の画素回路であって、
    前記第1発光素子と前記第2発光素子とは、直列に接続しており、
    前記第1設定部は、前記第1発光素子に並列に接続した第1スイッチと、前記第2発光素子に並列に接続した第2スイッチと、を含み、前記第1スイッチおよび前記第2スイッチのうちの何れか一方を選択的に非導通状態にすることで、前記第1発光素子および前記第2発光素子のうちの何れか一方を選択的に発光可能状態に設定し、
    前記第3発光素子と前記第4発光素子とは、直列に接続しており、
    前記第2設定部は、前記第3発光素子に並列に接続した第3スイッチと、前記第4発光素子に並列に接続した第4スイッチと、を含み、前記第3スイッチおよび前記第4スイッチの両方を非導通状態にすることで、前記第3発光素子および前記第4発光素子の両方を発光可能状態に設定する、画素回路。
  6. 請求項5に記載の画素回路であって、
    前記第1スイッチが第1導電型のトランジスタを含み且つ前記第2スイッチが前記第1導電型とは逆の第2導電型のトランジスタを含むか、あるいは前記第1スイッチが前記第2導電型のトランジスタを含み且つ前記第2スイッチが前記第1導電型のトランジスタを含む、画素回路。
  7. 請求項1または請求項2に記載の画素回路であって、
    前記第1発光素子と前記第2発光素子とは、並列に接続しており、
    前記第1設定部は、前記第1発光素子に直列に接続した第1スイッチと、前記第2発光素子に直列に接続した第2スイッチと、を含み、前記第1スイッチおよび前記第2スイッチの両方を導通状態にすることで、前記第1発光素子および前記第2発光素子の両方を発光可能状態に設定し、
    前記第3発光素子と前記第4発光素子とは、直列に接続しており、
    前記第2設定部は、前記第3発光素子に並列に接続した第3スイッチと、前記第4発光素子に並列に接続した第4スイッチと、を含み、前記第3スイッチおよび前記第4スイッチの両方を非導通状態にすることで、前記第3発光素子および前記第4発光素子の両方を発光可能状態に設定する、画素回路。
  8. 請求項3に記載の画素回路であって、
    前記第1設定部は、前記第1スイッチおよび前記第2スイッチのうちの何れか一方を選択的に非導通状態にすることで、前記第1発光素子および前記第2発光素子のうちの一方を選択的に非発光状態に設定する、画素回路。
  9. 請求項5に記載の画素回路であって、
    前記第2設定部は、前記第3スイッチおよび前記第4スイッチのうちの何れか一方のスイッチを選択的に導通状態にすることで、前記第3発光素子および前記第4発光素子のうちの一方を選択的に非発光状態に設定する、画素回路。
  10. 請求項1または請求項に記載の画素回路であって、
    前記第1設定部および前記第2設定部に対して設定制御信号を出力する設定制御部、を備え、
    前記第1設定部は、前記設定制御信号に応じて、前記第1発光素子および前記第2発光素子のそれぞれを発光可能状態および非発光状態のうちの何れか一方の状態に選択的に設定し、
    前記第2設定部は、前記設定制御信号に応じて、前記第3発光素子および前記第4発光素子のそれぞれを発光可能状態および非発光状態のうちの何れか一方の状態に選択的に設定する、画素回路。
  11. 請求項1または請求項2に記載の画素回路であって、
    前記第1発光素子と前記第2発光素子とは、直列接続および並列接続のうちのいずれか一方の接続形態に選択的に設定可能に接続されており、
    前記第3発光素子と前記第4発光素子とは、直列接続および並列接続のうちのいずれか一方の接続形態に選択的に設定可能に接続されている、画素回路。
  12. 請求項1または請求項に記載の画素回路を複数備える表示パネルであって、
    複数の前記画素回路のそれぞれにおける前記第1設定部および前記第2設定部に対して設定制御信号を出力する設定制御部を備え、
    前記第1設定部は、前記設定制御信号に応じて、前記第1発光素子および前記第2発光素子のそれぞれを発光可能状態および非発光状態のうちの何れか一方の状態に選択的に設定し、
    前記第2設定部は、前記設定制御信号に応じて、前記第3発光素子および前記第4発光素子のそれぞれを発光可能状態および非発光状態のうちの何れか一方の状態に選択的に設定する、表示パネル。
  13. 請求項10に記載の画素回路を複数備える表示パネルであって、複数の前記画素回路は、それぞれ前記設定制御部を含む、表示パネル。
  14. 請求項12に記載の表示パネルと、
    複数の前記画素回路に電気的に接続している駆動部と、を備えている、表示装置。
  15. 請求項1または請求項に記載の画素回路を複数備える表示装置であって、
    複数の前記画素回路に電気的に接続している駆動部を備え、
    該駆動部は、複数の前記画素回路のそれぞれにおける前記第1設定部および前記第2設定部に対して設定制御信号を出力し、
    複数の前記画素回路のそれぞれにおいて、前記第1設定部は、前記設定制御信号に応じて、前記第1発光素子および前記第2発光素子のそれぞれを発光可能状態および非発光状態のうちの何れか一方の状態に選択的に設定し、前記第2設定部は、前記設定制御信号に応じて、前記第3発光素子および前記第4発光素子のそれぞれを発光可能状態および非発光状態のうちの何れか一方の状態に選択的に設定する、表示装置。
  16. 請求項14に記載の表示装置であって、
    表示面と、前記表示面とは反対側の反表示面と、前記表示面と前記反表示面とを繋ぐ側面と、を有する基板を備え、
    複数の前記画素回路は、前記基板の前記表示面の側に位置しており、
    前記駆動部は、前記基板の前記反表示面の側に位置している、表示装置。
  17. 請求項16に記載の表示装置を複数備えた複合型表示装置であって、
    複数の前記表示装置は、前記基板の前記側面同士が互いに近接または接していることによって、複合型表示面を構成している、複合型表示装置。
JP2023523392A 2021-05-26 2022-05-09 Pending JPWO2022249869A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2021088712 2021-05-26
PCT/JP2022/019649 WO2022249869A1 (ja) 2021-05-26 2022-05-09 画素回路、表示パネル、表示装置および複合型表示装置

Publications (2)

Publication Number Publication Date
JPWO2022249869A1 JPWO2022249869A1 (ja) 2022-12-01
JPWO2022249869A5 true JPWO2022249869A5 (ja) 2024-02-13

Family

ID=84229954

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2023523392A Pending JPWO2022249869A1 (ja) 2021-05-26 2022-05-09

Country Status (3)

Country Link
JP (1) JPWO2022249869A1 (ja)
CN (1) CN117321672A (ja)
WO (1) WO2022249869A1 (ja)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63155191U (ja) * 1987-03-31 1988-10-12
JP5222464B2 (ja) * 2005-07-04 2013-06-26 株式会社半導体エネルギー研究所 表示装置及び電子機器
TW200816868A (en) * 2006-09-18 2008-04-01 Vast View Technology Inc Light emitting diode (LED) driving system and method
GB2549734B (en) * 2016-04-26 2020-01-01 Facebook Tech Llc A display
US10650737B2 (en) * 2015-09-25 2020-05-12 Apple Inc. Hybrid micro-driver architectures having time multiplexing for driving displays
KR102622348B1 (ko) * 2019-02-11 2024-01-10 삼성디스플레이 주식회사 화소 및 이를 구비한 표시 장치
US11631367B2 (en) * 2019-03-29 2023-04-18 Kyocera Corporation Display device

Similar Documents

Publication Publication Date Title
CN108258140B (zh) 有机发光装置
US9337241B2 (en) Pixel patterns for organic light-emitting diode display
EP2743909B1 (en) Pixel structure, pixel unit structure, display panel and display apparatus
KR20220106735A (ko) 어레이 기판, 디스플레이 패널, 접합된 디스플레이 패널 및 디스플레이 구동 방법
WO2015131503A1 (zh) Oled显示面板及其制备方法、显示装置
CN109637426B (zh) 显示面板和显示装置
TWI737100B (zh) 顯示面板及驅動方法
CN112327551B (zh) 一种阵列基板、显示面板及显示装置
CN101976544B (zh) 显示面板及显示电路
JPWO2022249869A5 (ja)
WO2024022069A1 (zh) 一种显示面板、显示装置
CN103247258B (zh) 有机电致发光显示装置
JP2003076329A (ja) 有機発光ダイオードの駆動方法及び駆動回路
TWI764471B (zh) 發光板、線路板以及顯示裝置
CN210110303U (zh) 一种基于像素驱动的逻辑门运算电路、集成芯片和显示装置
TWI415075B (zh) 可切換有機電激發光顯示面板及可切換有機電激發光顯示電路
CN210110301U (zh) 一种基于像素驱动的逻辑门运算电路、集成芯片和显示装置
JP2007257855A (ja) 有機el素子ユニット及びそれを用いた照明装置
CN113066800B (zh) 一种驱动背板、显示面板及显示装置
TWI703553B (zh) 顯示裝置
TWI720771B (zh) 畫素電路
CN109920367B (zh) 一种基于像素驱动的逻辑门运算电路、集成芯片和显示装置
CN115938307B (zh) 像素电路、显示面板及显示装置
CN216624276U (zh) 显示面板以及电子设备
CN114613319B (zh) Mled背板的像素结构及显示面板