JPS648933B2 - - Google Patents

Info

Publication number
JPS648933B2
JPS648933B2 JP5268682A JP5268682A JPS648933B2 JP S648933 B2 JPS648933 B2 JP S648933B2 JP 5268682 A JP5268682 A JP 5268682A JP 5268682 A JP5268682 A JP 5268682A JP S648933 B2 JPS648933 B2 JP S648933B2
Authority
JP
Japan
Prior art keywords
value
display
gate
count value
counted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP5268682A
Other languages
Japanese (ja)
Other versions
JPS58170223A (en
Inventor
Yoichi Yanaida
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Seiki Co Ltd
Original Assignee
Nippon Seiki Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Seiki Co Ltd filed Critical Nippon Seiki Co Ltd
Priority to JP5268682A priority Critical patent/JPS58170223A/en
Publication of JPS58170223A publication Critical patent/JPS58170223A/en
Publication of JPS648933B2 publication Critical patent/JPS648933B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/18Circuits for visual indication of the result

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Description

【発明の詳細な説明】[Detailed description of the invention]

〔産業上の利用分野〕 本発明は、ちらつき防止回路による誤差を改善
したパルス計数方式に関するものである。 〔従来技術〕 最新計数値と表示値の差が所定値以下のときは
表示値を保持し、所定値を越えた時は、最新計数
値を表示値として更新表示し、かつ最新計数値が
所定値以下で、最小表示単位の変化が所定回数継
続したときは、最新計数値を表示値として更新表
示するパルス計数方式が知られている。第1図は
このパルス計数方式のブロツク図を示したもの
で、入力端子1から入力されたパルス信号はカウ
ンタ2で計数され、この計数終了時にカウンタ2
の計数値はレジスタ3に記憶され、またカウンタ
2及びレジスタ3の計数値はゲートタイム期間に
加算器4において加算され、この加算値はラツチ
回路5で更新保持され、デコーダドライバ6を介
して表示器7でデジタル表示される。また、加算
器4で加算された最新計数値とラツチ回路5の表
示値との差がデジタル比較器8で判定され、その
差が予め決めた所定値(この例では表示単位の
「1」)になつた場合、その値の正負に応じて比較
器8からカウンタ9,9′に信号が出力され、こ
の信号の連続回数が計数され、比較器10に予め
設定された所定回数以上になつたとき、比較器1
0からロードパルスが出力され、オアゲート11
を介してラツチ回路5の内容を最新計数値に更新
し、表示器7でその変化をデジタル表示する。な
お、この従来例では、ゲートタイムを2分割し、
所定値以内の変化が正負同方向に連続3回発生し
たときに、表示値を最新計数値に更新するものと
し、かつ最小表示単位(1Km/h)の変動を吸収
するために、所定値を最小表示単位に相当する値
とする。 〔発明が解決しようとする課題〕 しかしながら、このように構成された従来のパ
ルス計数方式では、入力パルスが一定周波数で安
定して入力したときでも、その周波数が減少して
きたか、増加してきたかにより、表示する値が異
なるという欠点があつた。 一般に、表示単位(1Km/h)以下の入力周波
数の変化では、カウンタ2で計数され、加算器4
で加算されたゲート周期でのパルス数が周期的に
増減するのみであり、表示値としてそれら端数分
を切上げるか、切捨てるかで、1Km/h単位の表
示がなされるものである。 すなわち、1Km/h、2Km/h、…というよう
に1Km/h単位の入力周波数では、ゲート周期で
のパルス数が1パルス単位で増減するだけである
が、1Km/h単位以下の変化では、ゲート周期で
の一律なパルス数の変化はなく、多周期でのパル
ス数変化を呈する。 たとえば、2.5Km/hでは、2ゲート周期に5
パルスのパルス数であり、1ゲート周期で2.5パ
ルス相当の入力周波数となり、2.5Km/hを若干
下まわる2.45Km/hでは、20ゲート周期で49パル
スのパルス数となる。また、2.5Km/hを若干上
まわる2.55Km/hでは、20ゲート周期で51パルス
のパルス数となり、2.5Km/hの20ゲート周期50
パルスに対し、0.05Km/hの変化では、20ゲート
周期で1パルスの増減となることがわかる。 以上のパルス数変化は、1ゲート周期でのパル
ス数に周期的な増減を生じさせ、2.5Km/hにお
いては「2」と「3」が交互にゲート周期毎に発
生することにより、2ゲート周期で「5」とな
り、実質的に1ゲート周期で「2.5」となるもの
である。 また、2.55Km/hにおいては、20ゲート周期で
1パルスの増加であるため、「2」と「3」とが
交互に発生する中で、20ゲート周期のうちの1ゲ
ート周期において「2」が「3」となり、パルス
数の列として「2、3、2、3、2、3、3、
3、2、3、2」といつた「3」が連続する箇所
が周期的(20ゲート周期)に発生するものであ
る。 後述の第1表から第2表の加算値あるいはレジ
スタ11,12の内容は、このような1Km/h以
下の周波数変化に伴うゲート周期でのパルス数の
周期的な増減を示しており、以下このパルス数変
化に基づいて説明する。
[Industrial Application Field] The present invention relates to a pulse counting method that improves errors caused by flicker prevention circuits. [Prior art] When the difference between the latest counted value and the displayed value is less than a predetermined value, the displayed value is held, and when it exceeds the predetermined value, the latest counted value is updated and displayed as the displayed value, and the latest counted value is set as the predetermined value. A pulse counting method is known that updates and displays the latest counted value as a display value when the minimum display unit continues to change a predetermined number of times. Figure 1 shows a block diagram of this pulse counting method. Pulse signals input from input terminal 1 are counted by counter 2, and when counting is completed, counter 2
The counted value of is stored in the register 3, and the counted value of the counter 2 and the register 3 are added in the adder 4 during the gate time period, this added value is updated and held in the latch circuit 5, and displayed via the decoder driver 6. It is digitally displayed on device 7. Further, the difference between the latest count value added by the adder 4 and the display value of the latch circuit 5 is determined by the digital comparator 8, and the difference is a predetermined value (in this example, the display unit is "1"). , the comparator 8 outputs a signal to the counters 9 and 9' depending on whether the value is positive or negative, and the number of times this signal continues is counted. When, comparator 1
A load pulse is output from 0 and the OR gate 11
The content of the latch circuit 5 is updated to the latest count value via the latch circuit 5, and the change is digitally displayed on the display 7. In addition, in this conventional example, the gate time is divided into two,
When changes within a predetermined value occur three times in a row in the same positive and negative directions, the displayed value shall be updated to the latest counted value, and in order to absorb fluctuations in the minimum display unit (1 km/h), the predetermined value shall be changed. The value corresponds to the minimum display unit. [Problems to be Solved by the Invention] However, in the conventional pulse counting method configured in this way, even when input pulses are stably input at a constant frequency, depending on whether the frequency is decreasing or increasing, The disadvantage was that the displayed values were different. Generally, changes in the input frequency of less than the display unit (1 km/h) are counted by the counter 2 and added by the adder 4.
The number of pulses added in the gate period only increases and decreases periodically, and the displayed value is displayed in units of 1 Km/h by rounding up or down. In other words, at an input frequency of 1 Km/h such as 1 Km/h, 2 Km/h, etc., the number of pulses in the gate period only increases or decreases by 1 pulse, but if the change is less than 1 Km/h, The number of pulses does not change uniformly in the gate period, but changes in the number of pulses in multiple periods. For example, at 2.5Km/h, 5
This is the number of pulses, and the input frequency is equivalent to 2.5 pulses in one gate period, and at 2.45 km/h, which is slightly lower than 2.5 km/h, the number of pulses is 49 pulses in 20 gate periods. Also, at 2.55Km/h, which is slightly higher than 2.5Km/h, the number of pulses is 51 pulses in 20 gate periods, and 50 pulses in 20 gate periods at 2.5Km/h.
It can be seen that a change in pulse rate of 0.05 Km/h results in an increase or decrease of one pulse in 20 gate periods. The above change in the number of pulses causes a periodic increase/decrease in the number of pulses in one gate period, and at 2.5 km/h, "2" and "3" occur alternately in each gate period, resulting in two gates. The period is ``5'', and practically one gate period is ``2.5''. In addition, at 2.55 Km/h, since the increase is one pulse in 20 gate periods, while "2" and "3" occur alternately, "2" occurs in one gate period out of 20 gate periods. becomes "3", and the pulse number sequence becomes "2, 3, 2, 3, 2, 3, 3,
3, 2, 3, 2'' occurs periodically (every 20 gates). The added values in Tables 1 to 2 described later or the contents of registers 11 and 12 indicate periodic increases and decreases in the number of pulses in the gate period due to frequency changes of 1 km/h or less, and are as follows. The explanation will be based on this pulse number change.

〔問題点を解決するための手段〕[Means for solving problems]

本発明は、上記問題点を解決するために、ゲー
ト周期毎に、入力されるパルス信号を計数する計
数部と、この計数部の計数値を、最新計数値を含
んで少なくとも2ゲート周期分だけ順次記憶する
シフトレジスタと、このシフトレジスタにおける
最新計数値と以前のゲート周期における計数値と
を比較し、これら計数値が等しいとき、信号を出
力する一致判別器と、表示器にて表示される表示
値を保持するラツチ回路の内容と上記シフトレジ
スタの計数値とを上記一致判別器からの信号出力
時に比較し、ラツチ回路の表示値に対し、シフト
レジスタの計数値が大きいときと小さいときに
各々判別信号を出力する大小判別器と、この大小
判別器の出力信号の発生回数をカウントし、所定
値に達したとき、上記ラツチ回路の表示値を最新
計数値に更新する計数比較器とから構成したこと
を特徴とするものである。 〔作用〕 本発明によれば、現表示値と最新計数値の差が
最小表示単位に相当する値を越えるときは、最新
計数値を表示値とし、その差が最小表示単位に相
当する値以内のときは、最新計数値とそれ以前の
ゲートタイムに計数した計数値とを比較し、各計
数値が等しく、かつこの計数状態が所定回数発生
したとき、計数値を表示値として更新表示するこ
とを特徴とし、その目的はちらつきを防止すると
ともに、表示値のヒステリシス誤差を防止するよ
うにしたパルス計数方式を提供するものである。 〔実施例〕 第3図は、本発明の1実施例のパルス計数回路
のブロツク図を示したもので、1は入力端子、2
はカウンタ、3はシフシレジスタ、4は加算器で
これらは所定周期毎の入力パルス数を求める計数
部を構成する。5はラツチ回路、6はデコーダド
ライバ、7は表示回路、8は比較器、11,1
2,13はシフトレジスタ、14は一致判別器、
15は大小判別器、16はアツプダウンカウン
タ、17は比較器であり、このカウンタ16と比
較器17とで計数比較器を構成する。 次に、本実施例のパルス計数方式の動作を説明
する。まず、本実施例はゲートタイムを2分割し
ているので、ゲートタイムTの1/2期間に入力
端子1から入力されたパルスはカウンタ2で計数
され、レジスタ3に順次シフトされるとともに、
加算器4でゲートタイムTのパルス数(最新計数
値)が求められ、ラツチ回路5に転送され、表示
回路7の計数値が表示される。また、計数動作の
過程でラツチ回路5内の現表示値と加算器4内の
最新計数値が比較器8で比較され、その差が最小
表示単位(ここでは1Km/h)を越えるとき、比
較器8からラツチ回路5へロードパルスが出力さ
れ、表示値はただちに最新計数値に更新される。 ここで、加算器4内の最新計数値とラツチ回路
5内の現表示値の差が最小表示単位以内のとき
は、加算器4の加算値をレジスタ11に転送する
とともに、各シフトレジスタ11,12,13の
記憶内容を順次シフトする。そしてレジスタ11
の最新計数値とこれよりゲートタイムTだけ前に
計数したレジスタ13の計数値とを一致判別器1
4で比較し(2分割しているために、独立したゲ
ート期間を得るためにはレジスタを3個必要とす
る)、レジスタ11とレジスタ13の計数値が等
しい場合は、大小判別器15においてレジスタ1
3の最新計数値(レジスタ11の内容と同じ)と
ラツチ回路5の現表示値との大小関係を判定し、
最新計数値が表示値より大きいときは、アツプダ
ウンカウンタ16で1を加え、小さいときは1を
引いて、アツプダウンカウンタ16の値が比較器
17に予め設定してある正のある値または負のあ
る値に達したとき、比較器17からロードパルス
が出力され、表示値を加算器4内の計数値に更新
する。 次に具体例を説明する。第2表のAは2Km/h
から3Km/hに上昇するとき、2.5Km/hの入力
パルスと、その入力に対するゲート周期相当の加
In order to solve the above problems, the present invention includes a counter that counts input pulse signals for each gate period, and a count value of this counter for at least two gate periods including the latest count value. A shift register that stores data in sequence, and a coincidence discriminator that compares the latest counted value in this shift register with the counted value in the previous gate cycle, and outputs a signal when these counted values are equal, and that is displayed on a display. The contents of the latch circuit that holds the display value and the count value of the shift register are compared when the signal is output from the coincidence discriminator, and it is determined whether the count value of the shift register is large or small with respect to the display value of the latch circuit. A magnitude discriminator that outputs a discrimination signal, and a count comparator that counts the number of times the output signal of the magnitude discriminator is generated and updates the display value of the latch circuit to the latest count value when a predetermined value is reached. It is characterized by the following structure. [Operation] According to the present invention, when the difference between the current display value and the latest count value exceeds the value corresponding to the minimum display unit, the latest count value is set as the display value, and the difference is within the value corresponding to the minimum display unit. In this case, the latest count value is compared with the count value counted at the previous gate time, and when each count value is equal and this counting state has occurred a predetermined number of times, the count value is updated and displayed as the display value. Its purpose is to provide a pulse counting method that prevents flickering and prevents hysteresis errors in displayed values. [Embodiment] FIG. 3 shows a block diagram of a pulse counting circuit according to an embodiment of the present invention, in which 1 is an input terminal, 2 is
3 is a counter, 3 is a shift register, and 4 is an adder, which constitute a counting section that calculates the number of input pulses at each predetermined period. 5 is a latch circuit, 6 is a decoder driver, 7 is a display circuit, 8 is a comparator, 11, 1
2 and 13 are shift registers, 14 is a match discriminator,
15 is a magnitude discriminator, 16 is an up/down counter, and 17 is a comparator. The counter 16 and the comparator 17 constitute a counting comparator. Next, the operation of the pulse counting method of this embodiment will be explained. First, in this embodiment, the gate time is divided into two, so the pulses input from the input terminal 1 during 1/2 period of the gate time T are counted by the counter 2, and sequentially shifted to the register 3.
The adder 4 calculates the number of pulses of the gate time T (the latest counted value), and transfers it to the latch circuit 5, where the counted value of the display circuit 7 is displayed. In addition, during the counting process, the current display value in the latch circuit 5 and the latest count value in the adder 4 are compared by the comparator 8, and when the difference exceeds the minimum display unit (1 km/h in this case), the comparison A load pulse is output from the device 8 to the latch circuit 5, and the displayed value is immediately updated to the latest count value. Here, when the difference between the latest count value in the adder 4 and the current display value in the latch circuit 5 is within the minimum display unit, the added value of the adder 4 is transferred to the register 11, and each shift register 11, The stored contents of 12 and 13 are sequentially shifted. and register 11
Coincidence discriminator 1 compares the latest counted value with the counted value of register 13 counted a gate time T before
4 (because it is divided into two, three registers are required to obtain independent gate periods), and if the count values of register 11 and register 13 are equal, the register 1
Determine the magnitude relationship between the latest count value of 3 (same as the contents of register 11) and the current display value of latch circuit 5,
When the latest count value is larger than the displayed value, the up-down counter 16 adds 1, and when it is smaller, it subtracts 1, and the value of the up-down counter 16 is set to a positive or negative value preset in the comparator 17. When reaches a certain value, a load pulse is output from the comparator 17, and the displayed value is updated to the count value in the adder 4. Next, a specific example will be explained. A in Table 2 is 2Km/h
When increasing from

【表】 算値が順次シフトされたときのレジスタ11と1
3の内容を示したものであり、2Km/hのときは
カウンタ2の計数値として、1/2ゲート周期
「1」が3回、「2」が1回の割合で発生するた
め、レジスタ11,13の内容はゲート周期とし
ての加算値がシフトされてきたときには「2」と
「3」が交互に入力され、レジスタ11,13の
内容が一致することがなく、従つてアツプダウン
カウンタ16は変化がない。次に、第2表のBに
示したように、2.5Km/hより若干小さい場合は、
カウンタ2の計数値として「1」が3回または4
回で「2」が1回の割合で発生するため、パルス
数の「1」が4回続いたとき、レジスタ11,1
3の内容は「2」で一致する場合があるが、表示
は「2」で変更はない。また、第2表のCは、
2.5Km/hより若干大きくなつた場合を示したも
ので、カウンタ2の計数値としては主に「1」が
3回、「2」が1回の割合で発生するため、レジ
スタ11,13の内容は「2」と「3」が交互に
入力されるが、2.5Km/hを若干越える入力パル
ス周期とゲート周期の移相差で、ある周期毎にパ
ルス数、即ちカウンタ2の計数値で「2」の後に
「112」が入力される場合があり、このときレジス
タ11,13の内容が「3」で一致し、この結
果、一致判別器14から大小比較器15に信号が
出され、この数値「3」とラツチ回路5の表示値
「2」との比較により、アツプダウンカウンタ1
6に1が加えられる。このレジスタ11,13に
おける「3」の一致は第2表Cのパルスの流れで
発生するため、アツプダウンカウンタ16でその
都度1が加えられ、このアツプダウンカウンタ1
6の内容が比較器17で予め設定してある正の値
に達すると、表示器7の表示値が「2」から
「3」に更新される。
[Table] Registers 11 and 1 when the calculated values are shifted sequentially
3 shows the contents of register 11. At 2 km/h, as the count value of counter 2, 1/2 gate period "1" occurs three times and "2" occurs once. , 13 are input alternately as "2" and "3" when the addition value as the gate period is shifted, and the contents of registers 11 and 13 do not match, so the up-down counter 16 is no change. Next, as shown in B of Table 2, if it is slightly less than 2.5Km/h,
The count value of counter 2 is "1" 3 times or 4
Since "2" occurs once per cycle, when the pulse number "1" continues four times, registers 11 and 1
The content of 3 may be "2" and match, but the display is "2" and remains unchanged. Also, C in Table 2 is
This shows the case where the count value of counter 2 is slightly larger than 2.5 km/h, and since the count value of counter 2 mainly occurs at a rate of 3 times and 2 times, registers 11 and 13 are The content is that "2" and "3" are input alternately, but the phase shift difference between the input pulse period and gate period slightly exceeds 2.5 Km/h, and the number of pulses in each period, that is, the count value of counter 2, is " In some cases, "112" is input after "2", and in this case, the contents of registers 11 and 13 match as "3", and as a result, a signal is output from the match discriminator 14 to the magnitude comparator 15, and this By comparing the numerical value "3" with the display value "2" of the latch circuit 5, the up-down counter 1
1 is added to 6. Since the coincidence of "3" in the registers 11 and 13 occurs in the flow of pulses shown in Table 2 C, 1 is added each time in the up-down counter 16, and this up-down counter 1
When the content of 6 reaches a positive value preset by the comparator 17, the value displayed on the display 7 is updated from "2" to "3".

〔発明の効果〕〔Effect of the invention〕

以上の動作から明らかなように、表示値に対す
る最新計数値の変化が最小表示単位を越えるとき
はただちに更新し、それ以内のときは表示値を保
持するため、入力周波数の不安定な微小変動やゲ
ート信号とのずれによる表示単位の正負のちらつ
き現象を防止し、安定した表示をすることができ
る。 更に、前述の比較更新処理を行なうことによつ
て、常に入力周波数の小数点以下を4捨5入した
値を表示することができ、ヒステリシスによる上
昇時、下降時の表示誤差を防止して周波数安定時
の正確な計測表示が可能となる。
As is clear from the above operation, when the change in the latest count value with respect to the displayed value exceeds the minimum display unit, it is updated immediately, and when it is within that value, the displayed value is held, so that unstable minute fluctuations in the input frequency It is possible to prevent positive and negative flickering of the display unit due to deviation from the gate signal, and to provide stable display. Furthermore, by performing the comparison update process described above, it is possible to always display the value obtained by rounding up the decimal point of the input frequency to the nearest whole number, thereby preventing display errors when rising or falling due to hysteresis and stabilizing the frequency. Accurate measurement and display of time becomes possible.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来のパルス計数方式のブロツク図、
第2図は表示値の上昇時と下降時のヒステリシス
による誤差を説明する説明図、第3図は本発明の
1実施例のブロツク図である。 1…入力端子、2…カウンタ、3…レジスタ、
4…加算器、5…ラツチ回路、6…デコーダドラ
イバ、7…表示器、11,12,13…シフトレ
ジスタ、14…一致判別器、15…大小判別器、
16…アツプダウンカウンタ、17…比較器。
Figure 1 is a block diagram of the conventional pulse counting method.
FIG. 2 is an explanatory diagram illustrating errors due to hysteresis when the display value increases and decreases, and FIG. 3 is a block diagram of one embodiment of the present invention. 1...Input terminal, 2...Counter, 3...Register,
4... Adder, 5... Latch circuit, 6... Decoder driver, 7... Display, 11, 12, 13... Shift register, 14... Coincidence discriminator, 15... Size discriminator,
16...Up-down counter, 17...Comparator.

Claims (1)

【特許請求の範囲】[Claims] 1 ゲート周期毎に、入力されるパルス信号を計
数する計数部と、この計数部の計数値を、最新計
数値を含んで少なくとも2ゲート周期分だけ順次
記憶するシフトレジスタと、このシフトレジスタ
における最新計数値と直前のゲート周期における
計数値とを比較し、これら計数値が等しいとき、
信号を出力する一致判別器と、表示器にて表示さ
れる表示値を保持するラツチ回路の内容と上記シ
フトレジスタの計数値とを上記一致判別器からの
信号出力時に比較し、ラツチ回路の表示値に対
し、シフトレジスタの計数値が大きいときと小さ
いときに各々判別信号を出力する大小判別器と、
この大小判別器の出力信号の発生回数をカウント
し、所定値に達したとき、上記ラツチ回路の表示
値を最新計数値に更新する計数比較器とから構成
したことを特徴とするパルス計数方式。
1. A counter that counts input pulse signals for each gate period, a shift register that sequentially stores the counted values of this counter for at least two gate periods including the latest counted value, and Compare the count value with the count value in the previous gate period, and when these count values are equal,
The content of the match discriminator that outputs the signal, the latch circuit that holds the display value displayed on the display, and the counted value of the shift register are compared when the signal is output from the match discriminator, and the latch circuit displays the result. a size discriminator that outputs discrimination signals when the count value of the shift register is large and small, respectively;
A pulse counting method comprising a count comparator that counts the number of times the output signal of the magnitude discriminator is generated and updates the display value of the latch circuit to the latest count value when a predetermined value is reached.
JP5268682A 1982-03-31 1982-03-31 Pulse count system Granted JPS58170223A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5268682A JPS58170223A (en) 1982-03-31 1982-03-31 Pulse count system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5268682A JPS58170223A (en) 1982-03-31 1982-03-31 Pulse count system

Publications (2)

Publication Number Publication Date
JPS58170223A JPS58170223A (en) 1983-10-06
JPS648933B2 true JPS648933B2 (en) 1989-02-15

Family

ID=12921768

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5268682A Granted JPS58170223A (en) 1982-03-31 1982-03-31 Pulse count system

Country Status (1)

Country Link
JP (1) JPS58170223A (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62278819A (en) * 1986-05-27 1987-12-03 Mitsutoyo Corp Output device for digital numeric value data
JPS6323421A (en) * 1986-07-04 1988-01-30 Mitsutoyo Corp Digitized numerical data output device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54158158A (en) * 1978-06-05 1979-12-13 Automobile Antipollution Pulse counting circuit
JPS55113963A (en) * 1979-02-26 1980-09-02 Mitsubishi Electric Corp Device for preventing flicker of frequency counter display
JPS5737931A (en) * 1980-08-14 1982-03-02 Toshiba Corp Pulse count device

Also Published As

Publication number Publication date
JPS58170223A (en) 1983-10-06

Similar Documents

Publication Publication Date Title
GB2147127A (en) Pulse counting device
JPS648933B2 (en)
SU668627A3 (en) Device for digital indication for automatic resetting to zero of weighing apparatus
US4248316A (en) Error detecting apparatus for a scale having a digital display
JPH01316664A (en) Digital speed meter
JPS6126029B2 (en)
JPS58148524A (en) Pulse counting system
US4736185A (en) Digital display apparatus
JPH0342612B2 (en)
JPS5940272A (en) Digital frequency meter
JPS58148523A (en) Pulse counting system
JPS63187913A (en) Pulse duty detecting circuit
JP3126219B2 (en) Frequency measurement device
JPS6367774B2 (en)
SU1443173A1 (en) Device for automatic phase auto-tuning
JPS648766B2 (en)
JPH0668525B2 (en) Frequency measuring device
JPS60120211A (en) Running-distance measuring method
JPS6319093B2 (en)
JPS62267672A (en) Frequency measuring device
SU1667063A1 (en) Device for digital adaptive correction of pulse/frequency signals
JPH0758904B2 (en) Pulse counter
SU746601A1 (en) Scale integrator
JPH0668524B2 (en) Frequency measuring device
JPH06224748A (en) Variable frequency divider circuit