JPS647361U - - Google Patents
Info
- Publication number
- JPS647361U JPS647361U JP10174687U JP10174687U JPS647361U JP S647361 U JPS647361 U JP S647361U JP 10174687 U JP10174687 U JP 10174687U JP 10174687 U JP10174687 U JP 10174687U JP S647361 U JPS647361 U JP S647361U
- Authority
- JP
- Japan
- Prior art keywords
- bit information
- data bus
- circuits
- group
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000011159 matrix material Substances 0.000 claims 1
- 238000006243 chemical reaction Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Image Input (AREA)
Description
第1図は本考案の一実施例の構成図、第2図は
本考案の実施例の印刷イメージの変換に必要な構
成図、第3図は印刷イメージの変換を表わした説
明図である。 1……1ビツト記憶回路、2……書込みデータ
バス、3……読出しデータバス、4……書込み時
アドレスデコーダー、5……読出し時アドレスデ
コーダー、6……書込み/読出し制御回路、7…
…読出しデータバスバツフア、8……書込みデー
タバスバツフア、9……書込み/読出し信号、1
0……書込み信号、11……読出し信号、12…
…アドレスバス、13〜16……書込み時選択信
号、17〜20……読出し時選択信号、21……
外部データバス、22……変換前ビツト情報群、
23……変換後ビツト情報群、24……書込み時
記憶回路群、25……読出し時記憶回路群。
本考案の実施例の印刷イメージの変換に必要な構
成図、第3図は印刷イメージの変換を表わした説
明図である。 1……1ビツト記憶回路、2……書込みデータ
バス、3……読出しデータバス、4……書込み時
アドレスデコーダー、5……読出し時アドレスデ
コーダー、6……書込み/読出し制御回路、7…
…読出しデータバスバツフア、8……書込みデー
タバスバツフア、9……書込み/読出し信号、1
0……書込み信号、11……読出し信号、12…
…アドレスバス、13〜16……書込み時選択信
号、17〜20……読出し時選択信号、21……
外部データバス、22……変換前ビツト情報群、
23……変換後ビツト情報群、24……書込み時
記憶回路群、25……読出し時記憶回路群。
Claims (1)
- 1回路で1つのビツト情報を記憶する回路が行
列状に配置された記憶回路において、1つのビツ
ト情報を記憶する回路複数個に同じタイミングで
別々のビツト情報を書込むための複数本からな成
るデータバスと、1つのビツト情報を記憶する回
路複数個から同じタイミングで別々のビツト情報
を読出すための複数本から成るデータバスを設け
、書込み時のビツト情報群とは別のビツト情報群
を読み出せることを特徴とする記憶回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10174687U JPS647361U (ja) | 1987-07-03 | 1987-07-03 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10174687U JPS647361U (ja) | 1987-07-03 | 1987-07-03 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS647361U true JPS647361U (ja) | 1989-01-17 |
Family
ID=31331024
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10174687U Pending JPS647361U (ja) | 1987-07-03 | 1987-07-03 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS647361U (ja) |
-
1987
- 1987-07-03 JP JP10174687U patent/JPS647361U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS598193A (ja) | ランダム・アクセス・メモリ | |
JPS647361U (ja) | ||
JPH01164562U (ja) | ||
JPH0129634Y2 (ja) | ||
JPS62117796U (ja) | ||
JPS59189797U (ja) | 録音再生装置 | |
JPS6030046U (ja) | デ−タ記憶装置 | |
JPS6431450U (ja) | ||
JPS60800U (ja) | 録音再生装置 | |
JPS6047380U (ja) | チヤネル変換制御装置 | |
JPH0471174U (ja) | ||
JPS5984586U (ja) | 画像情報記憶装置 | |
JPS6262360U (ja) | ||
JPS6074298U (ja) | デ−タ変換用マトリツクスメモリシステム | |
JPH0255345U (ja) | ||
JPS5894197U (ja) | 情報書込み器 | |
JPS63194393U (ja) | ||
JPH0273258U (ja) | ||
JPS59162691A (ja) | ダイナミツクram | |
JPH0478654U (ja) | ||
JPH0166697U (ja) | ||
JPS59113841U (ja) | 主記憶構成制御装置 | |
JPS61185149U (ja) | ||
JPS5882254U (ja) | 印字装置 | |
JPS60150416U (ja) | ロジツクレコ−ダ |