JPS643261Y2 - - Google Patents
Info
- Publication number
- JPS643261Y2 JPS643261Y2 JP13516183U JP13516183U JPS643261Y2 JP S643261 Y2 JPS643261 Y2 JP S643261Y2 JP 13516183 U JP13516183 U JP 13516183U JP 13516183 U JP13516183 U JP 13516183U JP S643261 Y2 JPS643261 Y2 JP S643261Y2
- Authority
- JP
- Japan
- Prior art keywords
- synchronization signal
- output
- circuit
- monostable multi
- period
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Television Signal Processing For Recording (AREA)
Description
【考案の詳細な説明】
(イ) 産業上の利用分野
本考案は、ビデオテープレコーダに於ける同期
信号補償回路に関する。
信号補償回路に関する。
(ロ) 従来技術
ビデオテープレコーダは、記録時に記録映像信
号の垂直同期信号に同期してビデオヘツドを回転
せしめている。従つて、垂直同期分離出力がノイ
ズ等によつて得られず欠落したり、又逆にノイズ
が垂直同期分離出力に混入すると、ビデオヘツド
の正常な回転を妨げられ、記録が乱される。
号の垂直同期信号に同期してビデオヘツドを回転
せしめている。従つて、垂直同期分離出力がノイ
ズ等によつて得られず欠落したり、又逆にノイズ
が垂直同期分離出力に混入すると、ビデオヘツド
の正常な回転を妨げられ、記録が乱される。
そこで、従来より、同期分離回路の後段には、
同期信号補償回路が付設されている。第1図は、
従来の垂直同期信号補償回路を示す回路ブロツク
図である。まず、記録映像信号は、垂直同期分離
回路1に入力される。垂直同期分離出力Aは、準
安定期間を垂直同期周期の約80%程度に設定する
第1単安定マルチ2に入力される。この第1単安
定マルチ2は、垂直同期信号発生後に発生する惧
れのある80%のノイズに対し不感応であり、ノイ
ズをマスクする効果がある。この第1単安定マル
チ出力Bは、その立上りで擬似同期信号発生回路
3をリセツトしている。この擬似同期信号発生回
路3は、固定発振出力を分周する分周回路を構成
しており、垂直同期周期より2%大きな周期で分
周出力である擬似同期信号Cを発する様に構成さ
れており、第1単安定マルチ出力Bが発生する限
り出力を発することはなく、垂直同期分離出力が
欠落したときのみ僅か遅れて出力を発し、垂直同
期分離出力を補完している。この擬似同期信号C
は、垂直同期分離出力に同期する単安定マルチ出
力Bと共に第1オア回路4に入力され、第1オア
出力によつてフリツプフロツプ5を反転してい
る。このフリツプフロツプ出力Dがヘツドモータ
及びキヤプスタンモータの回転基準信号として利
用される。
同期信号補償回路が付設されている。第1図は、
従来の垂直同期信号補償回路を示す回路ブロツク
図である。まず、記録映像信号は、垂直同期分離
回路1に入力される。垂直同期分離出力Aは、準
安定期間を垂直同期周期の約80%程度に設定する
第1単安定マルチ2に入力される。この第1単安
定マルチ2は、垂直同期信号発生後に発生する惧
れのある80%のノイズに対し不感応であり、ノイ
ズをマスクする効果がある。この第1単安定マル
チ出力Bは、その立上りで擬似同期信号発生回路
3をリセツトしている。この擬似同期信号発生回
路3は、固定発振出力を分周する分周回路を構成
しており、垂直同期周期より2%大きな周期で分
周出力である擬似同期信号Cを発する様に構成さ
れており、第1単安定マルチ出力Bが発生する限
り出力を発することはなく、垂直同期分離出力が
欠落したときのみ僅か遅れて出力を発し、垂直同
期分離出力を補完している。この擬似同期信号C
は、垂直同期分離出力に同期する単安定マルチ出
力Bと共に第1オア回路4に入力され、第1オア
出力によつてフリツプフロツプ5を反転してい
る。このフリツプフロツプ出力Dがヘツドモータ
及びキヤプスタンモータの回転基準信号として利
用される。
第1図の従来回路によれば、第2図の波形図か
らわかる様にノイズN1,N2,N3や垂直同期信号
の欠落L1に対しては有効に機能するが、同期信
号の欠落L2が発生して、その後にノイズN4が混
入した場合にはフリツプフロツプ5の出力Dは図
の如く乱れ、ヘツドの回転が乱れてしまう。
らわかる様にノイズN1,N2,N3や垂直同期信号
の欠落L1に対しては有効に機能するが、同期信
号の欠落L2が発生して、その後にノイズN4が混
入した場合にはフリツプフロツプ5の出力Dは図
の如く乱れ、ヘツドの回転が乱れてしまう。
(ハ) 考案の目的
本考案は上記従来回路の欠点を解消するもので
あり、改良された同期信号補償回路を提供するこ
とを目的とする。
あり、改良された同期信号補償回路を提供するこ
とを目的とする。
(ハ) 考案の構成
本考案では、リセツト可能な分周回路を備え自
走周期が垂直同期周期よりも僅かに短い擬似同期
信号発生回路と、該擬似同期信号によりトリガさ
れる第1の単安定マルチと、該単安定マルチ出力
をゲート信号として垂直同期信号を入力とするゲ
ート回路と、該ゲート回路出力若しくは前記第1
単安定マルチ出力によつてトリガされる第2の単
安定マルチとを備えており、第2単安定マルチ出
力により前記分周回路をリセツトすると共に、フ
リツプフロツプをトリガし、このフリツプフロツ
プ出力を補償回路の出力としてサーボ回路に供給
する。
走周期が垂直同期周期よりも僅かに短い擬似同期
信号発生回路と、該擬似同期信号によりトリガさ
れる第1の単安定マルチと、該単安定マルチ出力
をゲート信号として垂直同期信号を入力とするゲ
ート回路と、該ゲート回路出力若しくは前記第1
単安定マルチ出力によつてトリガされる第2の単
安定マルチとを備えており、第2単安定マルチ出
力により前記分周回路をリセツトすると共に、フ
リツプフロツプをトリガし、このフリツプフロツ
プ出力を補償回路の出力としてサーボ回路に供給
する。
(ホ) 実施例
以下図面に従い本考案の実施例を説明する。第
3図において11は映像信号の入力端子、12は
補償された同期信号の入力端子である。13は水
晶発振回路と分周回路を備える擬似同期信号発生
回路である。分周回路は外部よりリセツト可能で
あつて、リセツトされない場合の自走周期αは垂
直同期信号の周期(16.7msce)よりも2%程度
短かく設定されている。この擬似同期信号発生回
路13はさらに詳しく言えば、分周比が外部から
設定可能である集積回路(MSM5565−01RS)で
あつて、再生時にはサーボ回路の基準信号として
利用される。当然ながら、再生時における出力信
号の周期は垂直同期信号と同一となる様に分周比
が設定される。
3図において11は映像信号の入力端子、12は
補償された同期信号の入力端子である。13は水
晶発振回路と分周回路を備える擬似同期信号発生
回路である。分周回路は外部よりリセツト可能で
あつて、リセツトされない場合の自走周期αは垂
直同期信号の周期(16.7msce)よりも2%程度
短かく設定されている。この擬似同期信号発生回
路13はさらに詳しく言えば、分周比が外部から
設定可能である集積回路(MSM5565−01RS)で
あつて、再生時にはサーボ回路の基準信号として
利用される。当然ながら、再生時における出力信
号の周期は垂直同期信号と同一となる様に分周比
が設定される。
14は発生回路13の出力によりトリガされる
第1の単安定マルチであり、その準安定期間βは
垂直同期信号周期の4%程度に設定されており、
前記自走周期αと準安定期間βを加えた時間(α
+β)は垂直同期信号周期よりも2%程度長くな
る。15は映像信号より垂直同期信号を分離する
回路、16は第1単安定マルチ14出力と同期分
離回路15出力とを入力するANDゲート(ゲー
ト回路)、17はインバータ18により反転され
た第1単安定マルチ出力と前記ANDゲート16
出力とを入力するORゲート、19は該ORゲー
ト17出力によりトリガされる第2単安定マル
チ、20はこの第2単安定マルチによりトリガさ
れるフリツプフロツプである。尚、発生回路13
の分周回路は第2単安定マルチ19出力における
準安定期間の前縁により、リセツトされる構成と
なつている。
第1の単安定マルチであり、その準安定期間βは
垂直同期信号周期の4%程度に設定されており、
前記自走周期αと準安定期間βを加えた時間(α
+β)は垂直同期信号周期よりも2%程度長くな
る。15は映像信号より垂直同期信号を分離する
回路、16は第1単安定マルチ14出力と同期分
離回路15出力とを入力するANDゲート(ゲー
ト回路)、17はインバータ18により反転され
た第1単安定マルチ出力と前記ANDゲート16
出力とを入力するORゲート、19は該ORゲー
ト17出力によりトリガされる第2単安定マル
チ、20はこの第2単安定マルチによりトリガさ
れるフリツプフロツプである。尚、発生回路13
の分周回路は第2単安定マルチ19出力における
準安定期間の前縁により、リセツトされる構成と
なつている。
次に第3図における同期信号補償回路の動作を
第4図の波形図に従い説明する。端子11に映像
信号が供給されておらず垂直同期信号Dが得られ
ない場合には、発生回路13からの出力Aは時間
(α+β)の周期を持つ。同じくフリツプフロツ
プ20の出力Eも(α+β)の周期を備えてい
る。ある時点から垂直同期信号DがANDゲート
16に印加される。しかしながら、ANDゲート
16にゲート信号として加えられる第1単安定マ
ルチ出力Bのハイレベル期間と垂直同期信号Dと
は時間的に必ずしも一致せず、垂直同期信号が印
加されてもすぐさまORゲート17に供給される
わけではない。
第4図の波形図に従い説明する。端子11に映像
信号が供給されておらず垂直同期信号Dが得られ
ない場合には、発生回路13からの出力Aは時間
(α+β)の周期を持つ。同じくフリツプフロツ
プ20の出力Eも(α+β)の周期を備えてい
る。ある時点から垂直同期信号DがANDゲート
16に印加される。しかしながら、ANDゲート
16にゲート信号として加えられる第1単安定マ
ルチ出力Bのハイレベル期間と垂直同期信号Dと
は時間的に必ずしも一致せず、垂直同期信号が印
加されてもすぐさまORゲート17に供給される
わけではない。
しかし、垂直同期信号D周期とゲート信号Bが
ハイレベルである周期は一致しないので最悪でも
2秒弱でゲート信号Bがハイレベルである時に垂
直同期信号がANDゲート16に印加されるタイ
ミングが実現され、垂直同期信号により第2単安
定マルチ19がトリガされる。従つて第2単安定
マルチ19は第1単安定マルチ14における準安
定期間の後縁若しくは垂直同期信号によりトリガ
されることになる。一旦垂直同期信号により第2
単安定マルチ19がトリガされると、この第2単
安定マルチの立上りにより発生回路13がリセツ
トされる為に、以後は常に垂直同期信号とゲート
信号のハイレベル期間が一致する。従つてフリツ
プフロツプ20の出力Eは垂直同期信号と位相が
一致する。
ハイレベルである周期は一致しないので最悪でも
2秒弱でゲート信号Bがハイレベルである時に垂
直同期信号がANDゲート16に印加されるタイ
ミングが実現され、垂直同期信号により第2単安
定マルチ19がトリガされる。従つて第2単安定
マルチ19は第1単安定マルチ14における準安
定期間の後縁若しくは垂直同期信号によりトリガ
されることになる。一旦垂直同期信号により第2
単安定マルチ19がトリガされると、この第2単
安定マルチの立上りにより発生回路13がリセツ
トされる為に、以後は常に垂直同期信号とゲート
信号のハイレベル期間が一致する。従つてフリツ
プフロツプ20の出力Eは垂直同期信号と位相が
一致する。
ANDゲート16に印加された分離回路15の
出力のうちノイズN5はゲート回路が開いていな
い為に第2単安定マルチ19には影響を与えな
い。ノイズN6の如く、ゲート信号Bがハイレベ
ルの時に発生し、垂直同期信号よりも時間的に後
のものは第2単安定マルチ19が準安定期間にあ
るのでフリツプフロツプ20に影響はない。その
為に第2単安定マルチ19の準安定期間γは準安
定期間βよりも少し長く設定してある。ただし、
ゲート信号のハイレベル期間にあつて垂直同期信
号に先行するノイズN7によつては第2単安定マ
ルチ19はトリガされるが、これによるフリツプ
フロツプ20出力と垂直同期信号との位相ずれは
僅かである。従来回路において問題となつた垂直
同期信号の欠落L3直後に生じたノイズN8によつ
て発生する誤動作は第4図に示す如く補償されて
いる。この場合でも位相のずれは僅かである。
出力のうちノイズN5はゲート回路が開いていな
い為に第2単安定マルチ19には影響を与えな
い。ノイズN6の如く、ゲート信号Bがハイレベ
ルの時に発生し、垂直同期信号よりも時間的に後
のものは第2単安定マルチ19が準安定期間にあ
るのでフリツプフロツプ20に影響はない。その
為に第2単安定マルチ19の準安定期間γは準安
定期間βよりも少し長く設定してある。ただし、
ゲート信号のハイレベル期間にあつて垂直同期信
号に先行するノイズN7によつては第2単安定マ
ルチ19はトリガされるが、これによるフリツプ
フロツプ20出力と垂直同期信号との位相ずれは
僅かである。従来回路において問題となつた垂直
同期信号の欠落L3直後に生じたノイズN8によつ
て発生する誤動作は第4図に示す如く補償されて
いる。この場合でも位相のずれは僅かである。
垂直同期信号が欠落した場合L4には次の垂直
同期信号によつては第2単安定マルチ19をトリ
ガすることはできないが、前述の垂直同期信号の
ない状態から垂直同期信号が入力された場合と同
じく、徐々に位相関係が変化していつて再び、垂
直同期信号とフリツプフロツプ出力との位相が一
致する様になる。この時、録画された画像を再生
するとノイズが画面上を上から下に流れる様にな
るが、サーボが極端に乱れることはない。
同期信号によつては第2単安定マルチ19をトリ
ガすることはできないが、前述の垂直同期信号の
ない状態から垂直同期信号が入力された場合と同
じく、徐々に位相関係が変化していつて再び、垂
直同期信号とフリツプフロツプ出力との位相が一
致する様になる。この時、録画された画像を再生
するとノイズが画面上を上から下に流れる様にな
るが、サーボが極端に乱れることはない。
第5図は第2の実施例の回路ブロツク図、第6
図はその波形図である。第2実施例においては、
同期分離回路15出力によりトリガされるリトリ
ガブル単安定マルチ21と、該単安定マルチ出力
により制御される第1単安定マルチ14の時定数
切換回路22とを備えている。この時定数切換回
路22は、リトリガブル単安定マルチ21の出力
(ハイレベルかロウレベルか)によつてスイツチ
手段(トランジスタ)(Tr)がオン又はオフとな
り、抵抗R1とコンデンサC1,C2による準安定期
間βと、抵抗R1及びコンデンサC1による準安定
期間β′とが切換えられる。
図はその波形図である。第2実施例においては、
同期分離回路15出力によりトリガされるリトリ
ガブル単安定マルチ21と、該単安定マルチ出力
により制御される第1単安定マルチ14の時定数
切換回路22とを備えている。この時定数切換回
路22は、リトリガブル単安定マルチ21の出力
(ハイレベルかロウレベルか)によつてスイツチ
手段(トランジスタ)(Tr)がオン又はオフとな
り、抵抗R1とコンデンサC1,C2による準安定期
間βと、抵抗R1及びコンデンサC1による準安定
期間β′とが切換えられる。
準安定期間βは第3図と同様に、発生回路1
3′の自走周期αとの和が垂直同期周期
(16.7msec)よりも少し長くなる様に設定され
る。この準安定期間βは、リトリガブル単安定マ
ルチ21出力(第6図f)がハイレベルの時、す
なわち垂直同期信号が存在する時に選択される。
この時の動作は第1実施例と同じである。
3′の自走周期αとの和が垂直同期周期
(16.7msec)よりも少し長くなる様に設定され
る。この準安定期間βは、リトリガブル単安定マ
ルチ21出力(第6図f)がハイレベルの時、す
なわち垂直同期信号が存在する時に選択される。
この時の動作は第1実施例と同じである。
映像信号を記録することなしに例えば回転ヘツ
ドによつてFM変調された音声信号を記録しよう
とする場合には、垂直同期信号がないので、リト
リガブル単安定マルチ21出力はロウレベルとな
るので、第1単安定マルチ14の準安定期間は
β′が選択される。そこで時間(α+β′)を垂直同
期信号周期と等しく設定しておけば、フリツプフ
ロツプ出力は垂直同期信号の周期と同一となり、
フリツプフロツプ20出力をサーボ回路の基準信
号とすることが出来る。
ドによつてFM変調された音声信号を記録しよう
とする場合には、垂直同期信号がないので、リト
リガブル単安定マルチ21出力はロウレベルとな
るので、第1単安定マルチ14の準安定期間は
β′が選択される。そこで時間(α+β′)を垂直同
期信号周期と等しく設定しておけば、フリツプフ
ロツプ出力は垂直同期信号の周期と同一となり、
フリツプフロツプ20出力をサーボ回路の基準信
号とすることが出来る。
第2の実施例が特に有効なのは回転ヘツドにて
映像信号以外の信号を記録するビデオテープレコ
ーダに用いてであり、更には発生回路13′にお
ける分周回路が前述の集積回路の如く自由に分周
比が設定できない場合である。すなわち、発生回
路13′の自走周期は垂直同期周期より僅かに短
いものに固定されている。第5図の回路を再生時
における基準信号源として利用するには、常にリ
トリガブル単安定マルチ21出力がロウレベルと
なる様にすれば良い。すなわち、再生時ハイレベ
ルとなる制御信号にて制御されるスイツチ手段2
3でリトリガブル単安定マルチ21入力を接地す
ればよい。
映像信号以外の信号を記録するビデオテープレコ
ーダに用いてであり、更には発生回路13′にお
ける分周回路が前述の集積回路の如く自由に分周
比が設定できない場合である。すなわち、発生回
路13′の自走周期は垂直同期周期より僅かに短
いものに固定されている。第5図の回路を再生時
における基準信号源として利用するには、常にリ
トリガブル単安定マルチ21出力がロウレベルと
なる様にすれば良い。すなわち、再生時ハイレベ
ルとなる制御信号にて制御されるスイツチ手段2
3でリトリガブル単安定マルチ21入力を接地す
ればよい。
尚、リトリガブル単安定マルチ21の準安定期
間hは16.7msecよりも少し長めに設定する。
間hは16.7msecよりも少し長めに設定する。
(ヘ) 考案の効果
以上の如く本考案によれば、垂直同期信号に付
加されたノイズや同期信号の欠落によるサーボの
乱れを軽減できる同期信号補償回路を実現でき、
効果がある。
加されたノイズや同期信号の欠落によるサーボの
乱れを軽減できる同期信号補償回路を実現でき、
効果がある。
第1図は従来例の回路ブロツク図、第2図は第
1図における波形図である。第3図は本考案の一
実施例の回路ブロツク図、第4図は第3図におけ
る波形図、第5図は第2の実施例の回路ブロツク
図、第6図は第5図における波形図である。 主な図番の説明、13……擬似同期信号発生回
路、14……第1単安定マルチ、16……ゲート
回路、19……第2単安定マルチ。
1図における波形図である。第3図は本考案の一
実施例の回路ブロツク図、第4図は第3図におけ
る波形図、第5図は第2の実施例の回路ブロツク
図、第6図は第5図における波形図である。 主な図番の説明、13……擬似同期信号発生回
路、14……第1単安定マルチ、16……ゲート
回路、19……第2単安定マルチ。
Claims (1)
- 自走周期が垂直同期信号周期よりも僅かに短く
リセツト可能な擬似同期信号発生回路と、擬似同
期信号によりトリガされる第1の単安定マルチ
と、該第1単安定マルチ出力をゲート信号として
垂直同期信号を入力とするゲート回路と、該ゲー
ト回路出力若しくは前記第1単安定マルチ出力に
よつてトリガされる第2単安定マルチとを備え、
該第2単安定マルチ出力で前記擬似同期信号発生
回路をリセツトすることを特徴とする同期信号補
償回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13516183U JPS6043081U (ja) | 1983-08-30 | 1983-08-30 | 同期信号補償回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13516183U JPS6043081U (ja) | 1983-08-30 | 1983-08-30 | 同期信号補償回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS6043081U JPS6043081U (ja) | 1985-03-26 |
| JPS643261Y2 true JPS643261Y2 (ja) | 1989-01-27 |
Family
ID=30304311
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP13516183U Granted JPS6043081U (ja) | 1983-08-30 | 1983-08-30 | 同期信号補償回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6043081U (ja) |
-
1983
- 1983-08-30 JP JP13516183U patent/JPS6043081U/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS6043081U (ja) | 1985-03-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS643261Y2 (ja) | ||
| JPS6339196B2 (ja) | ||
| JPH0722769Y2 (ja) | ドロツプアウト補償回路 | |
| JPS6121088U (ja) | Vtr | |
| KR940003388B1 (ko) | 비디오 카세트 레코더의 화질보상회로 | |
| JPS60182821A (ja) | クロツク信号発生器 | |
| JPH0456376B2 (ja) | ||
| JPH0865628A (ja) | 長時間録画および再生用ビデオテープレコーダ | |
| JPS643260Y2 (ja) | ||
| JPH0669230B2 (ja) | 再生映像信号の処理用信号発生装置 | |
| JPS6333408Y2 (ja) | ||
| JPH0437309Y2 (ja) | ||
| JPS611978U (ja) | タイミング信号発生回路 | |
| JPH057830Y2 (ja) | ||
| JPS60153680A (ja) | 音声信号の再生位相制御回路 | |
| JPS59195358A (ja) | Vtrの録画タイミング制御装置 | |
| JPS583433B2 (ja) | テレビジヨンシンゴウサイセイホウシキ | |
| JPS6070940U (ja) | 磁気記録再生装置 | |
| JPH0554759B2 (ja) | ||
| JPH09139919A (ja) | 映像再生出力用d/a変換回路 | |
| JPH0566790B2 (ja) | ||
| JPH0585961B2 (ja) | ||
| JPS642275B2 (ja) | ||
| JPS583677U (ja) | ビデオテ−プレコ−ダ | |
| JPS6050580U (ja) | Palカラ−テレビジョン信号の記録・再生装置 |