JPS641774Y2 - - Google Patents

Info

Publication number
JPS641774Y2
JPS641774Y2 JP14380982U JP14380982U JPS641774Y2 JP S641774 Y2 JPS641774 Y2 JP S641774Y2 JP 14380982 U JP14380982 U JP 14380982U JP 14380982 U JP14380982 U JP 14380982U JP S641774 Y2 JPS641774 Y2 JP S641774Y2
Authority
JP
Japan
Prior art keywords
transistor
capacitor
oscillation circuit
buffer amplifier
emitter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP14380982U
Other languages
Japanese (ja)
Other versions
JPS5948107U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP14380982U priority Critical patent/JPS5948107U/en
Publication of JPS5948107U publication Critical patent/JPS5948107U/en
Application granted granted Critical
Publication of JPS641774Y2 publication Critical patent/JPS641774Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)

Description

【考案の詳細な説明】 本考案は、トランジスタ発振回路のエミツタ出
力を入力とするバツフアアンプに関する。
[Detailed Description of the Invention] The present invention relates to a buffer amplifier whose input is the emitter output of a transistor oscillation circuit.

従来、バツフアアンプは、第1図に示すよう
に、トランジスタT1のコレクタ及びベースに、
抵抗R1,R2を直列に介して電流が供給されてい
る。また、前記トランジスタT1は抵抗R3を介し
てエミツタ接地されており、前記エミツタから信
号が出力される。そこで、発振回路2のトランジ
スタT2のエミツタから出力される発振信号は、
コンデンサC1を介してバツフアアンプ1中のト
ランジスタT1のベースに入力され、増幅された
前記発振信号は、トランジスタT1のエミツタに
出力される。
Conventionally, a buffer amplifier has the collector and base of a transistor T1 as shown in FIG.
Current is supplied through resistors R 1 and R 2 in series. Further, the emitter of the transistor T1 is grounded via a resistor R3 , and a signal is output from the emitter. Therefore, the oscillation signal output from the emitter of transistor T 2 of oscillation circuit 2 is
The oscillation signal is input to the base of the transistor T1 in the buffer amplifier 1 via the capacitor C1 , and the amplified oscillation signal is output to the emitter of the transistor T1 .

尚、発振回路2中のトランジスタT2のベース
及びコレクターに抵抗R4,R5を直列に介して電
流が供給されており、前記トランジスタT2のベ
ースにはコンデンサC2を介して、インダクタL1
とコンデンサC3の並列発振回路に接続されてい
る。また、この発振回路はいわゆる変形クラツプ
発振回路で、コレクタ電圧の変化によるトランジ
スタT2のコレクタ・ベース間の容量Cbcの変動の
影響が小さく、電源投入時の電圧の立ち上がりに
強く、直ちに希望周波数で発振し、温度変化によ
る電源電圧変動に対しても良好な値を示す。更
に、トランジスタT2のベース・エミツタ間のコ
ンデンサとコンデンサCeは安定にエミツタに分
割電圧を帰還し、トランジスタT2の入力容量の
変動に対してほとんど影響されないという優れた
性能を有している。従つて、この変形クラツプ発
振回路の発振信号を有効に導出する為にバツフア
アンプは欠かせない。
Incidentally, a current is supplied to the base and collector of the transistor T 2 in the oscillation circuit 2 through resistors R 4 and R 5 in series, and an inductor L is supplied to the base of the transistor T 2 through a capacitor C 2 . 1
and capacitor C are connected to 3 parallel oscillator circuits. In addition, this oscillation circuit is a so-called modified Clap oscillation circuit, which is less affected by fluctuations in the capacitance Cbc between the collector and base of transistor T2 due to changes in collector voltage, is strong against voltage rises when the power is turned on, and can quickly reach the desired frequency. It oscillates and shows good values even when the power supply voltage fluctuates due to temperature changes. Furthermore, the capacitor between the base and emitter of transistor T2 and the capacitor Ce stably feed back the divided voltage to the emitter, and have excellent performance in that they are almost unaffected by fluctuations in the input capacitance of transistor T2 . Therefore, a buffer amplifier is essential to effectively derive the oscillation signal of this modified Clapp oscillation circuit.

従来、発振回路を入力に接続したバツフアアン
プは、以上のように構成されているので、バツフ
アアンプ1の出力に、プリスケーラ回路やTTL
デジタルカウンタ等の負荷が接続された場合、そ
こで発生するパルス波形による高調波成分がトラ
ンジスタT1のエミツタ・ベース間の容量Cbeを介
してコンデンサC1を通つて発振回路に逆流し、
発振回路のスプリアスレスポンスを悪化させると
いう欠点があつた。
Conventionally, a buffer amplifier with an oscillation circuit connected to its input is configured as described above, so the output of buffer amplifier 1 is connected to a prescaler circuit or TTL
When a load such as a digital counter is connected, harmonic components due to the pulse waveform generated there flow back to the oscillation circuit through capacitor C1 via capacitance Cbe between the emitter and base of transistor T1 .
The drawback was that it worsened the spurious response of the oscillation circuit.

そこで本考案は、上記欠点を去するために成さ
れたもので、第2図において、いわゆる変形クラ
ツプ発振回路2のトランジスタT2のエミツタに
は発振用であるコンデンサCeがアース間に接続
され、このエミツタ出力が抵抗R10を介してトラ
ンジスタT1のベースに接続され、トランジスタ
T1のベースバイアスを兼ねている。またトラン
ジスタT1のコレクタは抵抗R1を介して電源を供
給されかつバイパスコンデンサが接続されてい
る。更にトランジスタT1のエミツタは抵抗R3
介してアースされかつ負荷に発振信号を供給す
る。
The present invention was developed to eliminate the above-mentioned drawbacks. In FIG. 2, a capacitor Ce for oscillation is connected between the emitter of the transistor T2 of the so-called modified Clap oscillation circuit 2 and ground. This emitter output is connected through a resistor R 10 to the base of the transistor T 1 , and the transistor
It also serves as the base bias for T1 . Further, the collector of the transistor T 1 is supplied with power via a resistor R 1 and connected to a bypass capacitor. Furthermore, the emitter of transistor T 1 is grounded via resistor R 3 and supplies an oscillation signal to the load.

そこで、発振信号がバツフアアンプを介して供
給された負荷において、その例えばプリスケーラ
回路やデジタルカウンタ等の負荷で発振信号の高
調波が発生し、トランジスタT1のエミツタに逆
流する。これがベースに逆流すれば、抵抗R10
コンデンサCeからなるローパスフイルタにより
高周波成分の逆流が阻止され、発振回路への導入
がなくなる。
Therefore, in the load to which the oscillation signal is supplied via the buffer amplifier, harmonics of the oscillation signal are generated in the load, such as a prescaler circuit or a digital counter, and flow back to the emitter of the transistor T1 . If this flows back to the base, a low-pass filter consisting of resistor R10 and capacitor Ce will prevent the high frequency components from flowing back, eliminating their introduction into the oscillation circuit.

上述のように本考案は、発振回路2のスプリア
スレスポンス特性に影響を及ぼさず、クリアーな
発振信号を得ることができる。また、トランジス
タT1のバイアス抵抗が不要であり、非常に簡単
な回路で構成しているので、実用的である。
As described above, the present invention does not affect the spurious response characteristics of the oscillation circuit 2 and can obtain a clear oscillation signal. Furthermore, the bias resistor of the transistor T1 is not required, and the circuit is very simple, so it is practical.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来のバツフアアンプ、第2図は本考
案のバツフアアンプである。 1……バツフアアンプ、2……発振回路、C1
C2,C3,Ce……コンデンサ、L1……インダクタ、
T1,T2……トランジスタ、R1,R2,R3,R4
R5……抵抗、+B……電源。
FIG. 1 shows a conventional buffer amplifier, and FIG. 2 shows a buffer amplifier according to the present invention. 1... Buffer amplifier, 2... Oscillation circuit, C 1 ,
C 2 , C 3 , Ce...Capacitor, L 1 ...Inductor,
T 1 , T 2 ...transistor, R 1 , R 2 , R 3 , R 4 ,
R 5 ...Resistance, +B...Power supply.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 変形クラツプ発振回路2内のトランジスタT2
のエミツタ出力を抵抗R10を介して、バツフアア
ンプ1内のトランジスタT1のベースに入力し、
前記エミツタ出力とアース間に前記発振回路用の
コンデンサCeを設けると共に前記抵抗と前記コ
ンデンサとでローパスフイルターを構成したこと
を特徴とするバツフアアンプを含む発振回路。
Transistor T 2 in modified Clap oscillator circuit 2
Input the emitter output of to the base of transistor T1 in buffer amplifier 1 via resistor R10 ,
An oscillation circuit including a buffer amplifier, characterized in that a capacitor Ce for the oscillation circuit is provided between the emitter output and the ground, and a low-pass filter is configured by the resistor and the capacitor.
JP14380982U 1982-09-22 1982-09-22 Oscillation circuit including buffer amplifier Granted JPS5948107U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14380982U JPS5948107U (en) 1982-09-22 1982-09-22 Oscillation circuit including buffer amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14380982U JPS5948107U (en) 1982-09-22 1982-09-22 Oscillation circuit including buffer amplifier

Publications (2)

Publication Number Publication Date
JPS5948107U JPS5948107U (en) 1984-03-30
JPS641774Y2 true JPS641774Y2 (en) 1989-01-17

Family

ID=30320893

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14380982U Granted JPS5948107U (en) 1982-09-22 1982-09-22 Oscillation circuit including buffer amplifier

Country Status (1)

Country Link
JP (1) JPS5948107U (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0618288B2 (en) * 1987-02-26 1994-03-09 株式会社村田製作所 Oscillator circuit
JP2010233078A (en) * 2009-03-27 2010-10-14 Furukawa Electric Co Ltd:The Pll circuit

Also Published As

Publication number Publication date
JPS5948107U (en) 1984-03-30

Similar Documents

Publication Publication Date Title
US4581593A (en) Variable frequency oscillating circuit
JPS641774Y2 (en)
US4147996A (en) Current-controlled oscillator
JPH0232585B2 (en)
US3855552A (en) Oscillator utilizing complementary transistors in a push-pull circuit
JP2956781B2 (en) Emitter-coupled multivibrator circuit
JPH0411387Y2 (en)
US3693112A (en) Signal controlled wide range relaxation oscillator apparatus
JPS5921528Y2 (en) variable frequency oscillator
JPS5930339B2 (en) hysteresis circuit
JP3800253B2 (en) Oscillator
JPH069583Y2 (en) Constant voltage power supply circuit
JPH083066Y2 (en) Tuning voltage generator
US3568092A (en) Oscillator driver
JPS597772Y2 (en) oscillation circuit
JPS5929397Y2 (en) monostable circuit
JPS5831768B2 (en) transistor warmer
JPS5816272Y2 (en) Schmitt circuit
JPS6127211Y2 (en)
JP2577946B2 (en) Amplifier circuit
JPS5912821Y2 (en) oscillator
JPS635433Y2 (en)
JPH0148697B2 (en)
JPS6035303Y2 (en) Waveform shaping circuit
JPS6148283B2 (en)