JPS639292A - 走査変換回路 - Google Patents

走査変換回路

Info

Publication number
JPS639292A
JPS639292A JP61152879A JP15287986A JPS639292A JP S639292 A JPS639292 A JP S639292A JP 61152879 A JP61152879 A JP 61152879A JP 15287986 A JP15287986 A JP 15287986A JP S639292 A JPS639292 A JP S639292A
Authority
JP
Japan
Prior art keywords
signal
read
write
selector
frame memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61152879A
Other languages
English (en)
Inventor
Kaoru Mihashi
薫 三橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61152879A priority Critical patent/JPS639292A/ja
Publication of JPS639292A publication Critical patent/JPS639292A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は順次走査方式のテレビジョン信号を飛越走査方
式テレビジョン信号に変換する走査変換回路に関するも
のである。
(従来の技術) 従来、順次走査方式のテレビジョン信号を飛越走査方式
のテレビジョン信号に変換するさいには、順次走査方式
のテレビジョン信号の垂直同期信号を1フイールドおき
にイ水平同期だけずらすことにより走査変換を行なって
いた。例えば、石田他による特願昭50−361901
−高解像度テレビジョン受像機」に述べられているもの
である。
(発明が解決しようとする問題点) この従来の方法によれば変換されたテレビジョン信号の
水平走査周波数は変換前のテレビジョン信号の水平走査
周波数と同じであることから、水平走査周波数の異なる
モニタ上には表示することができない。
本発明の目的は、入力された順次走査方式のテレビジョ
ン信号を水平走査周波数が同じか、もし〈は遅い水平走
査周波数の飛越走査方式のテレビジョン信号に変換して
、水平走査周波数の異なるモニタ上にも安定した画像を
供給する走査変換回路を提供することにある。
(問題点を解決するための手段) 本発明の走査変換回路は、順次走査方式の映像信号をそ
の水平周波数よりも低い飛越走査方式の映像信号に変換
する走査変換回路であって、複数個のフレームメモリと
、そのフレームメモリの書込み時には飛越走査方式に適
合した形で映像信号を書込み、一方読出し時にはそのフ
レームメモリ内の映像データをそのまま読出す制御信号
を発生する変換制御部と、前記複数個のフレームメモリ
のうちいずれか一つのフレームメモリに書込むよう前記
制御信号を選択する選択器と、前記複数個のフレームメ
モリの出力のうちの一つを選択する読出し選択器とから
なる。
(作用) 順次走査方式の映像信号を飛越走査方式の映像信号へ変
換するのに、本発明ではフレームメモリを用いている。
タイミングは第2図に示すように、入力映像信号の垂直
同期V、に比べ出力信号の垂直同期Vfは周期が遅い。
そのため入力信号のNフレームめをフレームメモリに書
込んだ後、読出しを行なっている途中で次のN+1フレ
ームめをフレームメモリに書込むことは不可能となる。
これはフレームの欠落を生じ画像の表示上良くない。
そこで、本発明ではフレームメモリを複数個有し、その
フレームメモリの書込み時には入力された順次走査方式
の映像信号を飛越走査方式に適合した書込み制御信号に
よって奇数ラインと偶数ラインとをいずれか一つのフレ
ームメモリに直接書込み、他のフレームメモリから読出
しを行なう。
書込み読出しをこのように行なうことにより書込み時に
飛越走査方式に適合したデータ系になっているので、読
出し制御信号によって奇数ラインだけを読出し奇数フィ
ールドとし、偶数ラインだけを読出し偶数フィールドと
するというように動作する。このようにして一つのフレ
ームメモリにおいて書込みと読出し動作が重ならないよ
うに制御することにより、フレームメモリに記憶した内
容を保護し、出力には常に飛越走査方式の信号が得られ
る。また、全てのフレームメモリにおいて書込みが不可
能なときには入力映像信号の入力禁止処理を行なう。
これらの制御信号は変換制御部において発生される。ま
た、書込みと読出しアドレス信号は、複数のフレームメ
モリに対応した複数の選択器において、変換制御部から
の書込み/読出しモード信号によって切替えられフレー
ムメモリに供給される。さらに、読出し選択器によって
複数のフレームメモリの出力のうち0仕一つを選択し、
出力の飛越走査方式の映像信号としている。
(実施例) 次に図面を参照して本発明の実施例について説明する。
第1図は本発明の一実施例のブロック図である。
この実施例は変換制御部6、フレームメモリ部5a+5
15、選択器4a〜4d、読出し選択器7からなってい
る。まず変換制御部6について説明する。
第3図はその変換制御部6の一具体例を示すブロック図
である。本図の変換制御部6は制御部l、ライトカウン
タ3、リードカウンタ2からなる。
制御部1には、入力信号の1画面の先頭を示す垂直同期
信号V′、出力信号の1フイールドの先頭を示す垂直同
期信号Vと、1走査線を示すラインパルスH1入力信号
に同期したクロックCLK1、出力信号に同期したクロ
ックCIJK2が入力される。制御部1においては、第
4図に示すような各信号を発生し各部へ供給する。つま
り、フレーム、ハk スF’の先頭においてのみロウレ
ベルトナリ、ライトカウンタ3の出力をOにクリアする
クリア信号53を発生し供給する。また、フィールドの
先頭を示すV信号より作られたフレームパルスFの変化
点のみロウレベルとなり、リードカウンタ2を0にクリ
アするクリア信号54を発生し供給している。さらに5
ライトカウンタ3へはクロック56を、リードカウンタ
2へはクロック55を各々分配している。そして、選択
器4aに対して、書込み時の最高位アドレスとしてライ
ンパルス51を、読出し時の最高位アドレスとして出力
信号の先頭を示すフレームパルス52を供給する。また
、選択器4bにはフレームメモリ部5への制御信号とし
て書込み制御信号58と読出し制御信号59を出力する
。そして、書込み/読出しモード信号57によって選択
器4a、4bを切替えている。
今、例として横方向を10サンプル、縦方向を20ライ
ンの画像として考える。
ライトカウンタ3は、クリア信号53によって0にクリ
アされた後、クロック56によって計数を始め、0から
順にカウントアツプされていき、書込今時のアドレスと
して信う60となる。また、リードカウンタ2も同様に
クリア信号54によって0にクリアされた後、クロック
55によって計数を始め、0から順にカウントアツプさ
れていくが、フレームパルス52の変化点;で再度Oに
クリアされる。あとは先程と同様に計数され、読出し時
のアドレスとして信号61となる。この様子を第4図に
示す。
選択器4aでは入力された書込み時のアドレス信号60
とラインパルス51を書込みアト〈スとして、また読出
し時のアドレス信号61とフレ丁ムバルス52を読出し
アドレスとして制御部1からの書込み/読出しモード信
号57により各々切替えられてフレームメモリ部5aへ
のアドレス信号62aとして出力する。この様子も第4
図に示しであるとおりである。ここで書込みアドレスは
、第4図のように?インパルス51のロウ、ノ1イによ
りアドレスが飛ぶことになる。このため、奇数ラインは
下位のアドレスに記憶され、偶数ラインは上位のアドレ
スに記憶するようになる(ここでは例として128以降
になる)。逆に読出しアドレスは、フレームパルス52
の前半の、ロウレベルのところが下位アドレスにあたり
、ノ・イレベルのところが上位アドレスにあたる。この
ため読出しは1ず奇数ラインを連続して読出し奇数フィ
ールドとし、その後偶数ラインを読出すことにより偶数
フィールドとすることができる。選択器4bは、入力さ
れた書込み制御信号58と読出し制御信号59とを書込
み/読出しモード信号57によって切替えて、フレーム
メモリ部5aへの制御信号64aとして出力する。
フレームメモリ部5aは、選択器4a及び4bからのア
ドレス信号62a及び制御信号64aによって制御され
、順次走査方式の入力信号INを前記の様に書込んで行
く。書込みが終了したら、読出しモードになり前記の様
に飛越走査方式の奇数フィールドと偶数フィールドに変
換して読出し、信号66どして出力する。このようにフ
レームメモリ部5aの書込みと読出し方法を変更するこ
とにより、順次走査方式から飛越走査方式への走査変換
を行なっている。
1だ、フレームメモリ部5bへの制御は、書込み/続出
しモード信号57の反転信号65によって同様に行なっ
ている。選択器4Qu書込みアドレス60と読出しアド
レス61を、選択器4aは督込み制御信号58と読出し
制御信号59を各々切換えてフレームメモリ部5bへ供
給している。
このとき書込み/読出しモード信号57.65は入力信
号がフレームメモリ5aに書込み中のとキハフレームメ
モリ51−読出し、フレームメモリ5bに書込み中のと
きはフレームメモリ5aを読出しというように交互に切
換え、記憶されたデータの保護をする。さらに両方のメ
モリとも書込みが不可能なときは、入力信号の1フレー
ムを間引くこととする。また、読出し選択器7は、フレ
ームメモリ5aとフレームメモリ5bから読出された信
号66と67を受け、有効なデータの方を選択し、出力
信号OUTとして出力する。
この実施例の回路においてフレームメモリ部5al 5
bは市販のダイナミックランダムアクセスメモリ(DR
AM)やスタティックランダムアクセスメモIJ(SR
AM)で構成すれば良い。
(発明の効果) 以上説明してきたように、本発明によれば入力と出力の
水平周波数が違った場合でも簡単に、順次走査方式の映
像信号から飛越走査方式の映像信号に変換することがで
きる。そこで、本発明の回路の採用により、水平周波数
の違ったモニタに安定した画像を表示することが可能で
ある。
また、本発明の方式の回路では、入力の順次走査方式の
映像信号が速い場合でも複数個のメモリと複数個の選択
器とを持つことにより、データの欠落を防止し安定した
画像を供給することができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
本発明の原理を示すタイミング図、第3図は第1図実施
例における変換制御部の一具体例を示す詳細ブロック図
、第4図は第1図実施例の動作を示すタイミング図であ
る。 1・・・制御部、2・・・リードカウンタ、3・・−ラ
イトカウンタ、4a〜4d・・・選択器、5a15b・
−・メモリ部、6・・・変換制御部、7・−読出し選択
器。

Claims (1)

    【特許請求の範囲】
  1. 順次走査方式の映像信号をその水平周波数よりも低い飛
    越走査方式の映像信号に変換する走査変換回路において
    、複数個のフレームメモリと、そのフレームメモリの書
    込み時には飛越走査方式に適合した形で映像信号を書込
    み、一方読出し時にはそのフレームメモリ内の映像デー
    タを書込み時の順序通りに読出す制御信号を発生する変
    換制御部と、前記複数個のフレームメモリのうちいずれ
    か一つのフレームメモリに書込むよう前記制御信号を選
    択する選択器と、前記複数個のフレームメモリの出力の
    うちの一つを選択する読出し選択器とからなる走査変換
    回路。
JP61152879A 1986-06-30 1986-06-30 走査変換回路 Pending JPS639292A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61152879A JPS639292A (ja) 1986-06-30 1986-06-30 走査変換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61152879A JPS639292A (ja) 1986-06-30 1986-06-30 走査変換回路

Publications (1)

Publication Number Publication Date
JPS639292A true JPS639292A (ja) 1988-01-14

Family

ID=15550118

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61152879A Pending JPS639292A (ja) 1986-06-30 1986-06-30 走査変換回路

Country Status (1)

Country Link
JP (1) JPS639292A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9657429B2 (en) 2006-12-14 2017-05-23 Lg Electronics Inc. Laundry machine

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9657429B2 (en) 2006-12-14 2017-05-23 Lg Electronics Inc. Laundry machine

Similar Documents

Publication Publication Date Title
US4862269A (en) Memory control apparatus
US5663765A (en) Apparatus and method for processing image signals
US4796089A (en) Television receiver display apparatus having multi-image display capability
KR100194922B1 (ko) 화면비 변환장치
JP2577926B2 (ja) 画像データの書き込み及び読み出し方法
US4797743A (en) Video memory control device
JPH07121143A (ja) 液晶表示装置及び液晶駆動方法
JPH05100647A (ja) 画像表示装置
US5309233A (en) Apparatus for converting the scanning period of a video signal to a period not necessarily an integer times the original period
JPS639292A (ja) 走査変換回路
JPH05236435A (ja) 表示装置
JP2548018B2 (ja) 倍速変換装置
JPS639291A (ja) 走査変換回路
JP3190711B2 (ja) 映像走査周波数変換装置の制御方法
JPH04120590A (ja) 液晶駆動装置
JPH06195038A (ja) 液晶表示制御方法及びその装置
JPS6112184A (ja) 走査速度変換回路
JPS63257785A (ja) 走査周波数変換方式
JPS6327504Y2 (ja)
JP2801441B2 (ja) タイムベースコレクタ
JPS62202696A (ja) テレビ信号発生装置
JPH10240219A (ja) 画面分割制御方式
JPH04288788A (ja) 走査変換回路
JPH10136316A (ja) 画像データ処理装置および画像データ処理方法
JPS6250965A (ja) 画像メモリ