JPS639291A - 走査変換回路 - Google Patents

走査変換回路

Info

Publication number
JPS639291A
JPS639291A JP61152878A JP15287886A JPS639291A JP S639291 A JPS639291 A JP S639291A JP 61152878 A JP61152878 A JP 61152878A JP 15287886 A JP15287886 A JP 15287886A JP S639291 A JPS639291 A JP S639291A
Authority
JP
Japan
Prior art keywords
signal
read
scanning system
line
selector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61152878A
Other languages
English (en)
Inventor
Kaoru Mihashi
薫 三橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61152878A priority Critical patent/JPS639291A/ja
Publication of JPS639291A publication Critical patent/JPS639291A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は順次走査方式のテレビジョン信号を飛越走査方
式テレビジョン信号に変換する走査変換回路に関するも
のである。
(従来の技術) 従来、順次走査方式のテレビジョン信号を飛越走査方式
のテレビジョン信号に変換するさいには、順次走査方式
のテレビジョン信号の垂直同期信号を1フイールドおき
にイ水平同期だけずらすことにより走査変換を行なって
いた。例えば、石田他による特願昭50−36190 
「高解像度テレビジョン受像機」に述べられているもの
である。
(発明が解決しようとする問題点) この従来の方法によれば変換ちれたテレビジョン信号の
水平走査周波数は変換前のテレビジョン信号の水平走査
周波数と同μであることから、水平走査周波数の異なる
モニタ上には表示することができない。    、  
、 本発明の目的は、入力された順次走査方式のテレビジョ
ン信号を水平走査周波数が同じか、もしくは遅い水平走
査周波数の飛越走査方式のテレビジョン信号に変換して
、水平走査周波数の異なるモニタ上にも安定した画像を
供給する走査変換回路を提供することにある。
(問題点を解決するための手段) 本発明の走査変換回路は、順次走査方式の映像信号をそ
の水平走査周波数よりも低い飛越走査方式の映像信号に
変換する走査変換回路であって、前記順次走査方式の映
像信号が加えられる複数個のフレームメモリと、そのフ
レームメモリの書込み時には加えられる前記順次走査方
式の映像信号を直接書込み、一方読出し時には飛越走査
方式に適合するように読出す制御信号を発生する変換制
御部と、前記複数個のフレームメモリのうちいずれか一
つのフレームメモリに書込むよう前記制御信号を選択す
る選択器と、前記複数個のフレームメモリの出力のうち
の一つを選択する読出し選択器とからなる。
(作用) 順次走査方式の映像信号を飛越走査方式の映像信号へ変
換するのに、本発明ではフレームメモリを用いている。
タイミングは第2図に示すように、入力映像信号の垂直
同期V、に比べ出力信号の垂直同期Vfは周期が遅い。
そのため入力信号のNフレームめをフレームメモリに書
込んだ後、読出しを行なっている途中では、次のN+1
フレームめなフレームメモリに書込むことは不可能とな
る。
これはフレームの欠落を生じ画像の表示上良くない。
そこで、本発明ではフレームメモリを複数個有し、その
フレームメモリの書込み時には入力された順次走査方式
の映像信号をいずれか一つのフレームメモリに直接書込
み、他のフレームメモリから読出しを行なう。その際に
は飛越走査方式に適合した読出し制御信号によって奇数
ラインだけを読出し奇数フィールドとし、次に偶数ライ
ンだけを読出し偶数フィールドとするように動作する。
このようにして一つのフレームメモリにおいて書込みと
読出し動作が重ならないように制御することにより、フ
レームメモリに記憶した内容を保護し、出力には常に飛
越走査方式の信号が得られる。
また、全てのフレームメモリにおいて書込みが不可能な
ときには入力映像信号の入力禁止処理を行なう。
これらの制御信号は変換制御部において発生される。ま
た、書込みと読出しアドレス信号は、複数のフレームメ
モリに対応した複数の選択器において、変換制御部から
の書込み/読出しモード信号によって切替えられフレー
ムメモリに供給される。さらに、読出し選択器によって
複数のフレームメモリの出力のうち唯一つを選択し、出
力の飛越走査方式の映像信号としている。
(実施例) 次に図面を参照して本発明について説明する。
第1図は本発明の一実施例のブロック図である。
この実施例は変換制御部7、選択器5a〜5d、フレー
ムメモリ部5a、5b、読出し選択器8からなっている
。まず変換制御部7について説明する0 第3図は変換制御部7の具体例を示すブロック図である
。この変換制御部7は制御部1、プリセット回路2、ラ
イトカウンタ3、リードカウンタ4からなる。制御部1
には入力系と出力系各々の1画面の先頭を示す垂直同期
信号V′、飛越走査時のフィールドの先頭を示すVと1
走査線を示すラインパルスH1書込みデータに同期した
クロックCLKI、読出しデータに同期したクロックC
LK2が入力される。制御部1は、第4図に示すような
各信号を発生し、各部へ供給する。つまり、フィールド
の先頭を示すV信号より作られたフレームパルスFの先
頭においてのみロウレベルとなり、プリセット回路2、
リードカラ/り4の出力をOにするクリア信号50を発
生し供給する。また、フレームパルスPの変化点のみに
ロウレベルになり、プリセット回路2に値Xをロードす
る信号52を発生する。さらに制御部1は、ラインパル
スHの先頭のみにロウレベルとなり、ラインごとにリー
ドカウンタ4に値をロードする信号54を発生し供給す
ると共に、各部へクロックを分配している。これらクロ
ックとして、プリセット回路2へはクロック信号53を
、リードカウンタ4にはクロック信号53のイ周期のク
ロック信号55を、ライトカウンタ3にはクロック信号
56をそれぞれ供給する。また、フレームメモリ部6a
への制御信号として書込み制御信号58、読出し制御信
号59を発生し、書込み/読出しのモードを示す信号5
7と合わせて各部に供給する。
今、例として横方向を10サンプル、縦方向を20ライ
ンの画像として考える。
まず、プリセット回路2は、制御部1からのクリア信号
50によってクリアされ値0をセットした後、クロック
53によってカウントを始める。
出力信号63は第4図に示すように0から始まる。
プリセット回路2は途中フレームパルスFの真中でロー
ド信号52によって値Xをロードする。第4図では10
になっている。このように10をセットされた後さらに
クロック53によってカウントを続けることを繰り返す
リードカウンタ4は最初クリア信号50によってクリア
され値0がセットされた後、クロック55によってカウ
ントを始める。また、ロード信号54によってプリセッ
ト回路2からの出力信号63をラインごとにロードする
。その出力61け第4図に示すような値をとる。リード
カウンタ4のクロック55はプリセット回路2のクロツ
ク53Ωイ周期になっているのでカウント値は半分しか
ない。
このような動作によって出力信号61のスタート値は0
,20.40・・・・・・となり、リードカウンタ4の
値は第5図の読出し時に示すように1ラインおきの値を
とっている。
次にライトカウンタ3の説明を行なう。ライトカウンタ
3は制御部lからの入力系のフレームパルスに同期した
クリア信号51によって0にクリアされた後、クロック
56によってカウントをする。このときの出力信号60
はメモリ部のライトアドレスとなる。つまり、第5図に
示す書込み時のようなアドレスを順にとっていくもので
ある。
選択器5aは、ライトカウンタ3からの信号60とリー
ドカラ/り4からの信号61とを受け、制御部1からの
書込み/読出しモード選択信号5.7によってライトの
ときけ信号60をリードのときは信号61を交互に切替
えてフレームメモリ部6aのアドレス信号62aとして
出力する。同様に選択器5bにおいても、制御部1から
出力された読出し制御信号59と書込み制御信号58と
が書込み/読出しモード信号57によって交互に切替え
られ、フレームメモリ部6aの制御信号64aとして出
力される。
フレームメモリ部6aでは選択器5a及び5bからそれ
ぞれ送られるアドレス信号62Jl及び制御信号64&
によって制御され、順次走査方式の入力信号工Nを第5
図書込み時に示すように1ラインごと順に1ラインから
20ラインまで書込んで行く。書込みが終了したら、読
出しモードになり今度は第5図読出し時のように1ライ
ンおきに1.3.5・・・・・・と読出しを始める。つ
まり最初奇数ラインを読出す。これは飛越走査方式のと
きの奇数フィールドとなる。真中まで読出しをしたら次
に2.4.6と偶数ラインを読出して行く。これは飛越
走査方式の偶数ラインになる。このようにフレームメモ
リ部6aのアドレス制御を行なうことによって順次走査
方式から飛越走査方式への走査変換を行なっている。
また、フレームメモリ部6bへの制御は、書込み/読出
しモード信号57の反転信号65によって同様に行なっ
ている5゜選択器5Cは書込みアドレス60と読出しア
゛ドレス61を、選択器5dけ書込み制御信号58と読
出し制御信号59を各々切換えてフレームメモリ部6b
へ供給している。
このとき書込み/読出しモード信号57.65は入力信
号がフレームメモリ6aに書込み中のとキハフレームメ
モIJ 6 ’b ヲ[出L、フレームメモリ6bに誉
込み中のときはフレームメモ1J5aを読出しというよ
うに交互に切換え、記憶されたデータの保護をする。さ
らに両方のメモリとも書込みが不可能なときは、入力信
号の1フレームを間引くこととする。読出し選択器8け
、フレームメモリ6aとフレームメモリ6bから読出さ
れた信号66と67を受け、有効なデータの方を選択し
、出力信号OUTとして出力する。
この実施例においてフレームメモリ部6 a、 6bは
市販のダイナミックランダムアクセスメモリ(DmAM
)やスタティックランダムアクセスメモリ(SRAM)
で構成すれば良い。
(発明の効果) 以上説明してきたように、本発明によれば入力と出力の
水平周波数が違った場合でも簡単に、順次走査方式の映
像信号から飛越走査方式の映像信号に変換することがで
きる。そこで、本発明の回路の採用により、水平周波数
の違ったモニタに安定した画像を表示することが可能で
ある。
また、本発明の回路の方式では、入力の順次走査方式の
映像信号が速い場合でも複数個のメモリと複数個の選択
器とを持つことにより、データの欠落を防止し安定した
画像を供給することができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
本発明の原理を示すタイミング図、第3図は第1図実施
例における変換制御部を示す詳細ブロック図、第4図は
第3図の変換制御部の動作を示すタイミング図、第5図
は第1図実施例の動作を説明する図である。 1・・・制御部、2・・・プリセット回路、3・・・ラ
イトカウンタ、4・−・リードカラ/り、5a〜5d・
・・選択器、6a16b・−・フレームメモリ部、7・
−・変換制御部、8・・・読出し選択器。 代理人  弁理士  本 庄 伸 介 S怒/z6今 読弧し晴 5図

Claims (1)

    【特許請求の範囲】
  1. 順次走査方式の映像信号をその水平走査周波数よりも低
    い飛越走査方式の映像信号に変換する走査変換回路にお
    いて、前記順次走査方式の映像信号が加えられる複数個
    のフレームメモリと、そのフレームメモリの書込み時に
    は加えられる前記順次走査方式の映像信号を直接書込み
    、一方読出し時には飛越走査方式に適合するように読出
    す制御信号を発生する変換制御部と、前記複数個のフレ
    ームメモリのうちいずれか一つのフレームメモリに書込
    むよう前記制御信号を選択する選択器と、前記複数個の
    フレームメモリの出力のうちの一つを選択する読出し選
    択器とからなる走査変換回路。
JP61152878A 1986-06-30 1986-06-30 走査変換回路 Pending JPS639291A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61152878A JPS639291A (ja) 1986-06-30 1986-06-30 走査変換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61152878A JPS639291A (ja) 1986-06-30 1986-06-30 走査変換回路

Publications (1)

Publication Number Publication Date
JPS639291A true JPS639291A (ja) 1988-01-14

Family

ID=15550095

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61152878A Pending JPS639291A (ja) 1986-06-30 1986-06-30 走査変換回路

Country Status (1)

Country Link
JP (1) JPS639291A (ja)

Similar Documents

Publication Publication Date Title
US4862269A (en) Memory control apparatus
US5663765A (en) Apparatus and method for processing image signals
KR100194922B1 (ko) 화면비 변환장치
US5321425A (en) Resolution independent screen refresh strategy
JP2577926B2 (ja) 画像データの書き込み及び読み出し方法
US5253062A (en) Image displaying apparatus for reading and writing graphic data at substantially the same time
US5309233A (en) Apparatus for converting the scanning period of a video signal to a period not necessarily an integer times the original period
JPS6194479A (ja) 表示装置
JPS639291A (ja) 走査変換回路
JPS639292A (ja) 走査変換回路
JPH0547024B2 (ja)
JP3804893B2 (ja) 映像信号処理回路
EP0218748A1 (en) Image storage device
JP2548018B2 (ja) 倍速変換装置
KR200283945Y1 (ko) 화질 열화 방지가 가능한 다중 화면 분할기
KR0143118B1 (ko) 픽 처인 픽처 화면 디스플레이를 위한 비디오 메모리 제어회로
KR100208374B1 (ko) 영상신호처리 시스템에서 유효화면크기 가변회로
KR100280848B1 (ko) 비디오 주사방식 변환회로
KR100360879B1 (ko) 디지털 방송 신호의 디코딩 및 디스플레이시 메모리제어방법
JPS61121677A (ja) 高品位テレビジヨン受像機
JPH0817477B2 (ja) 画像情報変換装置
JPH113066A (ja) 液晶表示装置
JPH03207177A (ja) 縮小画面表示装置
JPS62156691A (ja) 表示周波数変換方式
JPH0294879A (ja) 多画面表示装置