JPS638992A - 電子式キヤツシユレジスタ - Google Patents

電子式キヤツシユレジスタ

Info

Publication number
JPS638992A
JPS638992A JP61153623A JP15362386A JPS638992A JP S638992 A JPS638992 A JP S638992A JP 61153623 A JP61153623 A JP 61153623A JP 15362386 A JP15362386 A JP 15362386A JP S638992 A JPS638992 A JP S638992A
Authority
JP
Japan
Prior art keywords
data
volatile memory
area
stored
error
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61153623A
Other languages
English (en)
Other versions
JPH071514B2 (ja
Inventor
隆志 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokyo Sanyo Electric Co Ltd
Sanyo Electric Co Ltd
Original Assignee
Tokyo Sanyo Electric Co Ltd
Tottori Sanyo Electric Co Ltd
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Sanyo Electric Co Ltd, Tottori Sanyo Electric Co Ltd, Sanyo Electric Co Ltd filed Critical Tokyo Sanyo Electric Co Ltd
Priority to JP15362386A priority Critical patent/JPH071514B2/ja
Publication of JPS638992A publication Critical patent/JPS638992A/ja
Publication of JPH071514B2 publication Critical patent/JPH071514B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (イ1 産業上の利用分野 本発明は商品販売に関する金銭登録情報を、不揮発性メ
モリに登録するよう構成した電子式キャッシュレジスタ
に関する。
(cIl  従来の彼術 従来、電子式キャッシュレジスタに於いては、例えば特
開昭52−42341号公報に示されるように、日々の
商品販売情報として、売上合計金額や売上合計数置を部
門別あるいは取引別等に区分してメモリに記憶し、精算
操作によりメそりの配憶内容を印字した後に、メモリを
クリアするよう構成されている。そしてこの目的の念め
にメモリには一般的にランダム・アクセス・メモリ(R
AM)が使用されて、いるが、RAMは電気的にデータ
の書込み消去が自由なため、停電、故障、静電気あるい
は保守修理等の要因によって記憶データが破壊されるこ
とが有り、RAMでデータを永久的に記憶保存すること
は困難であった。
一方使用考によっては、少なくとも日々の売上合計は個
々に記憶しておき、例えば年一度の税金申告時に、それ
らを読み出して利用したいとの要望が有ったが、RAM
ではデータの保護が確実でないという問題が有った。
そこで本願出願人は特願昭60−247484号で、金
銭登録情報を消去不能な不揮発性メモリに順次書込み、
記憶データを確実に保護することができる電子式キャッ
シュレジスタを出願したが、不揮発性メモリにデータを
書込み時瞬時停電が発生し、不揮発性メモリへの書込み
電圧が低下した状態でデータの書込みが行なわれた場合
、データが経時的に変化し誤ったデータとなり、後日不
揮発性メそりに記憶されている売上合計金ざAを読み出
し売上累計を求めレポートを発行する際、間違ったデー
タが印字され誤ったレポートが発行されるという問題が
有った。
ρ1 発明が解決しようとする問題点 本発明は上述の問題点を解消すべくなされたもので、デ
ータに誤りがないか否かチェックし、誤りが有ればオペ
レータに知らせるよう構成した電子式中ヤツシュレジス
タを提供するものである。
(ロ)問題点を解決するための手段 本発明は不揮発性メモリに記憶されているデータを読み
出しレポートを出力する際、データの誤りをチェックし
誤りが有れば、誤りの厘前迄の正しいデータを出力する
と共に、オペレータに誤りが有ることを報知するよう構
成したものである。
(ホ)作 用 本発明は上述の如く構成したので、不揮発性メモリに記
憶されているデータに誤りが有れば、オペレータが早期
に知ることができ修理等の対策を施すことが可能であり
、誤ったレポートが発行されるのを防止することができ
る。
(へ)実施例 以下本発明の実施例を図面と共に説明する。
第1図は本発明の電子式キャッシュレジスタの回路構成
を示すブロック図で、(1)は制御回路を構成する中央
処理ユニット(1:tPU )で、演算回路、インスト
ラクションデコーダ、Ilo コントローラ、メモリ制
御回路等が内蔵され、キーボード(2)の各キー操作信
号に基づいて、各種演算処理を行ない各部を制御する。
(3)はアドレスバス(4)及びデータバス(5)を介
してCPUfllに接続されたリード・オンリー・メそ
り(ROM)で、中−ボード(2)の各キー操作信号に
基づいて、CPU(1)の行なう金銭登録手順や記憶制
御、出力制御等のインストラクション・プログラムが予
め記憶されている。
(6)はアドレスバス(41とデータバス(5)を介し
てCPU(1)に接続されたRAMで、CPUfllで
演算処理されたデータが記憶され、精′nあるいは点検
時に0PU(I+により読み出される。(7)はキーボ
ード(2)より入力されたデータあるいはCPU(1)
で演算処理されたデータを表示する表示器である。(8
1はレシート及びジャーナル用紙に印字を行なうプリン
タでCPUfllにより印字制御されている。(91は
0PU(1)の制御の下に不揮発性メ七りαaに特定の
データを書込みあるいは読み出し制御を行なうFROM
ライターである。不揮発性メモリU[は周知のプログラ
マブル・リード・オンリー・メモリ(P!’IOM)で
構成される。FROMはデータを一度書込むと消去でき
ず、電気的に切り離されてもその記憶を半永久的に保存
することができる。unzfi3はアドレスバス(4)
及びデータバス(5)K接続され、各々キーボード(2
)、表示器(71、プリンタ(81を駆動する駆動回路
である。
第2図はキーボード(21のキー配列を示す図で、(I
41はモードコントロール錠であり、図示しない所定の
鍵の挿入回動に応動して、rOF’FJ、金銭登録rR
gGJ、点検「X」、精算「2」、設定IP’Jの各モ
ードが選択される。又キーボード(2)Kは置数のため
のテンキーaシ、部門キーαe1取引別キーa7)が設
けられ、取引別キー(17jには合計/現金de −r
oA8HJ (17a 1、小計*−rsTJ  (1
7b)、両替キー「す/N5J(17o)、乗算キーr
XJ(17d)、ELFIキー「B L RJ(17e
)、訂正キーrVOIDJ (17/”)等が配列され
ている。
第3図はRAM(61の構成を示し、1日の売上データ
が商品部門別、取引別等に区分して記憶される領域(6
A)と、データが転送されるXレジスタ(6B)とYレ
ジスタ(60)と、累計の売上合計金1ll(GT)が
記憶される領域(6D)と、CtPUTllで処理され
るデータが記憶される領域(6E)〜(6エ)等で構成
され、精算操作で領域(6D)以外はクリアされるよう
構成されている。
第4図は不揮発性メモリααの構成を示し、1個のFR
OMの記憶容量が65556ビツトのメモリが3個使用
され、全体で196608ビツトの記憶客層を備えてい
る。又書込まれる金銭登録データは、1情報につき80
ビツトのデータが書込まれ、2428個分即ち194.
240ビツトが金銭登録データの記憶領域として割当て
られ、残フの領域は区分指定データ等を記憶する領域と
して割当てられている。
次に斯る構成よシなる本発明の動作につきフローチャー
トに基づき説明する。
先fモードコントロール錠Iを金銭登録「REG」の位
置く設定し、登録操作を行なうと通常の電子式キャッシ
ュレジスタと同様に商品部門別、取引別等に区分してR
A M+6)の領域(AA)K売上データの登録が行な
われる。そこで1日の登録業務を終了し、モードコント
ロール錠Iを精算「Z」の位置に設定し、精算操作を行
なうと、第5図に示すようにCPU(1)はステップ(
Sl)でBAMf6)の領域(6A)に記憶されている
データを順次読み出しプリンタ(8)に供給し精算レポ
ートの印字を行なう。この際当日の総売上合計金額が読
み出され印字される時、0PUtllはステップ(S6
)でRAM(61の領域(6D)のデータに当日の総売
上合計金額を加算し、累計の売上合計金額(GT)を求
め印字を行なう。又同時に0PUT1)はステップ(S
8)でFROMライター(9)を制御し不揮発性メモI
J CLαの金銭登録データ領域の最新の空き領域に総
売上合計金額データを記憶させる。
この際OP U(1)はステップ(S7)で総売上合計
金額データから所定のパリティ演算を行ない演算結果を
総売上合計金額データと共に、不揮発性メモリQ[)に
書込む。そして精算レポートの印字終了時に、C1PU
fllはステップ(S9)でRA M f61の登録デ
ータをクリアし精算動作を終了する。このようにして日
々の総売上合計金額データが、不揮発性メモリallに
順次記憶されるので、データを確実に保穫することが出
来る。今不揮発性メモIJ(lI)には、2428個の
データ書込み領域が母保されており、数年分のデータの
記憶が751能である。
尚記憶する際売上合計金Kmと共に年度データを併せて
記憶しておけば、キーボード(2)の所だの読み出しキ
ー繰作と年度データの入力により、CPU(1)は不揮
発性メモ’)(1(1より同一年度の売上合計金額デー
タの読み出しを行ないプリンタ(8)で年度毎に印字出
力することが可能である。
次に不揮発性メモリσartζ記憶されているデータt
−読み出し、それ迄の累計売上合計金額を求めレポート
を発行する動作につき説明する。
先ずモードコントロール錠α不をプリセット「P」の位
置に設定し、VOIDキー(177)を操作する。VO
IDキー(17/)a号を検出したCPUfllは、ス
テップ(810)でプリセットモードか否かの判定に続
き、ステップ(81))でRAMf61に設けたアドレ
スカウンタ領jffl(6E )にサーチ開始番地の「
0000Jをセットし、ステップ(812)で不揮発性
メモリfilよりデータを読み出し、次にステップ(E
1)4)でアドレスカウンタ領域(6E)の値を+1し
ながら、不揮発性メモ!JCIIの番地を順次指定し、
データが記憶されているか否かステップ(812)〜(
S14)で順次チェックすることにより、データが記憶
されていないアドレスが求まると、ステップ(S15)
でそのアドレスから−1したアドレスデータを最終のデ
ータが記憶されているアドレスデータとして求める。続
いてステップ(816)でこの値をRAMf6)のアド
レスカウンタ領域(6E)と最終アドレスデータ記憶領
域(6F)に書込む。
これによりCP Ufl+は次(ステップ(Sl 7)
に進み、アドレスカウンタ領域(6E)にセットされて
いるアドレスデータに基づき不揮発性メモリαaのアド
レス指定を行なって、不揮発性メモり(101に記憶さ
れているある日の売上合計金額データを読み出し、RA
MαUのXレジスタ領域(6B)に書込んだ後、ステッ
プ(818)で領域〔6B)に書込まれたデータに基づ
き所定のパリティ計算を行ない計算結果iRAM(61
のパリティデータ領域(6H)に書込む。続いてOP 
Ulllはステップ(819)で売上合計金額データが
記憶されていた不揮発性メモIJ (1Gの領域から、
データ書込み時に一緒に書込まれていたパリティ値を読
み出し、ステップ(820)でこの値とステップ(81
8)で演算して求めたパリティ値の比較を行なう。
不揮発性メモリ(IIより読み出した売上合計金額デー
タが誉込み時と同じで変化していなければ、パリティ値
も同一となるけれども80ビツトよりなる売上合計金額
データの1ビツトでも変化しておればパリティ値は異な
る為、これにより不揮発性メモリααのデータが誤って
いるか否かをチェックすることができる。このようにし
てデータのチェックを行ない誤りがない場合には、ステ
ップ(820)からステップ(824)に進むが、誤り
が検出された場合にはステップ(821)に進み、RA
M(61のアドレスカウンタ領M(6E)の値が「00
00」か否か判定を行なう。この結果アトシスカウンタ
領域(6E)の値が[00004即ち最初のデータに誤
りが有る場合には、ステップ(826)に進み第7図(
イ)に示すように、日付、時刻、レポート名の印字を行
なりた後、ステップ(827)でサービスマンコールの
印字を(口1に示すように行ない、RAMf61のコー
ドデータ領域(6I)に所定コードを書込んだ後レポー
トを発行して終了する。所定コードが書込まれると、以
後動作する肋にCPU(1)がこのコードを検出するこ
とにより不動作状態に設定する。
しかしながらアドレスカウンタ領域(6E)の値が「Q
 000Jでない場合、0PU(1)はステップ(82
2)に進みその時のアドレスカウンタ領域(6E)のデ
ータをRA M (61のエラーアドレスデータ領域(
6C) ’)に書んだ後、ステン7?s23ンでエラー
フラグをセットしステップ(824)に進む。
ステップ(824)でアドレスカウンタ領域(6E)の
値がro 000Jか否か即ちサーチが終了したか否か
の検出を行ない、未だ終了していなければ、CPUfl
lはステップ(825)でアドレスカウンタ領域(6E
)の値を80ビツト分ダタンした値に設定した後、ステ
ップC817)に戻り新しく設定したアドレスデータに
基づき、不揮発性メモリααより売上合計金額データを
読み出し、前述と同様にしてデータの誤りのチェックを
行なう。この際最新のデータから古いデータへとチェッ
クが行なわれ、複数個のデータ′VC誤りが有ったなら
ば、エラーアドレスデータ領域(6G)にはその中で最
も古いデータのアドレスデータが記憶されることになる
このようにして不揮発性メモリ(101に記憶されてい
る全てのデータを跣み出し、アトシスカウンタ領域(6
E)の値がrooooJになると、CPU(1)はステ
ップ(824)からステップ(S30)へ進み、第8図
イIK示すように日付、時刻、レポート名印字を行ない
、続いてステップ(S31)でRA M(6)の領域(
6F)K記憶されている最終アドレスデータを撓み出し
、所定の演算によりデータ件数に変換し、(ロ)に示す
ように積算区間の印字を行なう。次にOP Ulllは
ステップ(332)でエラーフラグがセットされている
か否かの判定を行ない、不揮発性メモリ(IQlのデー
タに全く誤〕がなくフラグがセットされていない場合に
は、ステップ(835)に進むが、データに誤りがあり
フラグがセットされていた場合には、RAM161のエ
ラーアドレスデータ領域(6G)よりデータを読み出し
、fs9図k)のように何件目のデータに誤りが生じて
いるかを印字し、続いてステップ(S54)でサービス
マンコールの印字を(−1のように行なった後ステップ
(835)に進む。ステップ(835)に進むとCPU
(1)は、RAM(6)の領域(6B)(6Ct)をク
リアした後、ステップ(S36)でアドレスカウンタ領
域(6E)Kr0000」を設定し、ステップ(837
)でアドレスカウンタ領域(6E)のアドレスデータに
基づき、不揮発性メモリr1)jより売上合計金額デー
タを読み出し、RAMf61のxシジスタ領!(6B)
に転送した後、ステップ(S39)でYレジスタ領域(
60)の値と加算を行ない加算結果を再び領域〔60)
に誉込む。これにより領域(6C]には売上合計金額が
加算された累計売上金額データが記憶される。累計売上
金銭が求まるとCPUfllは次にステップ(340)
に進み、領域(6C)より求めた累計売上金額データを
読み出し第8図(ハ)或の は第9図−一うに印字を行なう。続いてステップ(84
1)でエラーフラグがセットされているか否かチェック
全行ない、セットされていなければステップ(842)
に進みRAM+61の領域(6F)に記憶されている&
iアドレスデータと、アドレスカウンタ領jffl(6
′g’lのデータの比較を行ない、全てのデータの読み
出しが終了したか否かのチェックを行なう。そこで読み
出しが”!kTしていなければ、次にステップ(843
)で次のブータラ読み出すべく、アドレスカウンタ領!
(6K)のアドレスデータ’L−80ビツト分進めたデ
ータとし、ステップ(837)に戻り前述と同様にして
不揮発性メモリalJよりデータを読み出し累計売上合
計金Ot−求め順次印字を行なう。この上りにして不揮
発性メモリOαよりの読み出しが進み、アドレスカウン
タ領域(6E)のアドレスデータが、領域(6F)に記
憶されている最終アドレスデータと一致し読み出しを終
了すると、ステップ(S42)からステップ(846)
に進みレポートを発行して終了する。この結果第8図に
示すように不揮発性メモリααに記憶されている321
件の全データの累計売上合計金額が印字されたレポート
が発行される。
一方不揮発性メモリα[のデータに誤りが有る場合には
、ステップ(841)からステップ(344)に進み、
RAM(61のエラーアドレスデータ領域(6C) )
K″記憶れているアドレスデータから−1した値と、ア
ドレスカウンタ領域(6E)のデータの一致判定を行な
い、一致していなければステップ(843)に進み同様
のステップを繰り返して不揮発性メモリαaよυデータ
を読み出し、累計売上合計金額を順次印字する。そして
エラーアドレスデータ領域(6G)に記憶されているア
ドレスデータの1つ手前のアドレスまで印字が行なわれ
ると、ステップ(844)で一致が判定されステップ(
845)に進みRAM(61のコードデータ領域(6エ
)に所定コードを書込んだ後、ステップ(846)でレ
ポートを発行して終了する。
この結果第9図に示すように、108件目0エラーが発
生しているので、107件迄0累計売上合計金額の印字
を行ないレポートを発行する。
尚前述の実施例では、データに誤りが生じた108件目
0エ助即ち107件目迄のデータは累計加算され印字さ
れるが、109〜321件目のデータが正しくても印字
されないのでとのよりなデータか分らない為、誤りがあ
ったデータには第10図に示すように例えば「x」を付
して誤りであることを指示すると共に、誤りが生じた以
降は累計加算は行なわず、不揮発性メモリααよシ読み
出した売上合計金額データを印字することによυ、全体
のデータの確認が可能となる。このようにしてデータに
誤りが有ることが検出され、RAMf61の領域(AI
)K所定コードが書込まれると以後不動作となる為、サ
ービスマンを呼び修復の為の処置を行なうようにする。
(ト1 発明の効果 上述の如く本発明の電子式キャッシュレジスタは、売上
合計金額データを不揮発性メモリに書込む際、書込み電
圧の低下等で正常にデータの書込みが行なわれず経時的
にデータが変化した場合でも、不揮発性メモリに記憶さ
れているデータを読み出しレポートを出力する際、デー
タの正否をチェックしデータに誤)が見つかれば、正し
い範囲のデータを口字出力すると共に、オペレータに誤
りが有ることを報知するよう構成したことにより、早期
にデータの誤りをチェックでき修復を計ることができ、
少なくとも正しい範囲のデータを知ることができる。
【図面の簡単な説明】
第1図は本発明の電子式中ヤツシュレジスタの構成を示
すブロック図、第2図は第1図のキーボードを示すキー
配列図、第3図は第1図のRAMの構成を示す模式図、
第4図は同じく不揮発性メモリの構成を示す模式図、第
5図、第6図は第1図の動作状態を示すフローチャート
、第7図、第8図、第9図、第10図はレポートの印字
状態を示す図である。 (1)−OPU、  (21−・−?−ホード、 +3
1−ROM。 +61 ・・・RAM、  +71−・表示器、 (8
1−・プリンタ、(91−・FROMライター、 α■
−不揮発性メモリ。 出願人 三洋電機株式会社外1名 代理人弁理士西野卓嗣(外1名) 第1図 第4図 第5図 第7図 第8図

Claims (1)

    【特許請求の範囲】
  1. (1)金銭登録データ等を入力するキーボードと、該キ
    ーボードのキー信号に応動して所定の演算もしくは制御
    を実行する中央処理装置と、金銭登録データ並びに累計
    売上合計金額データ等を記憶するRAMと、不揮発性メ
    モリと、前記中央処理装置の制御に基づき前記RAMの
    所定のデータを前記不揮発性メモリの所定領域に書込み
    あるいは読み出し制御を行なうメモリ制御装置と、プリ
    ンタを具備し、前記キーボードの所定のキー操作で中央
    処理装置が不揮発性メモリ内のデータを読み出しプリン
    タで印字しレポートを出力する際、不揮発性メモリに記
    憶されているデータの正否をパリテイ演算等で判定し、
    データに誤りがあればそのデータが記憶されている直前
    のデータ迄印字出力すると共に、誤りがあることを報知
    する印字を行なうよう構成したことを特徴とする電子式
    キャッシュレジスタ。
JP15362386A 1986-06-30 1986-06-30 電子式キヤツシユレジスタ Expired - Lifetime JPH071514B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15362386A JPH071514B2 (ja) 1986-06-30 1986-06-30 電子式キヤツシユレジスタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15362386A JPH071514B2 (ja) 1986-06-30 1986-06-30 電子式キヤツシユレジスタ

Publications (2)

Publication Number Publication Date
JPS638992A true JPS638992A (ja) 1988-01-14
JPH071514B2 JPH071514B2 (ja) 1995-01-11

Family

ID=15566539

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15362386A Expired - Lifetime JPH071514B2 (ja) 1986-06-30 1986-06-30 電子式キヤツシユレジスタ

Country Status (1)

Country Link
JP (1) JPH071514B2 (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55103666A (en) * 1979-01-31 1980-08-08 Tokyo Electric Co Ltd Register

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55103666A (en) * 1979-01-31 1980-08-08 Tokyo Electric Co Ltd Register

Also Published As

Publication number Publication date
JPH071514B2 (ja) 1995-01-11

Similar Documents

Publication Publication Date Title
US3941977A (en) Off-line cash dispenser and banking system
US3845277A (en) Off-line cash dispenser and banking system
JPS592063B2 (ja) デンシレジスタ
EP0058803B1 (en) Data recording machine
EP0180978B1 (en) Electronic cash register
JPS638992A (ja) 電子式キヤツシユレジスタ
US6233698B1 (en) Semiconductor memory device and sales processor having the same
CA1081847A (en) Electronic cash registers
JPH0744671A (ja) Icカード
JPH0719307B2 (ja) 電子式キヤツシユレジスタ
JPH0418072Y2 (ja)
JPH077474B2 (ja) 電子式キヤツシユレジスタ
JPS6127014Y2 (ja)
JPH026120B2 (ja)
JPS5826058B2 (ja) 金銭登録機の登録デ−タ訂正方式
JPH0417558B2 (ja)
JP2651313B2 (ja) 携帯型検針データ収集処理装置
JPS6125199B2 (ja)
CA2026269C (en) Machine method of balancing credit and debit transactions
JPS5819105B2 (ja) バイタイジヨウホウシヨリホウシキ
JPH0237487A (ja) 自動取引装置
JPS6022445Y2 (ja) 自動販売機
JPS61276095A (ja) 自動取引装置
JPS6125197B2 (ja)
JPS6125198B2 (ja)