JPS637025A - 画像信号a/d変換装置 - Google Patents

画像信号a/d変換装置

Info

Publication number
JPS637025A
JPS637025A JP61151018A JP15101886A JPS637025A JP S637025 A JPS637025 A JP S637025A JP 61151018 A JP61151018 A JP 61151018A JP 15101886 A JP15101886 A JP 15101886A JP S637025 A JPS637025 A JP S637025A
Authority
JP
Japan
Prior art keywords
conversion
image signal
voltage
peak
reference voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61151018A
Other languages
English (en)
Inventor
Hiromitsu Awai
粟井 宏光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Priority to JP61151018A priority Critical patent/JPS637025A/ja
Publication of JPS637025A publication Critical patent/JPS637025A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、画像信号のA/D変換装置に関する。
より詳細には、直流再生された画像信号をA/D変換す
る際に、変換装置を構成する素子の温度変動等によりデ
ジタル画像信号に品質劣化が生じない新規な画像信号Δ
/D変換装置に関する。
従来の技術 添付の第3図は、従来の画像信号Δ/D変換装置の基本
構成を示すものである。
即ち、入力端子1より入力されたアナログ画像信号は、
まずクランプ回路2により直流再生される。その直流再
生アナログ画像信号は、エミッタフォロワを構成してい
るトランジスタ5のベースに印加され、そのエミッタが
、A/D変換機能を有するIC3の入力に接続され、A
/D変換IC3からデジタル信号が出力される。このΔ
/D変換に際しては、入力信号に対する基準電圧が必要
であり、この基準電圧は、−般に定電圧電源を用いた基
準電圧電源4から供給される。
なお、上述のような回路においては、A/D変換IC3
の人力インピーダンスは、クランプ回路2の出力インピ
ーダンスと比べて、通常大きな値ではない。そこで、上
記したように、クランプ回路1とA/D変換I C3と
の間に、トランジスタ5で構成されるエミッタフォロワ
を挿入して、クランプ回路12の出力側からみた人力イ
ンピーダンスを大きくし、かつA/D変換IC3の入力
に接続する回路を低インピーダンスとして、直流再生ア
ナログ画像信号をA/D変換IC3に入力している。
発明が解決しようとする問題点 しかしながら、トランジスタのベース・エミッタ間電圧
VBEは、素子の温度特性等により温度変化に応じて変
動するので、上述のような構成の回路では、A/D変換
ICに入力する画像信号のクランプ電位もこれに伴なっ
て変動する。
また、−船釣に定電圧電源回路にも温度特性があり、定
電圧電源回路によって供給される基準電圧も温度変動に
よって変化する。
このような各素子の温度特性により、直流再生アナログ
画像信号のクランプレベルが変動した場合、第4図に示
すように、A/D変換ICに入力された画像信号の振幅
が基準電圧を越えてしまうことがある。A/D変換では
、基準電圧を越えた信号は無視されるので、上述のよう
な状態でデジタル化された信号を受信側で復号すると、
元の画像信号とは異なったものが復号されることになる
このように、独立した電源回路によって発生した基準電
圧をA/D変換ICに供給する従来の画像信号A/D変
換装置では、各素子の温度特性によってクランプレベル
あるいは基準電圧等が変化するために、受信側で複合し
た信号に劣化を来すことがある。
そこで、本発明は、上述のような従来のA/D変換装置
の問題点を解決し、各要素の温度特性による信号品質の
劣化を伴わない、新規な画像信号のA/D変換装置を提
供することを目的としている。
問題点を解決するための手段 即ち、本発明に従い、直流再生されたアナログ画像信号
を受けるΔ/D変換手段と、前記アナログ画像信号を受
けてピークレベルを検出し、このピークレベルを基準電
圧として前記A/D変換手段に出力するピークレベル検
出手段とを具備することを特徴とする画像信号A/D変
換装置が提供される。
一作」 以上のような画像信号のΔ/D変換装置において、直流
再生されたアナログ画像信号は、従来と同様にΔ/D変
換ICなどのΔ/D変換手段に人力され、デジタル信号
に変換されて出力される。
しかし、本発明に従うA/D変換装置においては、Δ/
D変換手段の基準電圧は、固定電圧ではなく、アナログ
画像信号を受けるピークレベル検出手段から供給される
。このピークレベル検出手段は、前記直流再生されたア
ナログ画像信号のピークレベルすなわちクランプレベル
を検出する。
従って、温度変化などによって、画像信号のクランプ電
位が変動しても、基準電圧はそれに応じて変化するので
、Δ/D変換手段に人力する画像信号の電圧レベルが、
基準電圧を越えることがない。それ故、直流再生アナロ
グ画像信号が基準値を越えることに起因する受信機で復
号した信号の品質劣化を解消することができる。
実施例 以下に、本発明の好ましい態様を挙げ、添付の図面を参
照して本発明をより具体的に詳述するが、    □以
下に示されるものは本発明の一実施例にすぎず、本発明
の技術的範囲を何ら限定するものではない。
第1図は、本発明に従うA/D変換装置の基本構成を示
すブロック図である。
即ち、同図に示す如く、A/D変換装置の入力端子11
には、従来のA/D変換装置と同様にクランプ回路12
が接続されており、このクランプ回路12の出力は、エ
ミッタフォロワをなすトランジスタ13のベースに接続
し、また、このトランジスタ13のエミッタはA/D変
換I C14の信号人力に接続している。
また、本発明に従うA/D変換装置においては、A/D
変換基準電圧の供給は、ピークホールド回路15によっ
てなされている。即ち、ピークホールド回路15は、ク
ランプ回路12により直流再生された入力信号を受けて
、クランプ電圧をピークレベルとして検出して保持し、
その電圧をA/D変換IC14へ基準電圧として出力し
ている。
第2図は、第1図に示すA/D変換装置の動作を説明す
るためのものである。
即ち、第1図に示すA/D変換装置においては、温度変
化などによりトランジスタ13のベース・エミッタ間電
圧VILEが変動して、直流再生された信号のクランプ
レベルが変動しても、ピークホールド回路15が保持し
基準電圧として供給されるピーク電圧もそれに応じて変
化するので、A/D変換I C14に入力する画像信号
の電圧レベルは、基準電圧を越えることがない。
なお、ピークホールド回路15は、第1A図に示すよう
に構成できる。即ち、ピークホールド回路15は、直流
再生アナログ画像信号を一方の入力INに受ける比較器
21を有しており、この比較器21の出力と他方の入力
とにトランジスタ22のベースおよびコレクタが接続さ
れている。更に、トランジスタ22のコレクタには、ホ
ールドコンデンサ23の一端が接続されると共に、出力
端子OUTに接続されている。このホールドコンデンサ
23の一端は、抵抗14を介して図示していない定電流
源に接続されている。
かかるピークホールド回路において、ピークレベルが急
変したときの過渡応答の問題がある。−般にピークホー
ルド回路の応答速度に比較して、素子の温度変動は極め
てゆっくりしているので、ピークホールド回路のホール
ドコンデンサ23の容量をかなり大きくしても問題とは
ならない。
発明の効果 以上の説明に示したように、本発明に従う画像信号のA
/D変換装置は、直流再生された画像信号のピークレベ
ルを検出し、このピークレベルをΔ/D変換の基準電圧
としてA/D変換ICを動作させる。従って、温度変化
などにより画像信号のクランプレベルが変動しても、ピ
ークレベルもそれに伴って変動し、A/D変換IC入力
画像信号の電圧レベルが基準電圧を越えることがない。
従って、この装置によってデジタル変換された信号を受
信機で復号しても信号の品質劣化を生じることがない。
【図面の簡単な説明】
第1図は、本発明に従う画像信号A/D変換装置の構成
を示すブロック図であり、 第1A図は、第1図に示すA/D変換装置に使用される
ピークホールド回路の1例を示す回路図であり、 第2図は、本発明に従う画像信号A/D変換装置の動作
を説明するアナログ画像信号の波形図であり、 第3図は、従来の画像信号A/D変換装置の構成を示す
ブロック図であり、 第4図は、従来の画像信号Δ/D変換装置の動作を説明
するアナログ画像信号の波形図である。 〔主な参照番号〕 1.11・・・入力端子、 2.12・・・クランプ回路、 3.14・・・A/D変換IC。 4・・・基準電圧源、 5.13・・・トランジスタ、 15・・・ピークホールド回路

Claims (2)

    【特許請求の範囲】
  1. (1)直流再生されたアナログ画像信号を受けるA/D
    変換手段と、前記アナログ画像信号を受けてピークレベ
    ルを検出し、該ピークレベルを基準電圧として前記A/
    D変換手段に出力するピークレベル検出手段とを具備す
    ることを特徴とする画像信号A/D変換装置。
  2. (2)前記ピークレベル検出手段は、ピークホールド回
    路であることを特徴とする特許請求の範囲第(1)項記
    載の画像信号A/D変換装置。
JP61151018A 1986-06-27 1986-06-27 画像信号a/d変換装置 Pending JPS637025A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61151018A JPS637025A (ja) 1986-06-27 1986-06-27 画像信号a/d変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61151018A JPS637025A (ja) 1986-06-27 1986-06-27 画像信号a/d変換装置

Publications (1)

Publication Number Publication Date
JPS637025A true JPS637025A (ja) 1988-01-12

Family

ID=15509498

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61151018A Pending JPS637025A (ja) 1986-06-27 1986-06-27 画像信号a/d変換装置

Country Status (1)

Country Link
JP (1) JPS637025A (ja)

Similar Documents

Publication Publication Date Title
KR920003690A (ko) 광수신회로
GB2117200A (en) Amplifier circuit with automatic gain control
JPS637025A (ja) 画像信号a/d変換装置
JPS60241375A (ja) テレビジヨン信号系のクランプ回路
JP2548220B2 (ja) 映像信号処理装置
JP3073408B2 (ja) 三角波信号のクランプ回路
JP3207982B2 (ja) インターホン装置
JPH05284387A (ja) 振幅制限回路
JPS62285534A (ja) 光デイジタル受信回路
JPS63175582A (ja) 信号処理回路
JP2651865B2 (ja) 非線形信号圧縮回路
JPS6066114U (ja) リミツタ回路
JPS6019364A (ja) クランプ回路
KR960012600B1 (ko) 색차신호의 클램프 보정회로
JPS58191762U (ja) リングトリツプ回路
JP2668928B2 (ja) 同期分離回路
JPS61257078A (ja) 自動白レベル設定回路
JPS61210721A (ja) アナログ・デイジタル変換回路
JPH0813111B2 (ja) 自動利得制御回路
JPH07106963A (ja) アナログ・デジタル混在回路
JPS59104631U (ja) アナログ・デイジタル変換器
JPS60263514A (ja) デジタル信号処理装置
JPH04302221A (ja) デジタル/アナログ変換装置
JPS6248886A (ja) 振幅検出回路
JPH0715622A (ja) デジタルクランプ回路