JPS6363243A - デジタル信号中継装置 - Google Patents
デジタル信号中継装置Info
- Publication number
- JPS6363243A JPS6363243A JP20688986A JP20688986A JPS6363243A JP S6363243 A JPS6363243 A JP S6363243A JP 20688986 A JP20688986 A JP 20688986A JP 20688986 A JP20688986 A JP 20688986A JP S6363243 A JPS6363243 A JP S6363243A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- time
- input
- signals
- repeating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000630 rising effect Effects 0.000 claims description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 11
- 238000000034 method Methods 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 5
- 230000003111 delayed effect Effects 0.000 description 4
- 230000002238 attenuated effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 210000003127 knee Anatomy 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Dc Digital Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明はデジタル信号中継装置、特に時系列に情報を有
するデジタル信号を時系列を保存して中継出力するデジ
タル信号中継装置に関するものである。
するデジタル信号を時系列を保存して中継出力するデジ
タル信号中継装置に関するものである。
[従来の技術]
マイクロコンピュータ応用機器の発展にともない、デジ
タル伝送は種々の利用分野で広く用いられるようになっ
てきた。
タル伝送は種々の利用分野で広く用いられるようになっ
てきた。
デジタル情報の伝送方式は、搬送波を用い、これを伝送
するデジタル情報で所定の変調方式に基づいて変調する
ものと、信号線の端末を直接オン、オフする方式に大別
することができる。後者の方式はベースバンド複流方式
などと呼ばれ、簡単な設備により実施できるので、デー
タ機器間、あるいは周辺装置間の通信などに用いられて
いる。
するデジタル情報で所定の変調方式に基づいて変調する
ものと、信号線の端末を直接オン、オフする方式に大別
することができる。後者の方式はベースバンド複流方式
などと呼ばれ、簡単な設備により実施できるので、デー
タ機器間、あるいは周辺装置間の通信などに用いられて
いる。
[発明が解決しようとする問題点]
ところが、後者の方式では、信号線が直接接地電位と所
定電位の間で切り替えられるので、信号線をそれほど長
くできず、ある程度長い距離の伝送を行おうとすると、
信号の減衰を補うために中継装置を必要とする。
定電位の間で切り替えられるので、信号線をそれほど長
くできず、ある程度長い距離の伝送を行おうとすると、
信号の減衰を補うために中継装置を必要とする。
従来より、この種の中継装置では減衰したレベルを所定
レベルまで回復させるために信号をアナログ的に増幅す
る方式が用いられている。しかし、伝送中にエツジの鋭
さが失われてしまったような信号をアナログ的に増幅す
ると、後に波形整形などを行ってデジタル信号を再生す
る際にパルス長が正確に復元できなくなる可使性がある
。
レベルまで回復させるために信号をアナログ的に増幅す
る方式が用いられている。しかし、伝送中にエツジの鋭
さが失われてしまったような信号をアナログ的に増幅す
ると、後に波形整形などを行ってデジタル信号を再生す
る際にパルス長が正確に復元できなくなる可使性がある
。
[問題点を解決するための手段]
以上の問題点を解決するために、本発明においては時系
列に情報を有するデジタル信号を時系列を保存して中継
出力するデジタル信号中継装置において、入力信号の立
ち上がりに応じて入力信号の単位パルス長に対応した時
間間隔でクロックパルスを発生する手段と、このクロッ
クパルスのトリガに応じて入力された入力信号の振幅情
報に基づき所定振幅の中継出力信号を形成する手段を設
けた構成を採用した。
列に情報を有するデジタル信号を時系列を保存して中継
出力するデジタル信号中継装置において、入力信号の立
ち上がりに応じて入力信号の単位パルス長に対応した時
間間隔でクロックパルスを発生する手段と、このクロッ
クパルスのトリガに応じて入力された入力信号の振幅情
報に基づき所定振幅の中継出力信号を形成する手段を設
けた構成を採用した。
[作 用コ
以上の構成によれば、被処理信号の単位長を有する所定
レベルのパルスを中継信号の入力に応じて形成し出力す
るので、入力信号の時系列に関する情報を破壊すること
なく中継動作を行うことができる。
レベルのパルスを中継信号の入力に応じて形成し出力す
るので、入力信号の時系列に関する情報を破壊すること
なく中継動作を行うことができる。
[実施例]
以下、図面に示す実施例に基づき本発明の詳細な説明す
る。
る。
第1図は本発明を採用したデジタル信号中継装置の構成
を示している0図示するように、中継される信をンはラ
ッチ1のデータ入力端子に入力され、このラッチ素子を
介して出力される。また、中継される信号は、モノマル
チ八イブレータなどの素子から成る時間信号発生回路2
のトリガ入力となっている0時間信号発生回路2の出力
のネガティブニー2ジは同様の時間信号発生回路3のト
リガとなる0時間信号発生回路2の出力はディレィ回路
4により遅延された信号と、遅延されないそのままの信
号がXORゲート6に入力される。同様に時間信号発生
回路3の出力は、XORゲート7にそのままの信号とデ
ィレィ回路5を介して遅延された信号が入力される。
を示している0図示するように、中継される信をンはラ
ッチ1のデータ入力端子に入力され、このラッチ素子を
介して出力される。また、中継される信号は、モノマル
チ八イブレータなどの素子から成る時間信号発生回路2
のトリガ入力となっている0時間信号発生回路2の出力
のネガティブニー2ジは同様の時間信号発生回路3のト
リガとなる0時間信号発生回路2の出力はディレィ回路
4により遅延された信号と、遅延されないそのままの信
号がXORゲート6に入力される。同様に時間信号発生
回路3の出力は、XORゲート7にそのままの信号とデ
ィレィ回路5を介して遅延された信号が入力される。
XORゲート6.7の出力はORゲート8に入力され、
これらの信号の論理和信号が前記のう7チlのクロック
入力となる。ラッチlはORゲート8の出力信号のネガ
ティブエツジによりトリガされる。
これらの信号の論理和信号が前記のう7チlのクロック
入力となる。ラッチlはORゲート8の出力信号のネガ
ティブエツジによりトリガされる。
次に以上の構成における動作につき説明する。
第2図は第1図の回路の人、出力信号および各アルファ
ベットを付した信号のタイミングを示している。まず時
刻toにおいて入力信号が立ち上がると、時間信号発生
回路2は処理を受ける信号のパルス長に対応する長さの
時間信号を発生する。時間信号発生回路3は時間信号発
生回路の出力信号Aが立ち下がると共に、同一の長さの
時間信号を発生する。時間信号発生回路2,3のそれぞ
れの出力信号A、Bはそれぞれディレィ回路4.5によ
って遅延され、時刻1..13において出力信号C,D
が形成される。
ベットを付した信号のタイミングを示している。まず時
刻toにおいて入力信号が立ち上がると、時間信号発生
回路2は処理を受ける信号のパルス長に対応する長さの
時間信号を発生する。時間信号発生回路3は時間信号発
生回路の出力信号Aが立ち下がると共に、同一の長さの
時間信号を発生する。時間信号発生回路2,3のそれぞ
れの出力信号A、Bはそれぞれディレィ回路4.5によ
って遅延され、時刻1..13において出力信号C,D
が形成される。
XORゲート6.7によって上記の信号AおよびC,B
およびDのそれぞれの排他的論理和をとることにより出
力信号E、Fが形成される。信号E、FはORゲート8
に入力され時刻to、t2、t4においてラッチlのト
リガ信号Gが形成される。
およびDのそれぞれの排他的論理和をとることにより出
力信号E、Fが形成される。信号E、FはORゲート8
に入力され時刻to、t2、t4においてラッチlのト
リガ信号Gが形成される。
信号Gのネガティブエツジによりラッチがトリガされ、
入力信号のレベルに応じて出力端子には時刻t1〜tり
の長さを有する中継信号が出力される。中継出力信号は
処理を受ける信号の中位パルス長に対応した長さを有し
、しかも出力レベルはラッチ素子の電源電圧により定ま
る所定レベルまで回復される。
入力信号のレベルに応じて出力端子には時刻t1〜tり
の長さを有する中継信号が出力される。中継出力信号は
処理を受ける信号の中位パルス長に対応した長さを有し
、しかも出力レベルはラッチ素子の電源電圧により定ま
る所定レベルまで回復される。
従来のように減衰した信号をアナログ的に増幅する方式
では、立ち上がりおよび立ち下がりがあいまいな信号を
増幅するとパルス長が変化してしまう可使性があるのに
対し、本実施例によれば最低単位の時間長を有し、所定
のレベルまで回復されたデジタル信号を正確に再生して
中継することができる。従って、長距離の伝送を行なう
場合でも、信号の時系列を破壊することなく、所定の振
幅レベルを有する信号を確実に中継、伝送することがで
きる。
では、立ち上がりおよび立ち下がりがあいまいな信号を
増幅するとパルス長が変化してしまう可使性があるのに
対し、本実施例によれば最低単位の時間長を有し、所定
のレベルまで回復されたデジタル信号を正確に再生して
中継することができる。従って、長距離の伝送を行なう
場合でも、信号の時系列を破壊することなく、所定の振
幅レベルを有する信号を確実に中継、伝送することがで
きる。
[効 果コ
以上から明らかなように、本発明によれば、時系列に情
報を有するデジタル信号を時系列を保存して中継出力す
るデジタル信号中継装置において、人力信号の立ち上が
りに応じて入力信号の単位ハルス長に対応した時間間隔
でクロックパルスを発生する手段と、このクロックパル
スのトリガに応じて入力された入力信号の振幅情報に基
づき所定振幅の中継出力信号を形成する手段を設けた構
成を採用しているので、被処理信号の単位長を有する所
定レベルのパルスを中継信号の入力に応じて形成し出力
するので、入力信号の時系列に関する情報を破壊するこ
となくレベルのみを所定に復元した中継出力信号を出力
できるという優れた効果がある。
報を有するデジタル信号を時系列を保存して中継出力す
るデジタル信号中継装置において、人力信号の立ち上が
りに応じて入力信号の単位ハルス長に対応した時間間隔
でクロックパルスを発生する手段と、このクロックパル
スのトリガに応じて入力された入力信号の振幅情報に基
づき所定振幅の中継出力信号を形成する手段を設けた構
成を採用しているので、被処理信号の単位長を有する所
定レベルのパルスを中継信号の入力に応じて形成し出力
するので、入力信号の時系列に関する情報を破壊するこ
となくレベルのみを所定に復元した中継出力信号を出力
できるという優れた効果がある。
第1図は本発明を採用したデジタル信号中継装置の構成
を示した回路図、第2図は第1図の各部の信号レベルを
示したタイミングチャート図である。 1・・・ラッチ 2.3・・・時間信号発生回路 4.5・・・ディレィ回路 6.7・・・XORゲート 8・・・ORゲート 第1図 第2図
を示した回路図、第2図は第1図の各部の信号レベルを
示したタイミングチャート図である。 1・・・ラッチ 2.3・・・時間信号発生回路 4.5・・・ディレィ回路 6.7・・・XORゲート 8・・・ORゲート 第1図 第2図
Claims (1)
- 時系列に情報を有するデジタル信号を時系列を保存して
中継出力するデジタル信号中継装置において、入力信号
の立ち上がりに応じて入力信号の単位パルス長に対応し
た時間間隔でクロックパルスを発生する手段と、このク
ロックパルスのトリガに応じて入力された入力信号の振
幅情報に基づき所定振幅の中継出力信号を形成する手段
を設けたことを特徴とするデジタル信号中継装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20688986A JPS6363243A (ja) | 1986-09-04 | 1986-09-04 | デジタル信号中継装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20688986A JPS6363243A (ja) | 1986-09-04 | 1986-09-04 | デジタル信号中継装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6363243A true JPS6363243A (ja) | 1988-03-19 |
Family
ID=16530727
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP20688986A Pending JPS6363243A (ja) | 1986-09-04 | 1986-09-04 | デジタル信号中継装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6363243A (ja) |
-
1986
- 1986-09-04 JP JP20688986A patent/JPS6363243A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3072855A (en) | Interference removal device with revertive and progressive gating means for setting desired signal pattern | |
US3195056A (en) | Circuit to eliminate noise pulses in pulse signals | |
GB935555A (en) | Pulse generators | |
JPS6363243A (ja) | デジタル信号中継装置 | |
US3069500A (en) | Direct coupled pcm repeater | |
US3652794A (en) | Apparatus and method for transmitting intelligence with stepped waves | |
US4092605A (en) | Phase delay simulator | |
US3049629A (en) | Electrical pulse amplifying and reshape apparatus | |
US3335422A (en) | Event recorders employing semiconductive switching elements | |
SU535568A1 (ru) | Устройство дл формировани временных интервалов | |
US4356407A (en) | Input circuit for bucket brigade | |
JPS605492A (ja) | 半導体メモリ装置のアドレスバツフア回路 | |
JPS581566B2 (ja) | パルス発生回路 | |
SU866754A1 (ru) | Приемник частотно-манипулированных сигналов | |
SU531298A1 (ru) | Устройство дл частотной манипул ции сигнала | |
SU434452A1 (ru) | Устройство магнитной записи | |
JP2762525B2 (ja) | 擬似信号発生装置 | |
KR970050780A (ko) | 칼라벌스트 위상틀어짐 검출장치 | |
JPS56141619A (en) | Pulse generating circuit | |
JPS62230211A (ja) | ラツチ回路 | |
JPH01109815A (ja) | タイミング調整回路 | |
JPH01116815A (ja) | クロック切換え回路 | |
JPH04238441A (ja) | 試験用エラー発生回路 | |
GB765935A (en) | Electronic timing relay | |
JPH0486582A (ja) | レーダ装置 |