JPS6339065B2 - - Google Patents

Info

Publication number
JPS6339065B2
JPS6339065B2 JP10413380A JP10413380A JPS6339065B2 JP S6339065 B2 JPS6339065 B2 JP S6339065B2 JP 10413380 A JP10413380 A JP 10413380A JP 10413380 A JP10413380 A JP 10413380A JP S6339065 B2 JPS6339065 B2 JP S6339065B2
Authority
JP
Japan
Prior art keywords
pixels
character
display
rewriting
display size
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP10413380A
Other languages
Japanese (ja)
Other versions
JPS5729086A (en
Inventor
Tokuichi Anato
Takashi Ogawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP10413380A priority Critical patent/JPS5729086A/en
Publication of JPS5729086A publication Critical patent/JPS5729086A/en
Publication of JPS6339065B2 publication Critical patent/JPS6339065B2/ja
Granted legal-status Critical Current

Links

Description

【発明の詳細な説明】 本発明はデイスプレイ装置に表示された文字の
書替え制御を行う表示制御方式に関するものであ
る。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a display control method for controlling rewriting of characters displayed on a display device.

ブラウン管等を用いたデイスプレイ装置におい
ては、表示される文字の文字コードとその属性デ
ータとを表示メモリに格納し、これを読出して表
示部に文字等を表示する。属性データとは表示に
関するデータであり、表示サイズ、反転、点滅な
どの情報である。表示文字の変更を行うときは、
表示メモリ内の表示データ(文字コード等)の書
替を行うが、この書替えを行うとき、新たに書込
む文字の表示位置が予め固定されている場合、書
替えられる文字の表示位置と一致しない場合は、
新たに表示する文字の表示位置を調整する必要が
あり、従来はこの調整のために複雑な制御手順又
は制御回路を必要とする不便さがあつた。
In a display device using a cathode ray tube or the like, character codes of characters to be displayed and their attribute data are stored in a display memory and read out to display characters, etc. on a display section. Attribute data is data related to display, and includes information such as display size, inversion, and blinking. When changing the displayed characters,
The display data (character code, etc.) in the display memory is rewritten, but when performing this rewriting, if the display position of the newly written character is fixed in advance, or if it does not match the display position of the character to be rewritten. teeth,
It is necessary to adjust the display position of newly displayed characters, and in the past, this adjustment required complicated control procedures or control circuits, which was inconvenient.

本発明は上記の不便さを解決するためになされ
たもので、表示文字の書替えを容易とする表示制
御方式の提供を目的としている。
The present invention was made to solve the above-mentioned inconvenience, and aims to provide a display control method that facilitates rewriting of displayed characters.

本発明は、表示部と表示データ(文字コード,
及び表示サイズ等の属性データ)を格納する表示
メモリとを有し、表示メモリから表示データを読
出して表示メモリに供給して文字を表示する表示
装置において、表示メモリから表示データの表示
サイズ(画素数)を読出して累算する計数手段
と、前記計数された表示サイズの累算値(画素
数)と新たに書替える文字の表示位置(以下
TAB位置と呼ぶ)の画素数とを比較する手段と、
表示サイズの累算値(画素数)とTAB位置(画
素数)との差を演算する減算手段と、前記減算手
段により得られた減算値(画素数)とTAB位置
よりも先行して表示された文字位置の文字の表示
サイズ(画素数)とを加算する手段とを備え、書
替える文字行を指定し、指定された文字行の
TAB位置と書替文字とを与えて表示文字の書替
を行うとき、表示メモリ内の指定された文字行の
最初(第1)の文字に関する属性データの表示サ
イズ(画素数)を読出して、その画素数とTAB
位置の画素数とを比較し、TAB位置の画素数が
大なるときは、次(第2)の表示文字の表示サイ
ズを読出して、第1の文字の表示サイズに加算し
て累算値を求め、該累算値とTAB位置の画素数
が一致したときは、表示メモリ内の指定された文
字行のTAB位置に書替文字の文字コードを格納
し、また前記累算値がTAB位置の画素数より小
のとき、引続き、次の文字の表示サイズの画素数
を読出し、前記累算値に加算して得られた累算値
(画素数)がTAB位置の画素数を越えたときは、
TAB位置の画素数と該累算値との差をTAB位置
に先行する文字の表示サイズ(画素数)に加算し
て記憶せしめることを特徴とする表示制御方式で
ある。
The present invention provides a display unit and display data (character code,
In a display device that has a display memory that stores attribute data such as display size and display size), and reads display data from the display memory and supplies it to the display memory to display characters, the display size of the display data (pixel a counting means for reading out and accumulating the counted display size (number of pixels) and the display position of the new character to be rewritten (hereinafter referred to as
means for comparing the number of pixels at the TAB position (referred to as the TAB position);
a subtraction means for calculating the difference between the accumulated value (number of pixels) of the display size and the TAB position (number of pixels); and means to add the display size (number of pixels) of the character at the character position specified, specify the character line to be rewritten, and add the display size (number of pixels) of the character at the specified character position.
When rewriting the displayed character by giving the TAB position and the rewriting character, read the display size (number of pixels) of the attribute data regarding the first (first) character of the specified character line in the display memory, The number of pixels and TAB
Compare the number of pixels at the TAB position, and if the number of pixels at the TAB position is large, read the display size of the next (second) display character, add it to the display size of the first character, and calculate the cumulative value. If the cumulative value matches the number of pixels at the TAB position, the character code of the rewriting character is stored at the TAB position of the specified character line in the display memory, and the cumulative value is stored at the TAB position of the specified character line in the display memory. If the number of pixels is smaller than the number of pixels, continue reading the number of pixels of the display size of the next character, and add it to the accumulated value. If the accumulated value (number of pixels) obtained exceeds the number of pixels at the TAB position. ,
This is a display control method characterized by adding the difference between the number of pixels at the TAB position and the accumulated value to the display size (number of pixels) of the character preceding the TAB position and storing the result.

以下本発明を図によつて説明する。第1図は本
発明を説明する表示例であり、13は表示メモ
リ、Aは属性部、Cは文字コード部、D1,D2
累算値(画素数)、Eは減算値、Gは画面、S1
S2,S3,S4.S5は表示サイズ(画素数)、Tは
TAB位置の画素数である。第1図aにおける表
示メモリ13((1行分を示す)の文字コード部
Cには文字(あ〜お…)の文字コードが格納さ
れ、また属性部Aには表示サイズ(S1〜S5…)が
格納されている。この文字コードと表示サイズが
表示部に送られ、画面Gに第1図aに示すように
文字が表示される。第1図aにおいて、例えば文
字「あ」の表示サイズS1は画素数=5、また文字
「い」及び「う」の表示サイズS2及びS3は画素数
=3、そしてTAB位置の画素数Tが「10」のと
き、このTAB位置10に新たな文字pを表示せ
しめるためには、第1図bに示すように文字
「い」の表示サイズ「3」から「5」へ増したの
ち、文字「p」を表示することになる。このため
には第1図aにおける文字「い」の表示サイズS2
3に減算値E2を加え、得られた値5を文字
「い」の新たな表示サイズS2として表示メモリの
属性部Aへ記憶させればよい。そして次の文字
「う」の代りに文字「p」を文字コード部Cへ、
またその表示サイズS35を属性部Aへ記録すれ
ば、第1図bの画面Gに示す表示が得られる。な
お前記減算値Eは、E=T−D2である。
The present invention will be explained below with reference to the drawings. FIG. 1 is a display example for explaining the present invention, in which 13 is a display memory, A is an attribute section, C is a character code section, D 1 and D 2 are accumulated values (number of pixels), E is a subtraction value, and G is the screen, S 1 ,
S 2 , S 3 , S 4 .S 5 is display size (number of pixels), T is
This is the number of pixels at the TAB position. The character code section C of the display memory 13 (indicating one line) in FIG. 5 ...) is stored. This character code and display size are sent to the display section, and the characters are displayed on screen G as shown in Figure 1 a. In Figure 1 a, for example, the character "A" The display size S 1 is pixel number = 5, and the display size S 2 and S 3 of characters "i" and "u" are pixel number = 3, and when the pixel number T at the TAB position is "10", this TAB In order to display a new letter p at position 10, as shown in Figure 1b, the display size of the letter ``i'' is increased from ``3'' to ``5'', and then the letter ``p'' is displayed. To do this, the display size of the character "i" in Figure 1 a is S 2
3 and the subtraction value E2, and the obtained value 5 is stored in the attribute section A of the display memory as a new display size S2 of the character "i". Then, instead of the next character “u”, put the letter “p” into the character code section C,
If the display size S 3 5 is recorded in the attribute section A, the display shown in screen G in FIG. 1b can be obtained. Note that the subtraction value E is E=T- D2 .

上述の表示制御を実現する一実施例を図によつ
て説明する。第2図は本発明の一実施例を説明す
るブロツク図であり、1,23,23′は入力端
子、2はTABテーブル、3,6,7,8,9は
レジスタ、4は比較回路、5は累算器、10は減
算回路、11,24,25は遅延回路、12は加
算回路、13は表示メモリ、14,15は読出回
路、16は制御回路、17は表示部、18は選択
回路、19はOR回路、20はアドレスカウン
タ、21,22は書込回路、C1,C2,C3,C4
文字コード、D1,D2は累算値、E1,E2,E3はパ
ルス信号、Lは行指定信号、L1,L2,Loは行番
号、Pは文字コード、S1,S2,S3,S4は表示サイ
ズ、STは起動信号、T,T1,T2,ToはTAB画
素数、イ,ロ,ハ,ニは表示メモリ13のアドレ
スである。第2図において、行指定信号Lが入力
端子1に与えられ、例えば、行L1を指定すれば、
TABテーブル2のTAB画素数T1が読出されてレ
ジスタ3にセツトされる。表示メモリ13は指定
された行L1のみを拡大して示してある。端子2
3には書替用の文字pの文字コードpが与えられ
る。また書替文字位置は表示メモリ13における
アドレスハとする。
An embodiment for realizing the above-mentioned display control will be described with reference to the drawings. FIG. 2 is a block diagram illustrating an embodiment of the present invention, in which 1, 23, and 23' are input terminals, 2 is a TAB table, 3, 6, 7, 8, and 9 are registers, 4 is a comparison circuit, 5 is an accumulator, 10 is a subtraction circuit, 11, 24, 25 is a delay circuit, 12 is an addition circuit, 13 is a display memory, 14, 15 is a readout circuit, 16 is a control circuit, 17 is a display section, 18 is a selection circuit, 19 is an OR circuit, 20 is an address counter, 21, 22 are write circuits, C 1 , C 2 , C 3 , C 4 are character codes, D 1 , D 2 are accumulated values, E 1 , E 2 , E 3 is a pulse signal, L is a line designation signal, L 1 , L 2 , Lo is a line number, P is a character code, S 1 , S 2 , S 3 , S 4 is a display size, ST is a start signal, T, T 1 , T 2 , and T o are the numbers of TAB pixels, and A, B, C, and D are addresses of the display memory 13. In FIG. 2, a row designation signal L is applied to input terminal 1, and for example, if row L 1 is designated,
The TAB pixel number T1 of the TAB table 2 is read out and set in the register 3. In the display memory 13, only the designated row L1 is shown enlarged. terminal 2
3 is given the character code p of the character p for rewriting. Further, the rewritten character position is assumed to be the address in the display memory 13.

第2図において、入力端子1に行指定信号Lが
与えられると共に、表示メモリ13の読出回路1
4に起動信号STが与えられ、表示サイズ(S1
So)の読出しが開始される。まずアドレスイの表
示サイズS1が読出され、レジスタ8にセツトされ
ると共に、累算器5で計数される。この場合、O
+S1=S1であり、この値S1がレジスタ6にセツト
される。比較回路4において、レジスタ6の出
力、すなわち累算値D1(画素数:S1)とレジスタ
3の出力、すなわちTAB画素数Tとの比較が行
われる。もしT=D1であれば、パルス信号E2
発せられ、このパルス信号E2はOR回路19を経
てアドレスカウンタ20(アツプダウンカウン
タ)を1ステツプ上昇せしめる。従つて選択回路
18は表示メモリ13のアドレスロを選択する。
一方、パルス信号E2は書込回路22にも供給さ
れるので、入力端子23からの文字コードp(文
字p)が、アドレスロの部分(文字コードC2
代りに)に書込まれる。以上がT=D1の場合で
あるが、比較回路4において、T>D1の場合に
はパルス信号E1が発せられる。このパルス信号
E1はOR回路19を経てアドレスカウンタ20を
1ステツプ上昇せしめるので、アドレスロが選択
され、表示サイズS2が読出されてレジスタ8にセ
ツトされる。このセツトと同時にレジスタ8の内
容(S1)はレジスタ9へシフトされるので、レジ
スタ8には表示サイズS2、レジスタ9には表示サ
イズS1がセツトされたことになる。一方、累算器
5において、表示サイズS1とS2との加算が行なわ
れ、その累算値(S1+S2)がレジスタ6にセツト
される。(同時にレジスタ6のデータS1はレジス
タ7へシフトされる。)比較回路4において、
TAB画素数Tと累算値D1(S1とS2との和)との
比較が行なわれ、再び、T>D1であれば前述と
同様にパルス信号E1により表示メモリ13のア
ドレスハから表示サイズS3が読出される。累算器
5において(S1+S2)+S3の演算が行なわれ、累
算値がレジスタ6にセツトされる。従つてレジス
タ6には(S1+S2+S2)、レジスタ7には(S1
S2)がセツトされ、一方、レジスタ8には(S3)、
レジスタ9には(S2)がセツトされる。比較回路
4において比較が行なわれ、今度はT<D1とな
れば、パルス信号E3が発せられる。このパルス
信号E3は減算回路10を起動し、T―D2の演算、
すなわちT―(S1+S2)を行なわしめ、さらに加
算回路12を起動し、(T―D2)+Sの演算、す
なわち(T―D2)+S2を行なわしめる。一方、遅
延回路11を径た信号E3はアドレスカウンタ2
0を1ステツプ下降せしめるので、表示メモリの
アドレスロが選択され、書込回路21からのデー
タ(T―D2+S2)が、表示サイズS2の代りに記
録される。この後、、パルス信号E3は遅延回路2
5、OR回路19を経て、アドレスカウンタ20
を1ステツプ上昇せしめるので、表示メモリのア
ドレスは再びハに戻される。遅延回路25を経た
パルス信号E3はさらに遅延回路24を経て、書
込回路21及び22を駆動し、入力端子23,2
3′からの文字コードp及び表示サイズSをアド
レスハに書込んで書替を行うものである。
In FIG. 2, a row designation signal L is applied to the input terminal 1, and a readout circuit 1 of the display memory 13
4 is given the activation signal ST, and the display size (S 1 ~
The reading of S o ) is started. First, the display size S1 of the address I is read out, set in the register 8, and counted by the accumulator 5. In this case, O
+S 1 =S 1 and this value S 1 is set in register 6. In the comparison circuit 4, the output of the register 6, that is, the accumulated value D 1 (number of pixels: S 1 ), is compared with the output of the register 3, that is, the TAB pixel number T. If T=D 1 , a pulse signal E 2 is generated, which passes through an OR circuit 19 and causes the address counter 20 (up-down counter) to increase by one step. Therefore, the selection circuit 18 selects the address row of the display memory 13.
On the other hand, since the pulse signal E 2 is also supplied to the write circuit 22, the character code p (character p) from the input terminal 23 is written to the address slot portion (instead of the character code C 2 ). The above is the case when T=D 1 , but in the comparator circuit 4, the pulse signal E 1 is generated when T>D 1 . This pulse signal
Since E1 passes through the OR circuit 19 and causes the address counter 20 to increase by one step, the address row is selected and the display size S2 is read out and set in the register 8. At the same time as this setting, the contents of register 8 (S 1 ) are shifted to register 9, so that register 8 is set to display size S 2 and register 9 is set to display size S 1 . On the other hand, in the accumulator 5, the display sizes S 1 and S 2 are added, and the accumulated value (S 1 +S 2 ) is set in the register 6. (At the same time, data S1 in register 6 is shifted to register 7.) In comparator circuit 4,
The TAB pixel number T is compared with the accumulated value D 1 (sum of S 1 and S 2 ), and if T>D 1 again, the address of the display memory 13 is determined by the pulse signal E 1 as described above. The display size S3 is read from c. The calculation (S 1 +S 2 )+S 3 is performed in the accumulator 5, and the accumulated value is set in the register 6. Therefore, register 6 has (S 1 +S 2 +S 2 ), and register 7 has (S 1 +
S 2 ) is set, while (S 3 ) is set in register 8.
(S 2 ) is set in register 9. Comparison is performed in the comparator circuit 4, and if T<D 1 this time, a pulse signal E 3 is generated. This pulse signal E3 activates the subtraction circuit 10, and calculates T- D2 ,
That is, T-(S 1 +S 2 ) is performed, and the adder circuit 12 is activated to perform the calculation of (T-D 2 )+S, that is, (T-D 2 )+S 2 . On the other hand, the signal E3 that has passed through the delay circuit 11 is sent to the address counter 2.
Since 0 is lowered by one step, the address row of the display memory is selected and the data (T-D 2 +S 2 ) from the write circuit 21 is recorded in place of the display size S 2 . After this, the pulse signal E3 is transmitted to the delay circuit 2.
5. Address counter 20 via OR circuit 19
Since the address of the display memory is increased by one step, the address of the display memory is returned to C again. The pulse signal E 3 that has passed through the delay circuit 25 further passes through the delay circuit 24, drives the write circuits 21 and 22, and inputs the input terminals 23 and 2.
Rewriting is performed by writing the character code p and display size S from 3' to address C.

以上のように本発明は表示装置の表示文字の文
字の書替えを、如何なる表示サイズの文字に対し
ても容易に行いうる利点を有するものである。
As described above, the present invention has the advantage that characters displayed on a display device can be easily rewritten for characters of any display size.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明を説明する表示例、第2図は本
発明の一実施例を説明するブロツク図であり、図
中に用いた符号は次の通りである。 1,23,23′は入力端子、2はTABテーブ
ル、3,6,7,8,9はレジスタ、4は比較回
路、5は累算器、10は減算回路、11,24,
25は遅延回路、12は加算回路、13は表示メ
モリ、14,15は読出回路、16は制御回路、
17は表示部、18は選択回路、19はOR回
路、20はアドレスカウンタ、21,22は書込
回路、Aは属性部、Cは文字コード部、C1,C2
C3,C4は文字コード、D1,D2は累算値、Eは減
算値、E1,E2,E3はパルス信号、Gは画面、L
は行指定信号、L1,L2,Loは行番号、pは文字
コード、S,S1,S2B,S3,S4,S5は表示サイ
ズ、STは起動信号、T,T1,T2,ToはTAB画
素数、イ,ロ,ハ,ニ,ホはアドレスを示す。
FIG. 1 is a display example for explaining the present invention, and FIG. 2 is a block diagram for explaining an embodiment of the present invention. Reference numerals used in the figures are as follows. 1, 23, 23' are input terminals, 2 is a TAB table, 3, 6, 7, 8, 9 are registers, 4 is a comparison circuit, 5 is an accumulator, 10 is a subtraction circuit, 11, 24,
25 is a delay circuit, 12 is an adder circuit, 13 is a display memory, 14 and 15 are readout circuits, 16 is a control circuit,
17 is a display section, 18 is a selection circuit, 19 is an OR circuit, 20 is an address counter, 21, 22 are write circuits, A is an attribute section, C is a character code section, C 1 , C 2 ,
C 3 , C 4 are character codes, D 1 , D 2 are cumulative values, E is subtraction values, E 1 , E 2 , E 3 are pulse signals, G is screen, L
is the line designation signal, L 1 , L 2 , Lo is the line number, p is the character code, S, S 1 , S 2 B, S 3 , S 4 , S 5 is the display size, ST is the start signal, T, T 1 , T 2 , and T o represent the number of TAB pixels, and A, B, H, D, and H represent addresses.

Claims (1)

【特許請求の範囲】[Claims] 1 表示部と、文字コード及び前記文字コードの
表示サイズを示す画素数が表示される順序に従つ
て格納される表示メモリとを有する表示装置にお
いて、表示メモリから表示データの表示サイズを
示す画素数を読出して累算する計数手段と、該計
数された表示サイズの画素数の累算値と書替位置
の画素数とを比較する手段と、表示サイズの画素
数の累算値と前記書替位置を示す画素数との差を
演算する減算手段と、該減算手段により得られた
減算値と前記書替位置よりも先行して表示された
文字位置の文字の表示サイズを示す画素数とを加
算する手段とを備え、書替える文字行を指定し、
該指定された文字行の書替位置と書替文字とを与
えて表示文字の書替を行うとき、表示メモリ内の
指定された文字行の最初にある第1の文字に関す
る属性データの表示サイズを示す画素数を読出し
て、その画素数と書替位置の画素数とを比較し、
該書替位置の画素数が大なるときは、次に表示す
べき第2の表示文字の表示サイズを読出して、前
記第1の文字の表示サイズに加算して累算値を求
め、該累算値と前記書替位置の画素数が一致した
ときは、表示メモリ内の指定された文字行の前記
書替位置に書替文字の文字コードを格納し、また
前記累算値が書替位置の画素数より小のとき、引
続き、次の文字の表示サイズを示す画素数を読出
し、前記累算値に加算して得られた累算値が書替
位置の画素数を越えたときは、書替位置の画素数
と該累算値との差を書替位置に先行する文字の表
示サイズを示す画素数に加算して記憶せしめるこ
とを特徴とする表示制御方式。
1. In a display device having a display unit and a display memory in which character codes and the number of pixels indicating the display size of the character code are stored in the order in which they are displayed, the number of pixels indicating the display size of the display data is stored in the display memory. a counting means for reading out and accumulating the number of pixels, a means for comparing the counted cumulative number of pixels of the display size with the number of pixels at the rewriting position, and a calculating means for reading and accumulating the cumulative number of pixels of the display size and the rewriting position. a subtraction means for calculating the difference between the number of pixels indicating the position, and the subtraction value obtained by the subtraction means and the number of pixels indicating the display size of the character at the character position displayed prior to the rewriting position. a means for adding, specifying a character line to be rewritten,
When rewriting the displayed character by giving the rewriting position and rewriting character of the specified character line, the display size of attribute data regarding the first character at the beginning of the specified character line in the display memory. Read out the number of pixels indicating , compare that number of pixels with the number of pixels at the rewriting position,
When the number of pixels at the rewriting position is large, the display size of the second display character to be displayed next is read out and added to the display size of the first character to obtain the cumulative value. When the calculated value and the number of pixels at the rewriting position match, the character code of the rewriting character is stored at the rewriting position of the specified character line in the display memory, and the cumulative value is stored at the rewriting position. If the number of pixels is smaller than the number of pixels at the rewriting position, the number of pixels indicating the display size of the next character is read out and added to the accumulated value.If the accumulated value obtained exceeds the number of pixels at the rewriting position, A display control method characterized in that the difference between the number of pixels at the rewriting position and the cumulative value is added to the number of pixels indicating the display size of the character preceding the rewriting position and the result is stored.
JP10413380A 1980-07-29 1980-07-29 Display control system Granted JPS5729086A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10413380A JPS5729086A (en) 1980-07-29 1980-07-29 Display control system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10413380A JPS5729086A (en) 1980-07-29 1980-07-29 Display control system

Publications (2)

Publication Number Publication Date
JPS5729086A JPS5729086A (en) 1982-02-16
JPS6339065B2 true JPS6339065B2 (en) 1988-08-03

Family

ID=14372602

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10413380A Granted JPS5729086A (en) 1980-07-29 1980-07-29 Display control system

Country Status (1)

Country Link
JP (1) JPS5729086A (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0679212B2 (en) * 1983-05-17 1994-10-05 三田工業株式会社 Display controller for variable pitch characters.
JPS607472A (en) * 1983-06-27 1985-01-16 京セラミタ株式会社 Variable pitch character display system

Also Published As

Publication number Publication date
JPS5729086A (en) 1982-02-16

Similar Documents

Publication Publication Date Title
US4196430A (en) Roll-up method for a display unit
US5285415A (en) Data counting memory card and reader
JPS6339065B2 (en)
US4970501A (en) Method for writing data into an image repetition memory of a data display terminal
EP0316895A2 (en) Integrated circuit for CD player
JPS6019516B2 (en) Screen editing method
JPS5937821Y2 (en) Refresh type CRT display device
JP2833902B2 (en) Display attribute control circuit of bitmap display device
JP2621361B2 (en) Graphic processing unit
JP3419547B2 (en) Non-volatile memory
SU949720A1 (en) Device for checking information recorded in storage units
SU732934A1 (en) Data display on the screen of cathode ray tube
SU1695288A1 (en) Device for display and editing of data on cathode-ray tube screen
JPH0347512B2 (en)
JPS608891A (en) Character generator control system
JPH0762708B2 (en) Elapsed time display device
JPS5818772A (en) Data condensing system
JPS58203489A (en) Display unit
JPS5931745B2 (en) Unused program number display method
JPS59202559A (en) Character information updating system
JPS5930301B2 (en) Screen information transfer confirmation display method
JPS6355586A (en) Graphic display device
JPH06162661A (en) Processing circuit for cd sub-code
JPS6216579B2 (en)
JPH0131198B2 (en)