JPS6339041A - デイスパツチング制御方式 - Google Patents

デイスパツチング制御方式

Info

Publication number
JPS6339041A
JPS6339041A JP18242986A JP18242986A JPS6339041A JP S6339041 A JPS6339041 A JP S6339041A JP 18242986 A JP18242986 A JP 18242986A JP 18242986 A JP18242986 A JP 18242986A JP S6339041 A JPS6339041 A JP S6339041A
Authority
JP
Japan
Prior art keywords
task
request
priority
program
dispatching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18242986A
Other languages
English (en)
Inventor
Toshiaki Doine
土井根 敏明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP18242986A priority Critical patent/JPS6339041A/ja
Publication of JPS6339041A publication Critical patent/JPS6339041A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4843Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は中央処理装置が複数のタスクで共用されるマル
チプログラミングシステムのディスパッチング制御方式
に関する。
〔従来の技術〕
従来のディスパッチング方式でも大型システムは各プロ
グラムのCPU使用率、I/O使用率および各1./O
装置の使用率を動的に測定し、その情報をもとに各タス
クのディスパッチングプライオリティを動的に制御して
いる。一方、端末等の小型システムではディスパッチン
グプライオリティは固定の場合が多い。
〔発明が解決しようとする問題点〕
しかし、従来の動的ディスパッチングの場合、プログラ
ムのCPU使用率(■/O要求を出してから次のI/O
要求を出すまでのCPU使用状況)は平均値として測定
されるため、個々の場面ではくいちがいが生ずる。例え
ば、次のI/O要求を出すまでのCPU命令ステップ数
は少ないのに、CPU使用率の平均値としては高いため
、スループットを上げるために本来はディスパッチング
プライオリティを上げるべきなのにそうならないことが
ありうる。逆に、ディスパッチングプライオリティを下
げるべきなのにそうならないこともありうる。また、各
プログラムのCPU使用率を動的に測定し、定期的にデ
ィスパッチングプライオリティを変更するのはその分、
制御プログラムのオーバヘッドとなる。
一方、各タスクのディスパッチングプライオリティが固
定の場合は、I/’O実行完了後から次の1/O要求を
出すまでの走行ステップ数が少ない場面でも、そのタス
クのディスパッチングプライオリティを変更できないの
で、スループットおよび応答性が下がることがある。
本発明の目的は、プログラムのCPU使用率および各I
/O装置の実行時間を前もって測定した実際の値をディ
スパッチングプライオリティの決定要素とすることによ
りスルーブツトの向上を図ることができ、タスクのサス
ペンドを行なわずにプライオリティの変更を行なうこと
ができるディスパッチングプライオリティ制御方式を提
供することにある。
〔問題点を解決するための手段〕
本発明のディスパッチング制御方式の構成は、中央処理
装置が複数のタスクで共用されるマルチプログラミング
システムのディスパッチング制御方式において、プラグ
ラムがI/O要求を出してから次のI/O要求を出すま
でのプログラムのステップ数で示されるCPU使用量を
前記I/O要求で指定されるI/O装置名および各プロ
グラムのタスク名と対応させて各1/O要求毎に保持す
るI/O制御ブロックテーブルと、前記各I/O装置の
平均I/′0実行時間を前記I/O装置名と対応させて
保持する1/O時間保持テーブルと、前記各プログラム
のタスク優先度を前記各タスク名と対応させて保持する
タスク制御ブロックテーブルとを有し、前記プログラム
のI/O要求完了時に前記CPU使用量、平均l7/O
実行時間およびタスク優先度をもとに前記CPUのスル
ープットを高くする様に前記プログラムのディスパッチ
ングプライオリティを決定し前記タスク制御ブロックテ
ーブルのタスク優先度を変更するディスバ・ソチング制
御機構とを含むことを特徴とする。
〔実施例〕
次に、本発明の一実施例について図面を参照して説明す
る。
第1図は本発明の一実施例のシステムブロック図、第2
図(a)、(b)、(c)は第1図のテーブル31〜3
3の各フォーマットである。
第1図の/OはCPU、20はディスパッチング制御?
!横、30は主記憶、31はI /’ ORi制御ブロ
ックテーブル、32は1770時間保持テーブル、33
はタスク制御ブロックテーブル、40はIOP、41は
フロッピディスク、42は通帳、7′伝標プリンタ、4
3は受信専用プリンタである。
第2図(a)の31はプログラムのフロッピディスク4
1、通帳、/伝標プリンタ42、受信専用プリンタ43
のI/O要求時に作成されるI、/O制御ブロツクで、
3はそのI、/O要求が完了後、次のIloが発行され
るまでのプログラムのステップ数で示されるCPU使用
量、1は次のI/O要求の出される装置名、2はタスク
名である。バンキング端末のように走行するプログラム
があらかじめ定まっている場合は、各I/O要求毎の次
のIloを出すまでのCP LJ使用量を前もって測定
し、プログラムに反映させておけばよい。
第2図(b)の32は各1/O装置の平均1/O時間を
保持するためのテーブルで、lは装置名、4は平均1/
O時間である。
第2図(C)の33はタスク制御プロ・ツクのテーブル
で、2はタスク名、5はディスパッチングプライオリテ
ィ、6はタスクの優先度である。
プログラムからI/O要求が発行されると、ディスパッ
チング制御機構20が起動され、I /’O要求のパラ
メータである次のI/O要求が発行されるまでのCPU
使用量3と装置名1およびタスク名2をI/O制御ブロ
ックテーブル31に登録する。I/O実行が完了すると
、再びディスパッチング制御機構20が起動され、l7
70制御ブロツクテーブル31から次のI/O要求を出
すまでのCP LJ使用量を求める。また、I/O制御
ブロックテーブル31のタスク名2からタスク制御ブロ
ックテーブル33の対応するエントリをサーチし、タス
クの優先度を求める。
さらにI/O制御ブロックテーブル31の装置名1から
、各I 、−’ O装置の平均1/O時間を保持するI
/O時間保持テーブル32の対応するエントリをサーチ
し、装置の平均1/O時間を求める。
次に、これらの3つのパラメータすなわち、次のI/O
要求を出すまでのCPU使用量、タスクの優先度、装置
の平均1/O時間からプログラムに対応したタスクのデ
ィスパッチングプライオリティを決定し、タスク制御ブ
ロックテーブル33のディスパッチングプライオリティ
をかきかえ、タスクにIloの実行の完了を通知する。
タスクのディスパッチングプライオリティの決定は、例
えば次のように行う。
CP U使用量が多く、その処理速度を昇げたいタスク
、もしくはCPU使用量が同程度で平均I/O実行時間
の長いI/O装置に入出力命令を出力するタスクの優先
度を高くする。
〔発明の効果〕
以上説明したように本発明は、プログラムのI/O要求
が出されてから次のI/O要求が出るまでのCPU使用
量として平均値ではなく、あらかじめ測定した実際の値
を用いてディスパッチングプライオリティを決めるので
、Iloの同時動作によるスループットの向上および応
答時間の短縮の効果は平均値を用いる場合よりも大きい
さらに、プログラムのI/O要求が出されてから次の■
2/O要求が出るまでのCPU使用量を実行中に測定す
る必要はなく、またディスパッチングプライオリティの
変更はI/O完了時に行うので、タスクのサスペンドを
行なわずに変更できる場合が多いのでオーバヘッドは少
なくてすむ。
【図面の簡単な説明】
第1図は本発明の一実施例のシステムブロック図、第2
図(a)、(b)、(c)は第1図のテーブル31〜3
3の各フォーマットである。 1・・・装置名、2・・・タスク名、3・・・CPU使
用量、4・・・平均1/O時間、5・・・ディスパッチ
ングプライオリティ、6・・・タスク優先度、/O・・
・CPU、20・・・ディスパッチング制御機構、30
・・・主記憶、31・・・I/O制御ブロックテーブル
、32・・・I/O時間保持テーブル、33・・・タス
ク制御ブロックテーブル、40・・・IOP、41・・
・フロッピディスク、42・・・通帳/伝標プリンタ、
43・・・受声 2 図

Claims (1)

    【特許請求の範囲】
  1. 中央処理装置が複数のタスクで共用されるマルチプログ
    ラミングシステムのディスパッチンダ制御方式において
    、プラグラムがI/O要求を出してから次のI/O要求
    を出すまでのプログラムのステップ数で示されるCPU
    使用量を前記I/O要求で指定されるI/O装置名およ
    び各プログラムのタスク名と対応させて各I/O要求毎
    に保持するI/O制御ブロックテーブルと、前記各I/
    O装置の平均I/O実行時間を前記I/O装置名と対応
    させて保持するI/O時間保持テーブルと、前記各プロ
    グラムのタスク優先度を前記各タスク名と対応させて保
    持するタスク制御ブロックテーブルとを有し、前記プロ
    グラムのI/O要求完了時に前記CPU使用量、平均I
    /O実行時間およびタスク優先度をもとに前記CPUの
    スループットを高くする様に前記プログラムのディスパ
    ッチングプライオリティを決定し前記タスク制御ブロッ
    クテーブルのタスク優先度を変更するディスパッチンダ
    制御機構とを含むことを特徴とするディスパッチンダ制
    御方式。
JP18242986A 1986-08-01 1986-08-01 デイスパツチング制御方式 Pending JPS6339041A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18242986A JPS6339041A (ja) 1986-08-01 1986-08-01 デイスパツチング制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18242986A JPS6339041A (ja) 1986-08-01 1986-08-01 デイスパツチング制御方式

Publications (1)

Publication Number Publication Date
JPS6339041A true JPS6339041A (ja) 1988-02-19

Family

ID=16118118

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18242986A Pending JPS6339041A (ja) 1986-08-01 1986-08-01 デイスパツチング制御方式

Country Status (1)

Country Link
JP (1) JPS6339041A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0231238A (ja) * 1988-07-21 1990-02-01 Toshiba Corp コンピュータのタスク優先度制御方式
JP2010218583A (ja) * 2010-07-05 2010-09-30 Nec Corp I/o処理装置及び方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0231238A (ja) * 1988-07-21 1990-02-01 Toshiba Corp コンピュータのタスク優先度制御方式
JP2010218583A (ja) * 2010-07-05 2010-09-30 Nec Corp I/o処理装置及び方法

Similar Documents

Publication Publication Date Title
US4642756A (en) Method and apparatus for scheduling the execution of multiple processing tasks in a computer system
US7383548B2 (en) CPU usage regulation
JP3490473B2 (ja) プロセッサ間通信システム
CN104598304B (zh) 用于作业执行中的调度的方法和装置
JPS6339041A (ja) デイスパツチング制御方式
EP0052713A2 (en) A process management system for scheduling work requests in a data processing system
KR100651722B1 (ko) 실시간 성능 지원을 위한 리눅스 커널의 구성 방법 및실시간 성능 테스트 방법
JP2587434B2 (ja) データの入出力処理方法
JP3374480B2 (ja) データ処理装置
JPS6227818A (ja) 入出力制御方式
JPS62177641A (ja) 排他優先制御方式
JPH10149311A (ja) メモリ制御装置
JPH08137703A (ja) タスク切替装置
JPS59117642A (ja) 計算機への処理割当て方式
JPS5947652A (ja) コマンド・スケジユ−リング方式
JPH0215354A (ja) I/oスケジューリング方法
JP2903525B2 (ja) ジョブ管理方式
JPS60168240A (ja) 割込処理回路
CN113705845A (zh) 纪念币预约处理方法及装置
JP2023171264A (ja) 分散型異機種混在システムに基づくタスクインテリジェント処理方法
CN105022622B (zh) 适用于远程程序呼叫的逾时控制单元与远程程序呼叫方法
JPH0675780A (ja) 割込み制御装置
JPH03138730A (ja) トランザクション処理多重度変更方式
JP2002318713A (ja) Cpu占有時間測定方法
JPS63300350A (ja) マルチプロセッサシステムのタスクスケジュ−ル方式