JPS63309471A - サ−マルヘッド駆動制御装置 - Google Patents

サ−マルヘッド駆動制御装置

Info

Publication number
JPS63309471A
JPS63309471A JP62145612A JP14561287A JPS63309471A JP S63309471 A JPS63309471 A JP S63309471A JP 62145612 A JP62145612 A JP 62145612A JP 14561287 A JP14561287 A JP 14561287A JP S63309471 A JPS63309471 A JP S63309471A
Authority
JP
Japan
Prior art keywords
recording
pulse
circuit
thermal head
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62145612A
Other languages
English (en)
Inventor
Taiji Ishida
石田 泰二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP62145612A priority Critical patent/JPS63309471A/ja
Publication of JPS63309471A publication Critical patent/JPS63309471A/ja
Pending legal-status Critical Current

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/315Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of heat to a heat sensitive printing or impression-transfer material
    • B41J2/32Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of heat to a heat sensitive printing or impression-transfer material using thermal heads
    • B41J2/375Protection arrangements against overheating

Landscapes

  • Electronic Switches (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、発熱体群をライン状に配したサーマルヘッド
の任意の場所を発熱させ、記録紙に文字。
図形を記録する記録装置に関する。
〔発明の概要〕
本発明は、記録中に記録駆動回路と制御回路の一方また
は両方がACノイズ、静電気ノイズ、電源の瞬断などの
外乱によって回路の誤動作やプログラムの暴走などの異
常動作をし、所定の記録時間より過大なる記録パルスが
サーマルヘッドに加わり、発熱体群を破壊または損傷す
ることを防ぐため、制御回路より起動をかけられた記録
駆動回路から出力される記録パルスが、抵抗、コンデン
サ、七ノステーブルマルチバイプレータ(以下、モノマ
ルチと呼ぶ)で構成される過大記録パルス防止回路の抵
抗とコンデンサで決まる時定数以上に長くなることを防
止するものである。
〔従来の技術〕
従来の技術では、サーマルヘッドの過大記録パルス防止
は、上記外乱より、記録駆動回路が異常動作しても、制
御回路は正常に動作することを前提として、プログラム
等によって、記録駆動回路の異常を検出し、サーマルヘ
ッドに過大記録パルスが加わることを防止していた。
〔発明が解決しようとする問題点〕
サーマルヘッドは数十から数千ある発熱体の内、1つで
も破壊及び損傷があると使用に耐えず、サーマルヘッド
を交換する作業が発生する。従来の技術では、上記外乱
により記録駆動回路のみならず、過大記録パルス防止を
制御している制御回路が、回路の誤動作やプログラムの
暴走による異常動作をした時、過大記録パルスがサーマ
ルヘッドに加わることを防げず、外乱に対する対策が不
十分であるという問題点があった。
〔問題点を解決するための手段〕
従来の問題点を解決するために、本発明は記録開始1δ
号と記録終了信号を出力し、所定時間だけ記録パルスを
発生させる記録駆動回路と、予め記録駆動回路に記録パ
ルスの所定時間を設定し、起動をかけ制御する制御1回
路と、記録動作中に上記両回路の一方または両方が上記
異常動作しても両回路とは独立に過大記録パルスが、サ
ーマルヘッドに加わることを防止する、抵抗、コンデン
サ。
モノマルチよりなる過大記録パルス防止回路を具備する
構成とした。
〔作用〕
正常動作時においては、駆動回路より防止回路に記録開
始信号が入力されることによって、記録パルスが開始さ
れ、所定時間後、記録終了信号が人力されることによっ
て、記録パルスは終了する。
従って、所定時間だけ記録パルスは発生する。異常動作
時において、記録開始信号によって記録パルス発生後、
所定時間後に記録終了信号が入力されなくても防止回路
の時定数によって決まる時間より長い記録パルスは発生
せず、サーマルヘッドの破壊及び1員傷を防止できる。
〔実施例〕
以下、本発明の実施例を図面に基づき詳細に説明する。
第1図は、本発明の一実施例を示す回路図である0図面
は、いくつかに分割されたサーマルヘッドの内、1ブロ
ツクの駆動回路について述べる。制御回路6は記録駆動
回路4に予め記録時間を設定し、記録駆動回路4の起動
を制御する。
記録開始信号aは過大記録パルス防止回路3を構成する
モノマルチ5の入力端子に接続され、記録終了信号すは
同じモノマルチ5のクリア端子に接続されている。記録
駆動回路4は制御回路6より、起動をかけられると、始
めに記録開始信号aを、そして設定された記録時間後に
記録終了信号すを過大記録パルス防止回路3に出力する
過大記録パルス防止回路3は、記録開始信号aの人力に
より記録パルスCの出力を開始し、記録終了13号すの
入力により記録パルスCの出力を終了する。又、記録開
始信号aの人力により記録パルスCの出力が開始され、
記録終了信号すが外乱による制御回路6や記録駆動回路
4の回路誤動作やプログラムが暴走する異常動作によっ
て、過大記録パルス防止回路3に入力されない時、抵抗
8とコンデンサ7によって決まる時定数の時間後に記録
パルスCは終了する。インターフェース回路2は、記録
パルスCをサーマルヘッドに入力できるように電圧レヘ
ルの整合をとる。第2図は、第1図中の各部の正常動作
時の信号波形を示す図で、これを参照して動作説明を行
う。予め記録時間を設定された記録駆動回路4に起動か
ががると記録開始信号aはハイレベルとなり、モノマル
チ5の記録パルスCもハイレベルとなる。そして、設定
された記録時間後に記録駆動回路4より、記録終了信号
すのロウレベルが出力され、モノマルチ5のクリア端子
に人力されるため、記録パルスCはロウレベルとなり、
記録パルスCは終了する。
しかしながら、異常が発生した場合は第3図に示す様に
、記録開始信号aがハイレベルになり、記録パルスCが
ハイレベルとなるが、異常動作により記録時間経過して
も、記録終了信号すは記録駆動回路4より、ロウレベル
の出力はされない。
しかし、過大記録パルス防止回路3を構成するモノマル
チ5と時定数Tを決める抵抗8とコンデンサ7により、
記録パルスCの開始よりT時間後に自動的にロウレベル
となる。上記の様に、記録パルスCは開始より最大でも
時定数T時間板」二長くなることはないため、サーマル
ヘッドlに過大パルスがかかることを防止することがで
きる。向、時定数Tを決める抵抗8とコンデンサ7の容
量を変えることにより、任意にTの値を設定できる。
〔発明の効果〕
以上説明したように、本発明では、異常動作によって正
常に記録が終了しない場合でも、一定時間後に確実に記
録パルスが終了するため、過大記録パルスによるサーマ
ルヘッドの破壊及び撰傷を防止することができ、しいて
は機器の安全性の向上をはかることができる。
【図面の簡単な説明】
第1図は、本発明のサーマルヘッド及び装置の回路図、
第2図は、第1図中の各部の正常動作時の波形図、第3
図は、第1図中の各部の異常動作時の波形図である。 l・・・サーマルへラド 2・・・インターフェース回路 3・・・過大記録パルス防止回路 4・・・記録駆動回路 6・・・制御回路          以 玉出願人 
セイコー電子工業株式会社 本−!l!藺の7−マルへット′及P′に菫の圓賓−図
第1図 ふ吉pの、正、学會簀乍暗のン良形a v、212I し v 各部の異常動作時の波形図 第 3(21

Claims (1)

  1. 【特許請求の範囲】 複数の発熱体群を直列に配置した、サーマルヘッドと、 サーマルヘッドを用いて記録紙に作画する記録駆動回路
    と、 前記記録駆動回路を制御する制御回路と、 前記制御回路より条件設定された記録信号が、一定時間
    より長くなった場合に、前記記録信号を前記サーマルヘ
    ッドへ供給しないサーマルヘッド駆動制御装置。
JP62145612A 1987-06-11 1987-06-11 サ−マルヘッド駆動制御装置 Pending JPS63309471A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62145612A JPS63309471A (ja) 1987-06-11 1987-06-11 サ−マルヘッド駆動制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62145612A JPS63309471A (ja) 1987-06-11 1987-06-11 サ−マルヘッド駆動制御装置

Publications (1)

Publication Number Publication Date
JPS63309471A true JPS63309471A (ja) 1988-12-16

Family

ID=15389062

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62145612A Pending JPS63309471A (ja) 1987-06-11 1987-06-11 サ−マルヘッド駆動制御装置

Country Status (1)

Country Link
JP (1) JPS63309471A (ja)

Similar Documents

Publication Publication Date Title
JPH04286657A (ja) 圧電素子の異常検出回路
JPS63309471A (ja) サ−マルヘッド駆動制御装置
US5196832A (en) Electric power system with line failure detection
JPH0723523A (ja) 突入防止回路の故障検出装置
JP3153220B2 (ja) 電源制御方式
JP3289743B2 (ja) 充電抵抗保護回路
JPS63230362A (ja) サ−マルヘツドの保護回路
JP3830655B2 (ja) 放電加工装置用スイッチング回路の保護回路
JP2784274B2 (ja) 電源保護装置
JPS59145423A (ja) 給湯機の制御装置
JPS59152868A (ja) シリアルプリンタの印字ヘツド保護装置
EP0161351A1 (en) An auxiliary circuit in a circuitry comprising C-MOS integrated circuit components
JPH0143650Y2 (ja)
JPH0312529Y2 (ja)
JPS6338927B2 (ja)
JP3423163B2 (ja) 電気機器の過給電防止装置
JPH04125058A (ja) 電源装置
JPS61163874A (ja) ライン熱印刷装置のヘツド駆動用電源保護回路
JPH0556551A (ja) 地絡保護回路
JP3286988B2 (ja) 採暖装置
JPH0216075A (ja) 異常検出回路
JPS6128111A (ja) 電圧制御方式
SU1649522A2 (ru) Устройство дл регулировани температуры
JPS5894489A (ja) プリンタの故障検出装置
JPH09244701A (ja) 制御回路の安全制御装置