JPS6329299Y2 - - Google Patents

Info

Publication number
JPS6329299Y2
JPS6329299Y2 JP16708380U JP16708380U JPS6329299Y2 JP S6329299 Y2 JPS6329299 Y2 JP S6329299Y2 JP 16708380 U JP16708380 U JP 16708380U JP 16708380 U JP16708380 U JP 16708380U JP S6329299 Y2 JPS6329299 Y2 JP S6329299Y2
Authority
JP
Japan
Prior art keywords
circuit
monostable multivibrator
input
gate
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP16708380U
Other languages
Japanese (ja)
Other versions
JPS5791343U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP16708380U priority Critical patent/JPS6329299Y2/ja
Publication of JPS5791343U publication Critical patent/JPS5791343U/ja
Application granted granted Critical
Publication of JPS6329299Y2 publication Critical patent/JPS6329299Y2/ja
Expired legal-status Critical Current

Links

Description

【考案の詳細な説明】 本考案は、ゲート回路にて構成した単安定マル
チバイブレータに関するものであり、二つの入力
端子を有するように工夫したものである。
[Detailed Description of the Invention] The present invention relates to a monostable multivibrator configured with a gate circuit, and is devised to have two input terminals.

第1図はノアゲート2,3にて構成した従来の
単安定マルチバイブレータ1′を示している。先
づ、この動作について動作波形を示す第2図と共
に説明する。入力端子4にトリガ信号イが入力さ
れていないとき、抵抗R1,R2を介して印加され
る電源電圧VDDによりノアゲート3の入力ハはH
であり、以つてその出力ホはLである。それ故、
ノアゲート2の入力ニはL、出力はHである。さ
てこの状態にて入力端子4にトリガ信号イが入力
されるとノアゲート2の出力ロはLに反転する。
それ故、ノアゲート3の入力ハはLに、出力ホは
Hに夫々反転する。コンデンサCの充電が進み、
スレシユホールド値以上に端子電圧が上昇すると
即ちノアゲート3の入力ハがHとなると、ノアゲ
ート3の出力ホがLとなり、以つてノアゲート2
の入力ニがLとなつて初期状態に復帰する。尚、
準安定期間Tはゲート回路のスレシユホールド値
を1/2VDDとするとT=0.69R1Cとなる。
FIG. 1 shows a conventional monostable multivibrator 1' composed of NOR gates 2 and 3. First, this operation will be explained with reference to FIG. 2 showing operation waveforms. When the trigger signal A is not input to the input terminal 4, the input A of the NOR gate 3 becomes H due to the power supply voltage VDD applied via the resistors R1 and R2 .
, so its output H is L. Therefore,
The input of the NOR gate 2 is L and the output is H. Now, in this state, when the trigger signal A is input to the input terminal 4, the output B of the NOR gate 2 is inverted to L.
Therefore, the input H of the NOR gate 3 is inverted to L, and the output H is inverted to H. Charging of capacitor C progresses,
When the terminal voltage rises above the threshold value, that is, when the input H of the NOR gate 3 becomes H, the output H of the NOR gate 3 becomes L, and thus the NOR gate 2
Input D becomes L, and the initial state is restored. still,
The metastable period T becomes T=0.69R 1 C when the threshold value of the gate circuit is 1/2V DD .

ところで、トリガ信号イにて単安定マルチバイ
ブレータ1′をトリガすると共にこのトリガ信号
イを他の回路5の入力信号とした場合には、他の
回路5の入力端を端子4に接続すれば良い。一
方、単安定マルチバイブレータ1′をトリガした
いが、他の回路5には何等影響を及ぼしたくない
場合、第1図に示す従来回路では、入力端子が1
個であるのでこのような使用態様は不可能であ
る。
By the way, if the monostable multivibrator 1' is triggered by the trigger signal A and this trigger signal A is used as an input signal for another circuit 5, the input end of the other circuit 5 may be connected to the terminal 4. . On the other hand, if you want to trigger the monostable multivibrator 1' but do not want to have any effect on the other circuits 5, in the conventional circuit shown in FIG.
This type of usage is not possible because there are only 1.

そこで本考案は2個の入力端子4,6を有する
単安定マルチバイブレータを提供するものであ
る。第3図に示す本考案に於いて、その特徴とす
るところはノアゲート3の出力ホをダイオード
D1を介してノアゲート2の入力ニに接続したも
のである。入力端子4にトリガ信号イが印加され
た場合の動作は第1図の従来例と同様である。ま
た入力端子6にトリガ信号ヘが印加された場合に
はダイオードD2及び抵抗R3によりノアゲート2
の入力ニがHとなり、先の場合と同様に単安定マ
ルチバイブレータはトリガされる。このとき他
の回路5には勿論何の影響もない。
Therefore, the present invention provides a monostable multivibrator 1 having two input terminals 4 and 6. The feature of the present invention shown in Fig. 3 is that the output H of the NOR gate 3 is connected to a diode.
It is connected to input D of NOR gate 2 via D1 . The operation when the trigger signal A is applied to the input terminal 4 is the same as that of the conventional example shown in FIG. Also, when a trigger signal is applied to input terminal 6, NOR gate 2 is activated by diode D 2 and resistor R 3 .
Input D becomes H, and the monostable multivibrator 1 is triggered as in the previous case. At this time, other circuits 5 are of course not affected at all.

更に次の如き使用態様も可能となる。トリガ信
号イ′によりノアゲート3の出力ホがHである期
間に入力端子6にHの入力信号ヘ′を印加してお
くと、次のトリガ信号イ″にて単安定マルチバイ
ブレータは何等トリガされず、他の回路5にの
み入力信号を印加することができる(第4図波形
イ,ヘ,ホ,ニ参照)。
Furthermore, the following usage modes are also possible. If an H input signal ' is applied to the input terminal 6 during the period when the output H of the NOR gate 3 is H due to the trigger signal A', the monostable multivibrator 1 will not be triggered in any way by the next trigger signal A'. First, input signals can be applied only to other circuits 5 (see waveforms A, H, H, and D in FIG. 4).

尚、これまでの説明は二個のノアゲートを利用
した単安定マルチバイブレータの実施例について
説明したが、勿論二個のナンドゲートを利用した
単安定マルチバイブレータについても、同様に構
成することができる。この場合には電源、ダイオ
ード等の極性は前述した実施例の場合とは逆にな
る。
Although the explanation so far has been about an embodiment of a monostable multivibrator using two NAND gates, it goes without saying that a monostable multivibrator using two NAND gates can be constructed in the same way. In this case, the polarities of the power supply, diodes, etc. will be reversed from those in the previously described embodiment.

以上述べた本考案に依れば簡単な構成にて二入
力端子を有する単安定マルチバイブレータを得る
ことが可能となり、種々の用途に利用し得るもの
である。
According to the present invention described above, it is possible to obtain a monostable multivibrator having two input terminals with a simple configuration, and it can be used for various purposes.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来の単安定マルチバイブレータを示
す図、第2図はその動作波形図、第3図は本考案
に係る単安定マルチバイブレータを示す図、第4
図はその動作波形図である。 は単安定マルチバイブレータ、2,3はノア
ゲート、4,6は入力端子、D1はダイオード。
Fig. 1 is a diagram showing a conventional monostable multivibrator, Fig. 2 is its operating waveform diagram, Fig. 3 is a diagram showing a monostable multivibrator according to the present invention, and Fig. 4 is a diagram showing a monostable multivibrator according to the present invention.
The figure is an operation waveform diagram. 1 is a monostable multivibrator, 2 and 3 are NOR gates, 4 and 6 are input terminals, and D 1 is a diode.

Claims (1)

【実用新案登録請求の範囲】 第1のノアゲート回路若しくはナンドゲート回
路を前段回路とし、第2のノアゲート回路若しく
はナンドゲート回路を後段回路として前記前段回
路と後段回路を時定数回路を介して直列接続する
と共に、前記後段回路の出力を前記前段回路の二
入力の一方に接続する構成とした単安定マルチバ
イブレータであつて、 前記前段回路の二入力端子を夫々単安定マルチ
バイブレータのトリガ入力端子とすると共に前記
後段回路の出力と前記前段回路の二入力の一方を
接続する線路にダイオードを挿入し、 以つて、前記ダイオードが挿入された線路が接
続されていない方の前記前段回路の入力端子を他
の回路のトリガ入力端子として共用すると共に、
前記線路が接続された方の前記前段回路の入力端
子に印加された単安定マルチバイブレータに対す
るトリガ入力の前記後段回路の出力に対する影響
を前記ダイオードにて阻止する構成としたことを
特徴とする単安定マルチバイブレータ。
[Claims for Utility Model Registration] A first NOR gate circuit or NAND gate circuit is used as a front-stage circuit, a second NOR gate circuit or NAND gate circuit is used as a second-stage circuit, and the front-stage circuit and the second-stage circuit are connected in series via a time constant circuit. , a monostable multivibrator configured to connect the output of the latter circuit to one of the two inputs of the preceding circuit, wherein the two input terminals of the preceding circuit are respectively trigger input terminals of the monostable multivibrator; A diode is inserted into the line connecting the output of the subsequent circuit and one of the two inputs of the preceding circuit, and the input terminal of the preceding circuit, which is not connected to the line into which the diode is inserted, is connected to another circuit. In addition to being shared as a trigger input terminal for
The monostable device is characterized in that the diode prevents an influence of a trigger input to a monostable multivibrator applied to an input terminal of the preceding circuit to which the line is connected to the output of the subsequent circuit. Multi vibrator.
JP16708380U 1980-11-20 1980-11-20 Expired JPS6329299Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16708380U JPS6329299Y2 (en) 1980-11-20 1980-11-20

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16708380U JPS6329299Y2 (en) 1980-11-20 1980-11-20

Publications (2)

Publication Number Publication Date
JPS5791343U JPS5791343U (en) 1982-06-05
JPS6329299Y2 true JPS6329299Y2 (en) 1988-08-08

Family

ID=29525730

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16708380U Expired JPS6329299Y2 (en) 1980-11-20 1980-11-20

Country Status (1)

Country Link
JP (1) JPS6329299Y2 (en)

Also Published As

Publication number Publication date
JPS5791343U (en) 1982-06-05

Similar Documents

Publication Publication Date Title
JPS6329299Y2 (en)
US3324307A (en) Flip-flop circuit
US4620119A (en) Dual-mode timer circuit
SU1636986A1 (en) Monostable multivibrator
SU362426A1 (en) I.M. ZHOBTIS
SU1138933A1 (en) Pulse-duration selector
JPS58129156U (en) Oscilloscope sweep trigger pulse generation circuit
JPS5978733U (en) reset circuit
JPH0229535Y2 (en)
JPS5813044B2 (en) oscillation circuit
JPS5823429U (en) oscillator
JPH0236226U (en)
JPS6284229U (en)
JPS59122629U (en) Digital circuit push button input device
JPS6066126U (en) reset circuit
JPS598298U (en) Pulse motor drive circuit
JPS5823430U (en) oscillator
JPS58172234U (en) oscillation circuit
JPS59111330U (en) switch circuit
JPS5980916U (en) delay output circuit
JPS59134398U (en) Photoelectric automatic blinker
JPS6415400U (en)
JPS6022027U (en) reset circuit
JPS5823438U (en) High precision frequency generator
JPS5892836U (en) Secondary battery discharge voltage detection circuit