JPS63252016A - Ad変換装置 - Google Patents
Ad変換装置Info
- Publication number
- JPS63252016A JPS63252016A JP62087562A JP8756287A JPS63252016A JP S63252016 A JPS63252016 A JP S63252016A JP 62087562 A JP62087562 A JP 62087562A JP 8756287 A JP8756287 A JP 8756287A JP S63252016 A JPS63252016 A JP S63252016A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- supplied
- circuit
- frequency
- sampling frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、サンプリング周波数か可変のAD変換装置に
関する。
関する。
本発明はAD変換装置に関し、可変のサンプリング周波
数に対応して入力信号の周波数特性を制御することKよ
り、AD変換による折返しひずみの発生等を減少させる
ようにしたものである。
数に対応して入力信号の周波数特性を制御することKよ
り、AD変換による折返しひずみの発生等を減少させる
ようにしたものである。
例えばビデオ信号をデジタル化し、このデジタル信号を
処理していわゆる倍速変換を行う装置が提案(特開昭6
1−137,481号公報)されている。
処理していわゆる倍速変換を行う装置が提案(特開昭6
1−137,481号公報)されている。
例えばこのような装置において、ビデオ信号をAD変換
する場合に、AD変換回路に供給される信号はAD変換
のサンプリング周波数の1以下に帯域制限されていない
と、量子化定理によって折返しひずみや量子化ひずみ等
の波形ひずみが発生し、良好な復元信号を得ることがで
きなくなる。
する場合に、AD変換回路に供給される信号はAD変換
のサンプリング周波数の1以下に帯域制限されていない
と、量子化定理によって折返しひずみや量子化ひずみ等
の波形ひずみが発生し、良好な復元信号を得ることがで
きなくなる。
そこで従来から、AD変換回路の前段にブリフィルタと
呼ばれるローパスフィルタ(LPF)ヲ設ケ、またDA
変換回路の後段にポストフィルタと呼ばれるLPFを設
ける゛と共に、これらのLPFのカットオフ周波数なA
D変換のサンプリング周波数の1に等しくして、上述の
波形ひずみの発生を減少させることが行われている。
呼ばれるローパスフィルタ(LPF)ヲ設ケ、またDA
変換回路の後段にポストフィルタと呼ばれるLPFを設
ける゛と共に、これらのLPFのカットオフ周波数なA
D変換のサンプリング周波数の1に等しくして、上述の
波形ひずみの発生を減少させることが行われている。
この場合に従来の装置では、一般にAD変換のすンプリ
ング周波数は固定であるために、LPFのカットオフ周
波数も固定で設計すればよく、固定の回路が用いられて
いた。
ング周波数は固定であるために、LPFのカットオフ周
波数も固定で設計すればよく、固定の回路が用いられて
いた。
これに対して水平走査周波数の異なる種々のビデオ信号
が供給されると共に、これらの信号をデジタル化してフ
レームメモリに書込み、任意の一定の水平走査周波数の
ビデオ信号に変換して表示する装置が実施されている。
が供給されると共に、これらの信号をデジタル化してフ
レームメモリに書込み、任意の一定の水平走査周波数の
ビデオ信号に変換して表示する装置が実施されている。
この場合に、例えば1水平期間のAD変換のサンプリン
グ数を一定にしようとすると、上述の水平走査周波数の
変化によってAD変換のサンプリング周波数が変化され
ることになる。この場合に上述したようにLPFのカッ
トオフ周波数が固定であると、サンプリング周波数の変
化によって上述の波形ひずみを発生するおそれが生じる
。
グ数を一定にしようとすると、上述の水平走査周波数の
変化によってAD変換のサンプリング周波数が変化され
ることになる。この場合に上述したようにLPFのカッ
トオフ周波数が固定であると、サンプリング周波数の変
化によって上述の波形ひずみを発生するおそれが生じる
。
なおこの場合に、カットオフ周波数をサンプリング周波
数が最低の時に合せて設計することは、水平走査周波数
か2倍以上変化されることから不都合を生じるおそれが
大きい。
数が最低の時に合せて設計することは、水平走査周波数
か2倍以上変化されることから不都合を生じるおそれが
大きい。
以上述べたように従来の技術では、AD変換回路のサン
プリング周波数を変更した場合に良好な変換を行うこと
ができなくなってしまうなどの問題点があった。
プリング周波数を変更した場合に良好な変換を行うこと
ができなくなってしまうなどの問題点があった。
本発明は、サンプリング周波数が可変のAD変換回路(
6)を設け、入力信号を可変フィルタ(4)を介して上
記AD変換回路に入力すると共に、上記AD変換回路の
サンプリング周波数に対応して上記可変フィルタのカッ
トオフ周波数を制御(回路(131−(1!j)し、上
記AD変換回路による折返しひずみの発生を減少させた
ことを特徴とするAD変換装置である。
6)を設け、入力信号を可変フィルタ(4)を介して上
記AD変換回路に入力すると共に、上記AD変換回路の
サンプリング周波数に対応して上記可変フィルタのカッ
トオフ周波数を制御(回路(131−(1!j)し、上
記AD変換回路による折返しひずみの発生を減少させた
ことを特徴とするAD変換装置である。
これによれば、サンプリング周波数に追随してカットオ
フ周波数が変化されるので、サンプリング周波数が変更
され【も常に良好なAD変換を行うことができる。
フ周波数が変化されるので、サンプリング周波数が変更
され【も常に良好なAD変換を行うことができる。
第1図は上述した水平走査周波数の異なる種々のビデオ
信号を任意の一定の水平走査周波数のビデオ信号に変換
する装置に適用した場合を示す。
信号を任意の一定の水平走査周波数のビデオ信号に変換
する装置に適用した場合を示す。
この図において、入力端子tl)に供給されるビデオ信
号が同期分離回路(2)、スイッチ(3)の一方の固定
接点を通じてブリフィルタとなる電圧制御盤可変y イ
ルタ(VCF ) (4)K 供給サレ、とノVCF
[41カラの信号がスイッチ(5)の一方の固定接点を
通じてAD変換回路(6)に供給される。このAD変換
回路(6)からのデジタル信号がメモリ等のデジタル信
号処理回路(7)に供給される。さらに処理された信号
がDA変換回路(8)に供給され、このDA変換回路(
8)からのアナログ信号がポストフィルタとなるLPF
(91、駆動アンプαaを通じて受像管圓に供給される
。
号が同期分離回路(2)、スイッチ(3)の一方の固定
接点を通じてブリフィルタとなる電圧制御盤可変y イ
ルタ(VCF ) (4)K 供給サレ、とノVCF
[41カラの信号がスイッチ(5)の一方の固定接点を
通じてAD変換回路(6)に供給される。このAD変換
回路(6)からのデジタル信号がメモリ等のデジタル信
号処理回路(7)に供給される。さらに処理された信号
がDA変換回路(8)に供給され、このDA変換回路(
8)からのアナログ信号がポストフィルタとなるLPF
(91、駆動アンプαaを通じて受像管圓に供給される
。
そしてこの装置において、同期分離回路(2)で分離さ
れた水平同期パルスが逓倍回路azに供給されて上述の
1水平期間のす/プル数倍のクロック信号が形成され、
この信号がAD変換回路(6)及び信号処理回路(7)
に供給される。さらにこのクロック信号が1分周回路0
に供給されてAD変換回路(6)でのサンプリングに対
してブリフィルタで必要なカットオフ周波数に相当する
信号が形成される。この分周信号が例えばO及び5■の
2値信号から1vP−pのビデオ信号と同等の信号に変
換するアッテネータ(141に供給され、このアッテネ
ート信号がスイッチ(3]の他方の固定接点を通じてV
CFt41に供給される。
れた水平同期パルスが逓倍回路azに供給されて上述の
1水平期間のす/プル数倍のクロック信号が形成され、
この信号がAD変換回路(6)及び信号処理回路(7)
に供給される。さらにこのクロック信号が1分周回路0
に供給されてAD変換回路(6)でのサンプリングに対
してブリフィルタで必要なカットオフ周波数に相当する
信号が形成される。この分周信号が例えばO及び5■の
2値信号から1vP−pのビデオ信号と同等の信号に変
換するアッテネータ(141に供給され、このアッテネ
ート信号がスイッチ(3]の他方の固定接点を通じてV
CFt41に供給される。
このVCFt4)からの信号がピーク整流回路(151
を通じて差動アンプαeの一方の入力に供給される。な
おスイッチ(5)の他方の固定接点は接地されている。
を通じて差動アンプαeの一方の入力に供給される。な
おスイッチ(5)の他方の固定接点は接地されている。
また上述のアッテネータ圓からの信号かピーク整流回路
αηを通じてアッテネータU&に供給され、このアッテ
ネータa秤にてフィルタのカッ、トオフ周波数のレベル
に相当する3dB減衰した信号が形成され、この信号が
差動アンプμeに供給される。さらにこのアンプueか
らの信号がサンプルホールド(SH)回w1αlを通じ
てVCF(41の制御端子に供給される。
αηを通じてアッテネータU&に供給され、このアッテ
ネータa秤にてフィルタのカッ、トオフ周波数のレベル
に相当する3dB減衰した信号が形成され、この信号が
差動アンプμeに供給される。さらにこのアンプueか
らの信号がサンプルホールド(SH)回w1αlを通じ
てVCF(41の制御端子に供給される。
また同期分離回路(2)からの垂直ブランキングパルス
にてスイッチ[31t51が他方の固定接点に切換られ
、サンプルホールド回路(1cJが駆動される。
にてスイッチ[31t51が他方の固定接点に切換られ
、サンプルホールド回路(1cJが駆動される。
さらに上述の一定の水平走査周波数に対応する発振器(
O8C)C9Gからの発振信号が処理回路(7)及びD
A変換回路(8)に供給されると共に、偏向回路3υに
も供給され、ここで形成された偏向電流が受像管αυの
偏向コイルに供給される。
O8C)C9Gからの発振信号が処理回路(7)及びD
A変換回路(8)に供給されると共に、偏向回路3υに
も供給され、ここで形成された偏向電流が受像管αυの
偏向コイルに供給される。
従ってこの装置において、同期分離回路(2)から例え
ば第2図Aに示すような垂直ブランキングパルスが出力
された場合に、この信号にてスイッチ+31か切換られ
るとVCFt41には同図Bに示すような信号が供給さ
れる。ここでこの信号の上述の垂直ブランキングパルス
の期間にはAD変換回路(6)でのサンプリング周波数
の百の周波数の信号が挿入されている。このためVCF
(41からは同図Cに示すよ5な信号が取出され、ここ
でVCFt4)のカットオフ周波数がサンプリング周波
数の百になっているときは、この信号の垂直ブランキン
グパルスの期間の信号はそのレベルが3dB減衰されて
いるはずである。この信号がピーク整流された同図りに
示すような信号が差動アンプu61に供給される。
ば第2図Aに示すような垂直ブランキングパルスが出力
された場合に、この信号にてスイッチ+31か切換られ
るとVCFt41には同図Bに示すような信号が供給さ
れる。ここでこの信号の上述の垂直ブランキングパルス
の期間にはAD変換回路(6)でのサンプリング周波数
の百の周波数の信号が挿入されている。このためVCF
(41からは同図Cに示すよ5な信号が取出され、ここ
でVCFt4)のカットオフ周波数がサンプリング周波
数の百になっているときは、この信号の垂直ブランキン
グパルスの期間の信号はそのレベルが3dB減衰されて
いるはずである。この信号がピーク整流された同図りに
示すような信号が差動アンプu61に供給される。
一方アツテネータ圓からの信号がピーク整流され3dB
減衰されることで同図Eに示すような信号が形成され、
この信号が差動アンプueに供給される。このためこの
差動ア/プ四からは同図FiC示すように2つの入力に
差が生じたときに出力信号が得られ、この信号を垂直ブ
ランキングパルスでサンプルホールドすることにより、
同図Gに示すような制御信号が形成される。
減衰されることで同図Eに示すような信号が形成され、
この信号が差動アンプueに供給される。このためこの
差動ア/プ四からは同図FiC示すように2つの入力に
差が生じたときに出力信号が得られ、この信号を垂直ブ
ランキングパルスでサンプルホールドすることにより、
同図Gに示すような制御信号が形成される。
すなわちこの装置によれば、サンプリング周波数の1の
周波数の信号をVCF[4)に通した信号が3dB波減
衰たときに装置が安定し、VCF 14)のカットオフ
周波数がずれたときは減衰量が変化されることから、こ
の減衰量が3dBになるようにフィードバック制御が行
われる。これによって第3図に示すように1例えば水平
周波数が15kHzのときにカットオフ周波数は5MH
zとなり、水平周波数が30kHzのときにカットオフ
周波数は12MHzになるような直線性の良い制御を行
うことができる。
周波数の信号をVCF[4)に通した信号が3dB波減
衰たときに装置が安定し、VCF 14)のカットオフ
周波数がずれたときは減衰量が変化されることから、こ
の減衰量が3dBになるようにフィードバック制御が行
われる。これによって第3図に示すように1例えば水平
周波数が15kHzのときにカットオフ周波数は5MH
zとなり、水平周波数が30kHzのときにカットオフ
周波数は12MHzになるような直線性の良い制御を行
うことができる。
こうしてブリフィルタ(VCF t4) )からの信号
がAD変換回路(6)でAD変換されるわけであるが、
上述の装置によれば、サンプリング周波数に追随してカ
ットオフ周波数が変化されるので、サンプリング周波数
が変更されても常に良好なAD変換を行うことができる
。
がAD変換回路(6)でAD変換されるわけであるが、
上述の装置によれば、サンプリング周波数に追随してカ
ットオフ周波数が変化されるので、サンプリング周波数
が変更されても常に良好なAD変換を行うことができる
。
従って例えば水平周波数の異なる種々のビデオ信号を水
平期間のサンプル数を一定にし″TOAD変換するよう
な場合に極めて好適な装置を得ることができる。
平期間のサンプル数を一定にし″TOAD変換するよう
な場合に極めて好適な装置を得ることができる。
なお上述の実施例の装置において、処理回路(7)の出
力側の水平周波数等も種々に変更して、DA変換回路(
8)のサンプリング周波数も変更する場合には、LPF
(91の構成もVCF(41と同等にして、図中に破線
で示すようにサンプリング信号で制御するようにしても
よい。
力側の水平周波数等も種々に変更して、DA変換回路(
8)のサンプリング周波数も変更する場合には、LPF
(91の構成もVCF(41と同等にして、図中に破線
で示すようにサンプリング信号で制御するようにしても
よい。
また上述の装置において、VCF(41の具体的な構成
は例えば第4図に示すようなものが考えられる。
は例えば第4図に示すようなものが考えられる。
すなわち図のAはFETを用いる場合で、FET(4υ
と抵抗器(42、それにコンデンサ(43にてLPFが
構成され、このFET(41)のゲートに端子(44)
を通じて制御電圧を印加することによってカットオフ周
波数が変化される。また同図Bは可変容量ダイオードを
用いる場合で、抵抗器(ハ)とダイオード(4匂、コン
デンサρηにてLPFが構成され、このダイオードΩQ
に端子部を通じて制御電圧を印加することによってカッ
トオフ周波数が変化されるものである。
と抵抗器(42、それにコンデンサ(43にてLPFが
構成され、このFET(41)のゲートに端子(44)
を通じて制御電圧を印加することによってカットオフ周
波数が変化される。また同図Bは可変容量ダイオードを
用いる場合で、抵抗器(ハ)とダイオード(4匂、コン
デンサρηにてLPFが構成され、このダイオードΩQ
に端子部を通じて制御電圧を印加することによってカッ
トオフ周波数が変化されるものである。
この発明によれば、サンプリング周波数に追随してカッ
トオフ周波数が変化されるので、サンプリング周波数が
変更されても常に良好なAD変換を行うことができるよ
うになった。
トオフ周波数が変化されるので、サンプリング周波数が
変更されても常に良好なAD変換を行うことができるよ
うになった。
第1図は本発明の一例の構成図、第2図〜第4図は死の
説明のための図である。 11)は入力端子、(2)は同期分離回路、[31t5
1はスイッチ、(4)は電圧制御型可変フィルタ、(6
)はAD変換回路、(Izは逓倍回路、 (131は分
周回路、(141u81はアッテネータ、α9σ力はピ
ーク整流回路、四は差動アンプ、l’Jはサンプルホー
ルド回路である。
説明のための図である。 11)は入力端子、(2)は同期分離回路、[31t5
1はスイッチ、(4)は電圧制御型可変フィルタ、(6
)はAD変換回路、(Izは逓倍回路、 (131は分
周回路、(141u81はアッテネータ、α9σ力はピ
ーク整流回路、四は差動アンプ、l’Jはサンプルホー
ルド回路である。
Claims (1)
- 【特許請求の範囲】 サンプリング周波数が可変のAD変換回路を設け、 入力信号を可変フィルタを介して上記AD変換回路に入
力すると共に、 上記AD変換回路のサンプリング周波数に対応して上記
可変フィルタのカットオフ周波数を制御し、上記AD変
換回路による折返しひずみの発生を減少させたことを特
徴とするAD変換装置。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62087562A JPS63252016A (ja) | 1987-04-09 | 1987-04-09 | Ad変換装置 |
| KR1019880003779A KR880013327A (ko) | 1987-04-09 | 1988-04-04 | Ad 변환장치 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62087562A JPS63252016A (ja) | 1987-04-09 | 1987-04-09 | Ad変換装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS63252016A true JPS63252016A (ja) | 1988-10-19 |
Family
ID=13918429
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP62087562A Pending JPS63252016A (ja) | 1987-04-09 | 1987-04-09 | Ad変換装置 |
Country Status (2)
| Country | Link |
|---|---|
| JP (1) | JPS63252016A (ja) |
| KR (1) | KR880013327A (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO1995014212A1 (en) * | 1993-11-17 | 1995-05-26 | Sony Corporation | Vibration gyroscope |
| JP2018146266A (ja) * | 2017-03-01 | 2018-09-20 | 株式会社豊田中央研究所 | 物理量センサ |
-
1987
- 1987-04-09 JP JP62087562A patent/JPS63252016A/ja active Pending
-
1988
- 1988-04-04 KR KR1019880003779A patent/KR880013327A/ko not_active Ceased
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO1995014212A1 (en) * | 1993-11-17 | 1995-05-26 | Sony Corporation | Vibration gyroscope |
| JP2018146266A (ja) * | 2017-03-01 | 2018-09-20 | 株式会社豊田中央研究所 | 物理量センサ |
Also Published As
| Publication number | Publication date |
|---|---|
| KR880013327A (ko) | 1988-11-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4517520A (en) | Circuit for converting a staircase waveform into a smoothed analog signal | |
| US4688253A (en) | L+R separation system | |
| EP0058551A2 (en) | FM television signal receiving circuit | |
| KR870000822A (ko) | 화상 픽업 및 표시장치 | |
| US3935536A (en) | Ghost signal cancellation system | |
| US4218665A (en) | Band-pass filter | |
| JPS63252016A (ja) | Ad変換装置 | |
| KR950004051Y1 (ko) | Vcr 재생시 휘도와 색신호의 시간차 보정회로 | |
| JPH02121478A (ja) | カラービデオ信号処理方法および装置 | |
| JPH07105905B2 (ja) | 雑音除去装置 | |
| US5371601A (en) | Luminance signal unfolding and reemphasizing circuit | |
| EP0680228B1 (en) | Video signal processing circuit | |
| JPS6261188B2 (ja) | ||
| GB1486200A (en) | Apparatus for recording television pictures with audio recorders | |
| JPS6244605Y2 (ja) | ||
| GB2017452A (en) | Television receiver simultaneously displaying several programmes | |
| JP2518369B2 (ja) | 映像信号処理回路 | |
| JPH0325075B2 (ja) | ||
| JPH03139071A (ja) | 映像信号処理回路 | |
| KR950005041B1 (ko) | 영상신호 파형 정형회로 | |
| EP0486012A2 (en) | Image reduction processing apparatus | |
| JPS6058634B2 (ja) | デイジタル映像信号レベルコントロ−ル回路 | |
| JPS6223158Y2 (ja) | ||
| JP2807052B2 (ja) | ビデオ信号抽出装置 | |
| JPH05505075A (ja) | 輝度信号及び色信号の分離処理機能を備えたテレビジョン装置 |