JPS63243919A - 表示制御装置 - Google Patents

表示制御装置

Info

Publication number
JPS63243919A
JPS63243919A JP7635887A JP7635887A JPS63243919A JP S63243919 A JPS63243919 A JP S63243919A JP 7635887 A JP7635887 A JP 7635887A JP 7635887 A JP7635887 A JP 7635887A JP S63243919 A JPS63243919 A JP S63243919A
Authority
JP
Japan
Prior art keywords
data
signal
line
drive
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7635887A
Other languages
English (en)
Other versions
JP2670044B2 (ja
Inventor
Yuji Inoue
裕司 井上
Hideo Sugano
英雄 菅野
Atsushi Mizutome
敦 水留
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP62076358A priority Critical patent/JP2670044B2/ja
Priority to EP88302850A priority patent/EP0286309A3/en
Publication of JPS63243919A publication Critical patent/JPS63243919A/ja
Priority to US07/641,796 priority patent/US5233446A/en
Priority to US08/422,609 priority patent/US6326943B1/en
Application granted granted Critical
Publication of JP2670044B2 publication Critical patent/JP2670044B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3629Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3681Details of drivers for scan electrodes suitable for passive matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3692Details of drivers for data electrodes suitable for passive matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0232Special driving of display border areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0245Clearing or presetting the whole screen independently of waveforms, e.g. on power-on
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/062Waveforms for resetting a plurality of scan lines at a time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/065Waveforms comprising zero voltage phase or pause
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、表示制御装置に関し、詳しくは例えば強誕電
性液晶素子等電界に対して双安定性を有する表示素子を
用いた表示装置に適用して好適な表示制御装置に関する
ものである。
[従来の技術] 従来、表示装置において、液晶化合物を用いた液晶表示
素子としては、走査電極群と信号電極群をマトリックス
状に構成し、その電極間に液晶化合物を充填し、多数の
画素を形成して画像情報の表示を行うものが知られてい
る。
この表示素子の駆動法としては、走査電極群に、順次、
周期的に電圧信号を印加し、信号電極群には所定の情報
信号を、走査電極群の信号に同期させて並列的に印加す
る時分割駆動が用いられている。このような表示素子お
よびその駆動方法は、画素密度を高く、あるいは画面を
大きくすることが困難であるという問題点を有していた
すなわち、従来の液晶の中で応答速度が比較的高く、し
かも消費電力が小さいことから、表示素子として実用に
供されているのは殆どTN(twistednemat
ic)型の液晶であり、この型の液晶は、第41図(A
)に示すように、無電界状態で、正の誘電異方性をもつ
ネマチック液晶分子が、液晶層厚方向で捩れた構造(ヘ
リカル構造)を形成し、両電極間でこの液晶の分子が各
層毎に、互いにおよび電極面に並行にかつねじれた(ツ
イストした)構造を形成している。一方、第41図([
1)に示すように、電界印加状態では、正の誘電異方性
をもつネマチック液晶分子が電界方向に配列し、この結
果光学変調を起こすことができる。このような液晶を用
い、マトリックス電極構造によって表示素子を構成した
場合、走査電極と信号電極が共に選択される領域(選択
点)には、液晶分子を電極面に垂直に配列させるに要す
る閾値以上の電圧が印加され、走査電極と信号電極が共
に選択されない領域(非選択点)には電圧は印加されず
、従って液晶分子は電極面に対して並行でねじれた(ツ
イストした)安定配列を保っている。このような液晶セ
ルの上下に、互いにクロスニコル関係にある直線偏光子
を配置することにより、選択点では光が透過せず、非選
択点では液晶のねじれ構造と旋光性により光が透過する
ため、画像素子とすることが可能となる。
しかしながら、マトリックス電極構造を構成した場合、
走査電極が選択され、信号電極が選択されない領域ある
いは、走査電極が選択されず、信号電極が選択される領
域(いわゆる゛°半選択点′°)にも有限の電界がかか
つてしまう。選択点にかかる電圧と、半選択点にかかる
電圧との差が充分に大きく、液晶分子を電極面に垂直に
配列させるに要する電圧閾値がこの中間の電圧値に設定
されるならば、表示素子は正常に動作するわけである。
しかし、この方式において、走査線数(N)を増やして
行った場合、画面全体(1フレーム)を走査する間に一
つの選択点に有効な電界がかかつている時間(duty
比)は、17Nの割合で減少してしまう。このために、
くり返し走査を行った場合の選択点と非選択点とにかか
る実効値としての電圧差は、走査線数が増えれば増える
程小さくなり、結果的には画像コントラストの低下やク
ロストークが避は難い問題点となっている。
このような現象は、双安定状態を有さない、従来の表示
素子に用いられた液晶(電極面に対し、液晶分子が水平
に配向しているのが安定状態であり、電界が有効に印加
されている間のみ垂直に配向する)を、時間的蓄積効果
を利用して駆動する(すなわち、繰り返し走査する)と
きに生じる本質的には避は難い問題点である。このよう
な問題点を改良するために、電圧平均化法、2周波駆動
法や多重マトリックス法等が既に提案されているが、□
いずれの方法でも不充分であり、表示素子の大画面化や
高密度化は、走査線数が充分に増やせないことによって
頭打ちになっている状況であった。
これに対して、上述した問題点を解決する方法として、
例えば、特開昭59−193426号公報、あるいは特
開昭60−33535号公報において、本願人は、電界
に対して双安定状態を有する液晶の駆動法について提案
を行っている。上記駆動法で用いることができる液晶と
しては、強誘電性を有するカイラルスメクティック液晶
が最も好ましく、そのうち、カイラルスメクティックC
相(S+sC“)またはH相(SmH“)の液晶が適し
ている。
SmC”は第42図に示すように、液晶分子が平行に層
構造をとり、分子の長軸方向が層に対して傾きを持って
いる。これら液晶分子は層ごとに傾く方向が異なり、結
果としてらせん構造を構成する。
Sm)げは第43図に示すように、分子が並行に層構造
をとり、分子の長袖方向が層に対して傾きを持ち、分子
の長袖に垂直な面で六方充填構造を有する。
5IIIC”およびSm)l″は液晶分子によるらせん
構造を有しており、第44図にその模式図を示す。
図において、e3は液晶分子、e4は電気双極子モーメ
ント、e5は層境界面をそれぞれ示している。
ここで、各々の液晶分子e3はその長袖方向と直交した
方向に双極子モーメントを有し、層境界面e5と直交す
るZ軸と一定の角度θを保ちながら運動を行い、らせん
構造を構成している。またこの図は、電圧が印加されて
いない状態を示しており、仮に、X軸方向に一定の閾値
以上の電圧を印加すれば、液晶分子e3は、電気双極子
モーメントe4がX軸と平行になるように配向する。
SmC”相またはSm1げ相は、温度状態による相転移
の1つの相として実現されるから、これらの液晶化合物
を用いる場合、表示装置が使用される温度範囲に応じて
素子の選択を行うのが好適である。
第45図は、上述した強誘電性液晶(以後FLC:Fe
rroelectric Liquid Crysta
lと呼ぶ)を用いたセルの例を模式的に示したものであ
る。elとel’は、In2O,,5n02あるいはI
TO(Indium −Tin 0xide)等の透明
電極がコートされた基板(ガラス板)であり、その間に
液晶分子層e2がガラス面に垂直になるよう配向したS
a+C”相の液晶が封入されている。太線で示した液晶
分子e3は、その分子e3に直交した方向に双極子モー
メントe4を有している。
基板e1とel’上の電極間に一定の閾値以上の電圧を
印加すると、液晶分子e3のらせん構造がほどけ、双極
゛子モーメントe4はすべて電界方向に向くよう、液晶
分子e3の配向方向を変えることができる。液晶分子e
3は、細長い形状を有しており、その長袖方向と短軸方
向で屈折率異方性を示し、従って例えばガラス面の上下
に配向の方向とクロスニコルの位置関係に配置した偏光
子を置けば、電圧印加極性によって光学特性が変わる液
晶光学変調素子となることは、容易に理解される。
さらに、液晶セルの厚さを充分に薄くした場合(例えば
1μm)には、第46図に示すように電界を印加してい
ない状態でも液晶分子のらせん構造はほどけ、その双極
子モーメントPあるいはP′は図中上向きあるいは下向
きのどちらかの状態をとる。このようなセルにおいて、
第46図に示す如く一定の閾値以上の極性の異なる電界
EあるいはE′を所定時間付与すると、双極子モーメン
トは電界EあるいはE′の電界ベクトルに対応して上向
きあるいは下向きと向きを変え、それに応じて液晶分子
は第1の安定状態f3かあるいは第2の安定状態f3’
 の何れか一方に配向する。
このようなFLCを光学変調素子として用いることの利
点は2つある。第1に、応答速度が極めて高いこと(1
p sec 〜100 μ5ec)、第2に、液晶分子
の配向が双安定状態を有することである。
第2の点を例えば第46図によフて説明すると、電界E
を印加すると液晶分子e3は第1の安定状態f3に配向
するが、この状態は電界を切っても安定″である。また
、逆向きの電界E′を印加すると、液晶分子c3は第2
の安定状態f3’  に配向して、その分子の向きを変
えるが、やはり電界を切ってもこの状態に留っている。
すなわち、液晶分子e3は記憶性を有することになる。
また、与える電界Eが一定の閾値を越えない限り、それ
ぞれの配向状態に維持されている。
このような応答速度の高さと、記憶性が有効に実現され
るには、セルとしてはできるだけ薄い法が好ましく、一
般的には、0.5μm〜20μm1特に1μm〜5μm
が適している。
次にFLCの駆動法の概略を、第47図〜第49図を参
照して説明する。
第47図は、中間にFLC化合物(不図示)が挾まれた
マトリクス電極構造を有するセルの模式図である。 c
omは走査電極群であり、segは信号電極群である。
最初に走査電極coIllが選択された場合について述
べる。
第48図(A)および第48図(B)は走査信号の一例
であって、それぞれ選択された走査電極cowlに印加
される電気信号と、それ以外の走査電8i(選択されな
い走査電8i) com2.com3.comi=に印
加される電気信号を示している。第48図(C)および
第48図(D)は、情報信号の一例であって、それぞれ
、選択された信号電極segl、seg3.seg5と
選択されない信号電極seg2 、 seg4とに与え
られる電気信号を示している。
第48図および第49図においては、それぞれ横軸が時
間を、縦軸が電圧を表す。例えば、動画を表示するよう
な場合には、走査電極群co11は逐次、周期的に選択
される。今、所定の電圧印加時間Δt1またはΔL2に
対して双安定性を有する液晶セルの、第1の安定状態を
与えるための閾値電圧をVthlとし、第2の安定状態
を与えるための閾値電圧を+V L h 2とすると、
選択された走査電極com (coIIll) に与え
られる電極信号は、第48図(八)に示される如く位相
(時間)Δ1.では2vを、位相(時間)Δし、では−
2vとなるような交番する電圧である。このように選択
された走査電極に互いに電圧の異なる複数の位相間隔を
有する電気信号を印加すると、光学的’Oll」(黒)
あるいは「明」(白)状態に相当する液晶の第1あるい
は第2の安定状態間での状態変化を速やかに起こさせる
ことができる。
一方、それ以外の走査電極com2〜com5・・・は
第48位 図(B)に示す如くセル印加電圧の中心型l、すなわち
基準電位(例えばアース状態)となっている。また選択
された信号電極segl、seg3.seg5に与えら
れる電気信号は、第48図(C) に示される如くVで
あり、また選択されない信号電極seg2.seg4に
与えられる電気信号は、第48図(D)に示される如<
−Vである0以上において各々の電圧値は、以下の関係
を満足する所望の値に設定される。
V <Vth2< 3V −3V<  Vth + <  V このような電気信号が与えられたときの各画素のうち、
例えば第47図中の画素Aと8とにそれぞれ印加される
電圧波形を第49図(A)  と(B) とに示す。す
なわち、第49図(A)と(B)より明らかな如く、選
択された走査線上にある画素Aでは、位相Δt2におい
て、閾値Vth2を越える電圧3vが印加される。また
、同一走査線上に存在する画素Bでは位相Δtlにおい
て閾値−Vthlを越える電圧−3vが印加される。従
って、選択された走査電極線上において、信号電極が選
択されたか否かに応じて、選択された場合には、液晶分
子は第1の安定状態に配向し、選択されない場合には第
2の安定状態に配向する。
一方、第49図(C)および(D)に示される如く、選
択されない走査線上では、すべての画素に印加される電
圧はVまたは−■であって、いずれも閾値電圧を越えな
い。従って、選択された走査線上以外の各画素における
液晶分子は、配向状態を変えることなく前回走査された
ときの信号状態に対応した配向を、そのまま保持してい
る。すなわち、走査電極が選択されたときにその1ライ
ン分の信号を書き込みが行われ、1フレームが終了して
次回選択されるまでの間は、その信号状態を保持し得る
わけである。従って、走査電極数が増えても、実質的な
選択時間/ラインは変らず、コントラストの低下は全く
生じない。
以上記述してきたように、従来のTN型液晶を用いた表
示素子の有する問題点を解決するため、電界に対して双
安定性を有し、さらに電界の印加されない場合にも、そ
の安定状態を維持し得るような表示素子を実現するFL
Cについての提案が行なわれてきたわけであるが、この
FLCを用いた表示素子の具体的な駆動制御に関して、
様々な考慮すべと特性が存在している。
[発明が解決しようとする問題点] 本発明の目的は、例えばこのような電界に対して双安定
性を有する強誘電性液晶素子(FLC素子)等の光学変
調素子を用いて表示装置を構成する場合において、その
特性を有効に活用しつつ適切な駆動制御を行うことので
きる表示制御装置を提供することにある。
E問題点を解決するための手段] そのために、本発明は、X側電極群とY側電極群とを有
し、X側およびY側電極群間に表示素子を配置した表示
装置に組合され、X側およびY側電極群のそれぞれの電
極に対し異った値の電圧を供給する複数のラインと、ラ
インのそれぞれと電極との接続をオン/オフするスイッ
チと、素子の駆動波形データの供給に応じて、X側また
はY側電極の選択期間内にスイッチの切換えを行う手段
とを具えたことを特徴とする。
[作 用] 本発明によれば、駆動波形データを適宜窓めることによ
って、その内容により1選択期間内において表示素子を
種々の波形で適切に駆動できるようになる。
[実施例] 以下、図面を参照して本発明の詳細な説明する。
なお、説明は次の手順で行う。
(1)  装置の概要 (2)  表示器の構成 (3)  表示制御の概要 (3,11表示器の枠 (3,2)  表示素子の駆動波形 (3,3)  表示素子の駆動電圧 (3,4)  温度補償 (3,5)  表示器の駆動方式 (3,6)  表示画面のクリア (4)  表示制御装置各部の構成 <4.1)  主要な記号 (4,2)  制御部 (4,3)  メモリ空間 (4,4)  データ出力部、 (4,5)  へ/D変換部 (4,6)  D/^変換部および電源コントローラ (4,7)  枠駆動部 (,4,8)  表示器駆動部 (4,8,1)  セグメント側駆動部(4,8,2)
  コモン側駆動部 (4,9)  駆動波形 (5)  表示制御 (5,1)  制御手順の概要 ・ (5,2)  制御手順の詳細 (5,2,1)  電源オン(初期時)(5,2,2)
  ブロックアクセス (5,2,3)  ラインアクセス (5,2,4)  電源オフ (6)  実施例の効果 (6,1)  枠形成の効果 (6,2)  温度補償の効果 (6,3)  画像データ人力に応動させた制御の効果 (6,4)  表示器駆動部配設の効果(6,5)  
画面強制クリアの効果 (36)  電源コントローラ配設の効果(7)  変
形例 (7,1)  枠の構成 (7,2)  温度補償のタイミングおよび部分書換え (7,3)   1水平走査期間および駆動電圧値 (7,4)  波形の設定 (7,5)   ブロックアクセスあるいはラインアク
セスの選択 (7,6)  走査線数 (7,7)  有効表示領域の消去 (7,8)  温度センサの位置 (7,9)  表示器、表示制御装置およびワードプロ
セッサ (1)装置の概要 第1図は本発明の一実施例を示す、ここで、1は本例に
係る表示器に対し表示に係る画像データの供給源をなす
ホスト装置としてのワードプロセッサ本体である。50
は本例に係る表示制御装置であり、ワードプロセッサ本
体lより供給される表示データ等につき、後述の諸条件
等に応じて表示器の駆動制御を行う。100はFLCを
用いて構成した表示器である。200および300は、
表示制御装置本体50側より供給される駆動データ等に
応じて、それぞれ、表示器100に設けられる信号電極
を駆動するセグメント側駆動部および走査電極を駆動す
るコモン側駆動部である。400は表示器100の適切
な位置、例えば平均温度を呈する部位に設けた温度セン
サである。
表示器100において、102は表示画面、104は表
示画面102上の有効表示領域、106は表示画面10
2上の有効表示領域!04外に設けた枠部である。本例
においては、枠部106に対応する電極を表示器10Q
に配置し、これを駆動して画面102上に枠部を形成す
るようにしている。
表示制御装置50において、500は第11図につき後
述する制御部であり、表示器100やワードプロセッサ
本体1との各種データの送受信の制御等を行う。600
は第16図につき後述するデータ出力部であり、ワード
プロセッサ本体1から供給される表示データについての
、制御部500からの設定データ等に応じた表示駆動部
200,300等の駆動や制御部500のデータ設定の
ための起動等を行う。
700は枠駆動部であり、データ出力部600からの出
力データに基づいて表示画面102上に枠部106を形
成する。
800は電源コントローラであり、制御部500の制御
の下に、ワードプロセッサ本体1からの電圧信号を適切
に変圧して表示駆動部200,300が電極に印加する
電圧を生成する。900は制御部500と電源コントロ
ーラ800との間に配置されたD/^変換部であり、制
御部50Gのディジタル量の設定データをアナログ量の
データに変換して電源コントローラ800に供給する。
950は温度センサ400と制御部500との間に配設
されたA/D変換部であり、表示器100で検出された
アナログ量の温度データをディジタル量に変換して制御
部に供給する。
ワードプロセッサ本体1は、表示器100ないし表示制
御装置50に対して表示データの供給源をなすホスト装
置としての機能を有するものであり、無論他の形態のホ
スト装置、例えばコンピュータや画像読取装置等との代
替が可能であるが、いずれにしても本例にあっては、以
下の諸データを授受できるものとする。すなわち、まず
表示制御装置50に供給するデータとして、 D :画像データ、データの表示位置を指定するための
アドレスデータ、水平 同期信号を含む信号。
画像データの表示アドレス(有効表 示領域104上の表示装置に対応)を 指定可能とするためのアドレスデー タは、有効表示領域104に対応した VRAMを有するホスト装置であれば、例えばそのアド
レスデータをそのま ま出力するようにすることもでき る。本例にあっては、ワードブロセ ッサ本体1がこの信号を水平同期信 号もしくは帰線消去信号に重畳し て、データ出力部600に供給す る。
CLに :画像データPDO〜PD3の転送りロック。
データ出力部BOOに供給する。
1’DOWN ニジステムの電源を遮断する旨を通知す
る信号。
制御部500にノンマスカブル割込み (NMI)として供給する。
とする。
また、表示制御装置50がワードプロセッサ本体1に供
給するデータとして、 P 0N10FF ニジステムの電源の投入に際して、
並びに遮断に際して、それぞれ、表示 制御装置50側が立上げ並びに立下げ を完了したことを通知するステータ ス。
制御部500が出力する。
Light  :表示装置100に組合される光源FL
のオシ/オフを指示する信号。
制御部500が出力する。
Busy :表示制御装置50側が初期動作時や表示動
作時において諸設定を行うため に、ワードプロセッサ本体1に対し 信号りの転送等を待機させる同期信 号、すなわち、本例にあってはワー ドプロセッサ本体1がこのBusy信号を受付は可能な
ものとする。
制御部500がデータ出力部600を介して供給する。
(2)表示器の構成 第2図および第3図は、それぞれ、FCCを用いて構成
した表示器100の一構成例を示す分解斜視図および断
面図である。これら図において、110および120は
、それぞれ、上部および下部に配置したガラス板であり
、FLC素子の配向の方向に対してクロスニコルとなる
ように配設した偏光子を設ける。122は下部ガラス基
板120上に設けた配線部であり、例えばITO等の透
明電極124および絶縁膜126から成る。128は電
極低抵抗化が必要なとぎに透明電極124上に付加する
金属層であり、表示器が小形のとぎには付加しなくても
よい。112は上部ガラス基板110に設けた配線部で
あり、下部ガラス基板120の配線部122における各
部124および126とそれぞれ同様の透明電極114
および絶縁膜116等から成る。
配線部112および122の配線方向は互いに直交する
方向である。また、例えば有効表示領域104を^5版
の寸法とし、その長辺を水平走査方向として用い、40
0 X800 ドツトの解像度をもたせるのであれば、
有効表示領域に対応させて配線部には、400本または
800本の透明電極群を設けておく。本例においては、
水平走査方向をコモン側とし、上部の配線部112に4
00本の透明電極114の群を、下部の配線部122に
80θ本の透明電極124の群を設けている。また、表
示画面102の内側の有効表示領域104の外側に対応
する部分には、枠を表示するための透明電極150,1
51の群を、データ表示用の透明電極124,114と
同一もしくは異なる形状に設けている。
130はFLC132の封入部であり、FLC素子の軸
(第44図の2軸)を合せるための1対の配向膜136
と、その釉に対してFLC素子が第46図に示したよう
な第1または第2の安定状態をとるように配向1191
36間の距離を規定するためのスペーサ134とを有す
る。140はFLC132を封止するエポキシ等のシー
ル材、142は封入部130内にFLC132を充填す
るための充填口、144は当該充填後に充填口142を
封止する封口部材である。
210および310は、それぞれ、セグメント側駆動部
200の構成要素をなすセグメント駆動エレメントおよ
びコモン側駆動部300の構成要素をなすコモン駆動エ
レメントであり、本例にあっては80本の透明電極を駆
動する集積回路とし、それぞれ、10個および5個配設
する。280および380は、それぞれ、セグメント駆
動エレメント210を載置する基板、およびコモン駆動
エレメント310を載置する基板、282および382
は、それぞれ、基板280および380に接続されるフ
レキシブルケーブル、299はフレキシブルケーブル2
82および382を接続し、第1図示の表示制御装置5
0に結合するコネクタである。
115および125は、それぞれ、透明電極114およ
び124に連続して形成した取出し電極であり、それぞ
れ、フィルム状の導電部材384および284を介して
、駆動エレメント310および210に接続する。
なお、本例においては、下部ガラス基板120の下方に
配置した光源FLにより光を照射し、FLC素子を第1
または第2の安定状態に駆動することによって表示を行
う。
(3)表示制御の概要 第2図および第3図に示したような表示器を適用する場
合には、FLC素子の特性に関して以下のような諸問題
点があり、本例においてはそれらに特に着目してFLC
素子を用いた表示器100の適切な構成、並びにその適
切な駆動制御の実現を図る。
(3,1)表示器の枠 第2図および第3図示のように表示器100を構成した
場合、コモン側の透明電極114の群およびセグメント
側の透明電極124の群がマトリクス状に配置された範
囲に対応した表示画面102上の領域を、実際に画像デ
ータを表示可能な領域、すなわち有効表示領域1011
とする訳であるが、それらコモン側およびセグメント側
の透明N極群のマトリクス状配置範囲外であってシール
材140内側の少なくとも一部分に対応した領域も含め
て表示画面!02とするのが、有効表示領域104を完
全に視認可能とする上で望ましい。
しかしながら、コモン側およびセグメント側の透明電極
群を配置したのみでは、そのような一部分にはいずれか
一方の側の電極群が通っているだけであり、従ってその
部位のFLCは画像データの表示には係らず、浮いたも
のとなる。すなわち、このような状態ではその部分のF
LCは第1または第2の安定状態を取り得るので、その
部分に対応した表示画面102上の領域には光の透過領
域(白)と非透過領域(黒)とが混在することになり、
この結果表示の美観を損ねるのみならず有効表示領域1
04の明示が困難となったり、操作者に錯覚を起こさせ
る事態も生じ得る。
そこで、本例においてはそのような有効表示領域104
の外側にも、コモン側またはセグメント側の透明電極と
交叉する透明電極(以下、枠周透明電極という)151
および150を設け、これらを適切に駆動することによ
り枠部106が形成されるようにする。この枠周透明電
極として、上部ガラス基板110上のコモン側の透明電
極114の配設範囲両側、および下部ガラス基板120
上のセグメント側の透明電極124の配設範囲両側に、
それぞれ、例えば16木の電極151および150を配
置する。なお、第2図においては、簡略化のためにガラ
ス基板120,110上に代表して両側の1本のみを示
している。
(3,2)表示素子の駆動波形 FLC表示素子は記憶性を有することを特長の1つとす
るものであるが、第4図につき後述する閾値の印加時間
依存性に起因するところの、駆動波形に係る問題点およ
びその解決法について、LJ、下に説明する。
第47図において、走査型1coffll〜com5・
・・と信号電極segf−seg5・・・の交点で形成
する画素のうち、斜線部の画素は「明」状態(白)に、
白地で示した画素は「暗」状態(黒)に対応するものと
する。これらの状態は前述したFl、Cの第1の安定状
態および第2の安定状態に対応するものである。
今、第47図中の信号電極segl上の表示に注目する
と、走査電極comlに対応する画素Aでは「明」状態
であり、それ以外の画素Bはすべて’IIIJ状態であ
る。
第5図(A)は、この場合の駆動波形の1例として、走
査信号と、信号電極seglに与えられる情報信号と、
画素Aに印加される電圧とを時系列的に表したものであ
る。
例えば、第5図(A)のように駆動を行った場合、走査
電極comlが走査されたとき、時間Δt1において画
素Aには、閾値Vthを越える電圧3vが印加されるた
め、前歴に関係なく、画素Aは一方の安定状態、すなわ
ち「明」状態に転移する。その後、com2〜com5
・・・が走査される間は第5図(^)に示される如<−
Vの電圧が印加され続けるが、これは閾値−Vthを越
えないため、画素Aは「明」状態を保ち得る。
しかしながら、このように1つの信号電極上で一方の信
号(今の場合「暗」に対応)が与えられ続けるような情
報の表示を行う場合には、走査線数が極めて多く、しか
も高速駆動が求められるときに生じる問題がある。
このことを特徴的に示しているのが第4図であり、同図
は横釉に駆動電圧値V、縦軸にパルス幅ΔT(印加時間
)をとったものである。第4図から明らかな如く、閾値
Vth (駆動電圧値)は印加時間依存性を持っており
、ざらに印加時間が短い程、曲線が急勾配になることが
理解される。このことから第5図(^)において実施し
た如ぎ駆動波形をとり、これを走査線数が極めて多く、
しかも高速で駆動する素子に適用した場合には、例えば
画素Aはcoml走査時走査−て「明」状態に転移され
てもcom2走査以降常に一■の電圧が印加され続ける
ため、再び走査電極coilが走査されるまでの間に、
印加時間の蓄積によって低い閾値でも転移が可能となり
、画素Aが「暗」状態に反転してしまう危険性をもって
いることがわかる。
このような現象を防ぐ駆動波形として、例えば第5図(
B)に示した方法を用いることができる。
この方法は、走査信号および情報信号を連続的に送るの
ではなく、補助信号印加期間として所定の時間間隔Δt
′を設け、この期間に信号電極をアース状態とする補助
信号を与える態様を表わしている。この補助信号印加期
間では走査電極も同様にアース状態とされるため走査電
極と信号電極間に印加される電圧は基準電位で、第4図
で示したFCCの閾値電圧における電圧印加時間依存性
を実質的に解消することができる。従って、画素Aで生
じた「明」状態が「暗」状態に反転することを防ぐこと
ができる。また、同様のことが他の画素についても言え
る。
さらに、より好ましい他の例は、第6図で示される駆動
波形を走査電極と信号電極群とに印加することによフて
実施することができる。
第6図において、走査信号は、±2vの交番するパルス
信号である。該パルス信号に同期させて情報信号が信号
電極群に送られるが、これは「明」または「暗」の情報
に対応してそれぞれ+Vまたは一■の電圧である。今、
走査信号を時系列的に見て、coffin(n番目の走
査電極)と、cam n+1(n+1番目の走査電極)
が選択される間に補助信号印加期間として時間間隔Δt
′を設ける。そして、この間に信号電極群にはcow 
n走査時の信号電極群の信号と逆極性の補助信号を送る
と各信号電極に与えられる時系列信号は、例えば第6図
のsegl〜seg3に示すようなものとなる。すなわ
ち、第6図中のα′〜ε′の補助信号がそれぞれ情報信
号α〜εの極性と逆転した極性となフている。このため
、例えば第6図において、画素Aに印加される電圧を時
系列的に見ると、1つの信号電極に同一情報信号が連続
的に与えられても、実際に画素Aに印加される電圧はV
th以下の電圧が交番しているため、FLCにおける閾
値電圧に対する電圧印加時間の依存性が解消されて、c
oal走査時に形成された所望の情報(この場合は「明
」)が次の書き込みが行われるまでの間に反転すること
はない。
上述した駆動波形の2例は、説明のため概念的なもので
あり、後述する実施例においては、表示画面102内の
有効表示領域104や枠106における駆動、あるいは
実際のアクセスの態様によって、それぞれ異なった適切
な駆動波形が用いられる。また上述した波形は、正負対
称であったが、必ずしも対称である必要がないことは勿
論のことである。
(3,3)表示素子の駆動電圧 本例に係るFCC表示素子は、前述したように、液晶分
子が電界の方向にその双極子モーメントを有するように
配向し、および電界をのぞいた場合にも、かかる配向を
保つことを特長とするものである。
ところで、以上のようにして実現される2つの安定状態
の一方から他方への状態変化は、表示素子に印加される
電圧値によってその態様を異にする。
すなわち、第7図(A)および(B)は、駆動電圧(印
加電圧)とFLCの透過率との時間に対する変化を示し
たものである。同図(^)は駆動電圧が閾値電圧−vt
hを越えた場合であり、このとき透過率は一方の状態か
ら他方の状態(例えば「明」から’IIa」)へ変化す
る。同図([l) は駆動電圧が閾値を越えない場合で
あり、このとき、液晶分子は反応するけれども、その配
向を反転されるには至らず、透過率は元の状態へ戻って
しまう。
さらに、閾値は、FLCの種類で異なり、また、その駆
動温度により変動する。このことは第8図につき後述す
る。
次に、第4図および第6図につき前述したように、駆動
電圧値としては、走査信号の正負、情報信号の正負、お
よび基準電位の5値が必要であり、これら駆動電圧は、
適切な電源により後述する本実施例に係る装置によって
生成される。
以上のことから明らかなように、駆動電圧設定に際して
は、閾値等を考慮した適切な温度補償が施されねばなら
ない。
(3,4)温度補償 本実施例のFLC表示制御に関して、温度補償上特に考
慮しなければならないのは、前述したようにSmC″相
のFLCが、パルス幅(電圧印加時間)。
駆動電圧値等、互いに関連し合った駆動条件がFLCの
温度によって大きく変動し、かつ所定温度において許容
されるこれら駆動諸条件の範囲が狭く限定されるという
理由から、FLC駆動時におけるきめ細かな温度補償が
要請されることである。
この温度補償は、FLCの温度検出、実際上は表示画面
102での周囲温度の検出と、検出温度に対応した駆動
電圧値の設定と、パルス幅すなわち1水平走査期間の設
定とによって行われるわけである。而るに表示画面10
2の動作速度等に鑑みれば、マニュアルによる補償は極
めて困難である。
従って、温度補償は、FLC表示素子制御における固有
の要件となる。
以下、上述したパルス幅、駆動電圧値等、FLC駆動諸
条件が温度変動に伴りて変移する様子を説明する。
第4図は、前述したように、駆動電圧値とパルス幅との
関係を示しており、本図によれば、パルス幅ΔTが短く
なれば大きな駆動電圧Vが必要になることが分かる。
またパルス幅ΔTには、上限ΔTmaxおよび下限ΔT
ll1nが以下の理由によって存在する。すなわち、い
わゆるリフレッシュ駆動時において、印加電圧の周波数
f(=17Δ丁)が約30 It z以下であると、ち
らつきを生じるということから周波数fに下限、すなわ
ちΔ7maxが存在し、また、周波数fをビデオレート
以上、すなわちワードプロセッサ本体1側からのデータ
転送の速さ以上にすると、表示画面102とワードプロ
セッサ本体lとの通信が不可能となることから周波数f
に上限、すなわちΔTl1inが存在する。
さらに、駆動電圧Vにも同様に、上限Vmaxおよび下
限Vainが存在する。それは、主に駆動装置側の諸機
能に起因するものである。
第8図は、横軸に温度Temp、縦軸に駆動電圧Vの対
数をとった場合の駆動電圧と温度との関係を示しており
、同図は、パルス幅Δ丁を固定したときの温度変化に伴
う閾値電圧値Vthを示している6図から明らかなよう
に、温度が上昇すれば駆動電圧値が下がることが理解さ
れる。
第4図および第8図につき記述したことから、温度が上
昇すれば駆動電圧値が降下し、あるいはパルス幅が短く
なることが解かる。
第9図は以上のような駆動諸条件間の関係を、実際の駆
動に供するための線図である。同図は後述するルックア
ップテーブルをアナログ的に示したものであり、ルック
アップテーブルには、温度セνす400によって検出さ
れた値に対応して、駆動諸条件のデータが格納されてい
る。
第9図は、横軸に温度Temp、縦軸に駆動電圧Vおよ
び周波数f(=17ΔT)をとった線図であり、温度範
囲(A)で周波数fを固定にした場合、温度Tempが
上昇すると駆動電圧値Vが降下し、Vminを越えてし
まう。従って温度点(D)で、より大きな周波数fを固
定値とし、それに対応した駆動電圧値■も定まる。以下
、温度範囲(B)および(C)、温度点(E)で同様な
それぞれの操作が繰り返される。以上の如く形成される
曲線の形状は、液晶の特性等によって異なるものであり
、階段波やのこぎり波の数は適宜定めることができる。
(3,5)表示器の駆動方式 本例においては、表示画面102へのデータアクセスの
態様は、水平走査線(コモン側透明電極114に対応し
たライン)毎に行うラインアクセスと、数ラインを14
位としたブロック毎に行うブロックアクセスとを可能と
し、予め設定されたいずれかでのアクセスを行う、また
、ホスト装置たるワードプロセッサ本体1からの実アド
レスデータによりアクセスに係るブロックないしライン
を認識できるようにする。
ここで、第10図は有効表示領域104を所定数のライ
ンを含むm個のブロックBLKI、・・・、BLKμ。
・・・、BLKm(1≦A≦m)に分割した場合を示す
、本例においては、垂直走査方向に400本のコモン側
透明電極114(400本のライン)を有しており、2
0本のラインを単位として20個のブロック(m=20
)に有効表示領域104を分割する。そして、このよう
に分割したブロックにつきデータのアクセスを行うに際
しては、まずそのブロックに含まれる全ラインの表示を
消去した後、そのブロックの先頭ラインから最終ライン
までの順次のデータ書込みを行う。
一方、第2図および第3図示のように表示器100を構
成した場合、FLC素子は記憶性を有するものであるか
ら、表示画面上更新しないデータはリフレッシュを行わ
なくてもよく、変更に係るデータのみを表示画面にアク
セスしても足りることになる。
本例においては、ホスト装置であるワードプロセッサ本
体1の機能に応じ、有効表示領域104の先頭ラインか
ら最終ラインまでの表示を絶えずリフレッシュするリフ
レッシュ駆動、すなわち記憶性を有さない表示器を駆動
する場合のいわゆるリフレッシュ駆動と同等のリフレッ
シュ駆動と、変更が生じたときにそのブロックまたはラ
インのみを書換える部分書換え駆動とを可能とする。す
なわち、ワードプロセッサ本体1が、記憶性を有さない
表示器に対してのリフレッシュと同様にしてリフレッシ
ュデータを送信してくるときにはリフレッシュ動作を行
い、変更が生じたときにそのブロックまたはラインの画
像データを送信してくるときには部分書換え動作を可能
とする。
また、ブロックの消去やラインへの書込み時には、上記
(3,4)で述べた温度補償データに基づいた駆動を行
う。温度補償データの更新は、リフレッシュ駆動モード
においては最終ラインのアクセス終了から先頭ラインの
アクセスまでの期間、すなわち垂直帰線期間に行うもの
とする。一方、部分書換えを行うときには定周期割込み
にて一定期間毎に行うことができる。
(3,63表示画面のクリア 本例においてFLC素子は記憶性を有しているため、電
圧の印加がなくても第1または第2の安定状態を保つも
のである。換言すれば、電圧の印加が無い限り、以前の
画面を保持していることになる。
従って、電源遮断時には表示画面102)少なくとも有
効表示領域104をクリアするのが望ましい0例えば、
表示画面102の状態によって電源遮断が認識できるか
らである。また、何らかの要因によって電源遮断中にお
いて表示画面のクリア状態が変化し、無意味のデータが
表示されていることも考えられるので、使用時における
実際の表示データと無意味のデータとの混在を防止する
上で電源投入時において有効表示領域104をクリアす
るのが望ましい。
この点に1目して、本例においては、電源投入時におい
て有効表示領域104をクリアすると共に枠106を形
成し、電源遮断時においてもそれらをクリアするように
する。また、有効表示領域106のクリアにあたっては
、上記(3,5)で述べたようなブロック消去を、全ブ
ロックについて行うようにする。
さらに、このようなりリアに際しては、ホスト装置たる
ワードプロセッサ本体lから画面消去のデータ(例えば
全白のデータ)の供給を受けなくても、自らそれが行え
るように構成して、ワードプロセッサ本体lの負担の軽
減、および転送を不要とすることによるクリアの高速化
を図る。
(4)表示制御装置各部の構成 「(3)表示制御の概要」で述べた各機能を実現するた
めの表示制御装置50の各部について詳述する。
(4,1)主要な記号 まず、各部間等において授受される信号ないしデータに
ついてまとめる。
(4,2)制御部 第11図は制御部500の一構成例を示す。ここで、5
01は第32図示の制御手順等に従って各部を制御する
例えばマイクロプロセッサ形態のCPU 、503はC
PU501が実行する第32図示の制御手順等に対応し
たプログラムの他、第12図示の各種テーブルを展開し
たROMである。505はCPU501が制御手順実行
の過程において作業用等に用いるRAMである。
POIITINPORT6は入出力方向の設定が可能な
ボート部であり、それぞれ、ボートPIG〜P17、P
20〜P27 、 P30〜P37 、 P40〜P4
7 、 P50〜P57およびP60〜P67を有して
いる。PORT7は出力ポートであり、P70〜P74
を有している。
DDRI〜[10口6は、それぞれ、ボート部PORT
I〜PORT6の入出力方向の切換え設定を行うための
人出力設定レジスタ(データ・ディレクション・レジス
タ)である。なお、本例にあっては、ボート部PORT
IのボートP13〜P17 (信号^3〜A7に対応)
、ボート部PORT2のボートP21 NP25および
P27、ボート部PORT4のP2OおよびP41(そ
れぞれ信号^8およびA9に対応)、ボート部PORT
5のボートP53〜P57、ボート部PORT6のボー
トP62およびボート部PORT7のボートP72〜P
74、並びにCPU501ノ各端子MPO,MPIおよ
び5TBYは未使用テする。
507および509は、それぞれ、CPO501をリセ
ットするためのリセット部、およびCPU501に動作
基準クロック(4M)12)を供給するクロック発生部
である。
TMRI、7MR2およびSC■は基準クロック発生源
およびレジスタを有し、レジスタへの設定に応じて基準
クロックの分周等が可能なタイマである。まず、タイマ
TMR2は、レジスタ設定に応じて基準クロックを分周
し、データ出力部600のシステムクロックとなる信号
Tautを発生する。データ出力部600では、この信
号Tou tを基に表示器100の1水平走査期間(I
H)を規定するクロック信号を生成する。タイマTMR
Iはプログラム上の動作時間と表示画面102のIHと
を調整するために用い、かかる調整をそのレジスタへの
設定値に応じて実現する。
また、これらタイマTMII 1および7MR2は、設
定値に基づいた設定時間のタイムアツプ時に、ないしは
タイムアツプに伴う次の計時動作開始時に内部割込みと
して信号IRQ3をcpusoiニ供給し、CPO50
1では必要に応じてこれを受付ける。
なお、タイマSCIに関しては、本例においては未使用
である。
また、第11図において、ABおよび[1Bは、それぞ
れ、CPU501と各部とを接続する内部のアドレスバ
スおよびデータバス、511はボート部PORT5 。
POIIT6 とCPU501とのハンドシェークコン
トローラである。
(4,3) ROMのメモリ空間 (4,3,1)メモリ空間の構成 第12図は、ROM503に割当てたメモリ空間の一構
成例を示す。ここで、^000■〜^3FFHおよび^
400■〜A7FFHの各領域には、それぞれ、^/D
変換部950およびD/A変換部900のアクセスに際
し、それらを指定するためのデータを格納しである。八
800■〜ABFF)Iには、データ出力部600をア
クセスするに際してその表示器駆動用レジスタ(第16
図参照)を指定するためのデータを展開しである。
領域C000H〜E7FFHはワードプロセッサ本体l
からの実アドレスデータR^/Dの送出に応じて参照す
る領域であり、ブロックアクセス時において送出されて
きたアドレスデータがブロック先頭ラインに係るもので
あるか否かの判別を行うためのジャンピングテーブルと
、送出されてきた実アドレスデータRA/Dにつき駆動
すべきコモン側ラインを特定するためのラインテーブル
とからなる。
領域E8G0H〜EFFFHは第33図および第36図
〜第38図につき後述する制御に関して用いる各種パラ
メータ群を格納した領域であり、ブロック数(本例では
20個)を格納したブロック関連データ領域(2800
8〜)、透明電極の駆動電圧の可変設定のためにD/^
変換部900を調整するデータを格納したD/^変換部
関連データ領域(E900H〜)、表示器100上の1
水平走査期間(IH)設定の基準となるクロックTou
 tを出力するタイマTMR2の設定データTCONR
を格納したタイマTMR2設定データ領域(EAOO1
1〜)、表示器100上の動作時間と制御動作上の時間
との調整を行うためのディレィタイム設定用のタイマT
MR1のレジスタ設定データCNTB。
CNTL、CNTnBを格納したタイマTMR1設定デ
ータ領域(それぞれE B O011〜、 Etl:0
01(〜、 EDOOH〜)を有する。
領域FOOOH〜は第32図ないし第33図および第3
6図〜第38図につき後述する処理手順に対応したプロ
グラムを格納したプログラムエリアである。
(4,3,2)ジャンピングテーブルについて本例にお
いては、ブロックアクセス時においてワードプロセッサ
本体1側から送出される実アドレスデータRA/Dがブ
ロック先頭ラインに係るものか否かによりて処理経路が
異なる。これは、ブロック先頭ラインに対応したアドレ
スデータが供給されたときにそのブロック内の表示をク
リアした後に、ブロック内の各ラインについての順次の
書込みを行うようにしていることに基づく。
このため、ワードプロセッサ本体1から送出される実ア
ドレスデータR^10がブロック先頭ラインに対応して
いるものか否かを認識する要があるが、かかる認識処理
に際してはまず各ブロックの先頭ラインに関する各アド
レスデータに対して、実アドレスデータの入力の度に逐
次比較判定して行くようにすることが考えられる。
しかしながら、このような逐次比較によると、比較すべ
き対象が増えるに従い処理時間に差異が生じることにな
る。すなわち、比較判定処理ステップのプログラム上の
先後によって比較処理数が増減するからである。
そこで、本例においては、ジャンピングテーブルを用い
た次のような判定処理を行い、判定時間の均一化を図る
ようにする。
例えば、第13図に示すように、ワードプロセッサ本体
1からの実アドレスデータが°°03”H(ライナンバ
で°°3”)のとき、このデータを1ビツト左ヘシフト
し、上位2ビツトを°°1”とすると共に最下位ビット
を0”とすると、オフセット後のデーラダ’GOOB”
Hが得られる。このデータをメモリ空間上のアドレスと
し、このメモリ空間上のアドレスにはブロック先頭ライ
ンか否かのコードを格納しておけば、すべての実アドレ
スデータにつき全く同一の実行時間でブロック先頭ライ
ンか否かの識別が可能となる。
さらに、用いるCPt1501がインデックスレジスタ
(IX)を使用でき、かつインデックスレジスタが示す
アドレスへジャンプできる命令(例えば°’JUMPI
X”を処理できるものであれば、オフセット後のデータ
をIXに格納し、ジャンピングテーブルにはジャンプ先
のアドレスを書込んでおくことにより、上記命令を実行
すれば直ちに適宜の処理を起動することが可能となる。
本例においては、CPt1501としてインデックスレ
ジスタおよび上記命令の使用を可能なものを用い、第1
4図に示すようにラインナンバ(O〜399)に対応さ
せてジャンピングテーブル(cooon〜C31EH)
を設け、ジャンピングテーブルの各アドレスには起動す
べき手順(具体的にはその手順のプログラムエリア上の
先頭アドレス)を格納してお(。
なお、第14図においてBLOCに、LINEおよびF
 L I N Eは、それぞれ、ブロックアクセス時に
おけるブロック消去手順、ライン書込み手順、および有
効表示領域104の最終ライン書込みに伴った温度補償
データ更新のための手順を示しており、これらについて
は第36図(A)〜(D)  につき後述する。
なお、ラインアクセス時においては、温度補償データ更
新手順を行うか否かを判別するために最終ラインか否か
をのみ判定すればよいので、比較の対象は1つであり、
上述のようなジャンピングアドレスを用いた判定は行わ
ない。
(4,3,3)ラインテーブルについて実アドレスデー
タRA/Dは、コモン側駆動部300の構成によっては
変換を要する。例えば、本例においては駆動部300は
5個のコモン駆動エレメント310から成り、それぞれ
は80ビツトの出力を行い、さらに、20ビツト毎に4
ブロツクを構成し、コモン側ラインとして400本の走
査線を設けている。このうちの1本の走査線を選択する
には、(1)5個のコモン駆動エレメント310より1
つを選択する。
(2)そのエレメント31(1に割当てられる4つのブ
ロックから1つを選択する。
(3)ブロック中の20本のラインから1本を選択する
の処理を行うようにする。
本例では、第15図に示すように、2バイトのライン選
択用アドレスを用い、その第12〜第8ビツトをエレメ
ント310の選択用、第6および第5ビツトをブロック
の選択用、第4〜第Oビツトをラインの選択用に割当て
る。実アドレスデータからライン選択用アドレスデータ
への変換は、ジャンピングテーブルに関して述べた第1
3図の処理とほぼ同様に行うことができ、ライン選択用
アドレスデータをラインテーブルに展開しておけばよい
なお、第15図において680はエレメント310の選
択(エレメントチップのセレクト)を行うデコーダ部で
あり、その構成によって、並びにチップセレクト用に第
12〜第8ビツトの5ビツトを割付けていることから、
2’=32個までのエレメント310の増設が可能であ
る。このときには、走査線として2560本の選択を行
うことが可能となる。
(4J、4)各種パラメータ格納エリアについて本例に
おいては、温′度条件によって表示器100の駆動条件
、すなわち駆動電圧や1水平走査期間、ディレィデータ
を変更し、最適の駆動制御を実現するものである。従っ
て、温度センサ400からの測温データに基づき、駆動
に際しては駆動条件が補正されなければならない。
領域E 900 II〜EDFFHはこの補正データを
格納した領域であって、後述のように温度に応じた諸パ
ラメータの読出し処理の効率化を図るために本例では次
のような格納を行フておく。
すなわち、1つもしくはある範囲の1段階の温度に対し
て、例えばそれぞれ1つのD/^変換部関連データと、
TCONRと、CNTB、CNTLまたは(:NTBB
とを対応させるものとすれば、温度に対応した一群の諸
パラメータは、下位2バイトが同値である領域に格納し
ておく。そして、第13図について述べたとほぼ同様に
して、へ/D変換部950から得られる温度データまた
はこれを適宜加工した温度データを下位2バイトのアド
レスとし、上位2バイトを順次書換えて読出しを行えば
、温度に対応した一群のパラメータが得られることにな
る。
例えば、温度データが’ ooao”Hであれば、まず
これに°’ E900°′Hを加えた“’E980″H
番地をアクセスすることによって、その温度に対応した
D/八へ換部の関連データ(駆動電圧)が得られ、次に
°’ E980”Hに°’0100″Hを加えた°’E
A80″H番地をアクセスすることによって、タイマT
M112の設定データたるTCONII (表示画面上
の1水平走査期間を規定する基本クロックを生成するた
めのデータ)が得られる。以下、同様に加算およびアク
セスを行うことによって、順次温度に対応したCNTB
、CNTL、CNT[lBが得られることになる。
(4,4)データ出力部 (4,4,1)構成 第16図はデータ出力部600の一構成例を示す。
ここで、601はワードプロセッサ本体1と結合し、信
号りおよび転送りロックCLKを受容するデータ入力部
である。信号りは、画像信号と水平同期信号とが加えら
れてワードプロセッサ本体1が送信するものであり、本
例にあっては水平同期信号もしくは水平帰線消去期間に
は実アドレスデータが重畳されて供給される。而して、
データ入力部601は水平同期信号もしくは水平帰線消
去期間の検出の有無に応じてデータ出力経路を切換え、
検出時にはそのときに重畳されている信号成分を実アド
レスデータとして認識して実アドレスデータIIA/D
として出力し、非検出時にはその間の信号成分を画像デ
ータとして認識して、4ビツトパラレルの画像データD
θ〜03として出力する。
また、データ入力部601は実アドレスデータの入力を
認識したときに、アドレス/データ識別信号^/「を付
勢し、この信号A/Dは、■「発生部603およびDA
(:T発生部605に導かれる。 IRQ発生部603
では、この信号A/Dの入来に応じて割込み信号IRQ
を出力し、これがスイッチ520の設定に応じて割込み
指令IRQIまたは面として制御部500に供給され、
ラインアクセスモードまたはブロックアクセスモードで
の動作が行われる。一方、DACT発生部605では、
信号^/「の入来に応じて表示器100のアクセスの有
無の識別を行うためのDへCT信号を出力し、これを制
御部500 、FEN発生部611およびゲートアレイ
680に導く。
■「発生部611は、DACT信号の付勢時における首
1−トリガ発生部813からのトリガ信号の入力に応じ
てゲートアレイ680を起動する信号FENを発生する
。首へ一トリガ発生部は、制御部500がA/D変換部
950に対し温度センサ400からの温度情報の取込み
を指令するライト信号面によりトリガ信号を発生する。
また、このときには、 FEN トリガ発生部613は
、デバイスセレクタ621が発生するチップセレクト信
号050により選択がなされている。すなわち、制御部
500が温度データを読取るべく^/D変換部950の
チップセレクトを行うときには、面トリガ発生部613
も選択され、ライト信号面に応じて枠駆動も起動される
ことになる。
619は制御部500からのビジー信号IBUSYに応
じて、表示制御装置50のビジー状態を通知する信号B
USYをワードプロセッサ本体1に送出するビジーゲー
トである。
621は制御部500からの信号AIO〜^15を受容
し、その値に応じてA/D変換部950 、D/A変換
部900およびデータ出力部600のチップセレクトを
行うための信号DSO〜052を出力する。623は信
号DS2に応じて起動され、このとき制御部500から
の信号AO〜A4に基づいてラッチパルスゲートアレイ
625のセットを行う、ラッチパルスゲートアレイ62
5は、レジスタ部630の各レジスタの選択を行うため
のもので、レジスタ部630のレジスタ個数に応じた数
のビット数で構成される。本例にあっては、レジスタ部
630は各1バイトの22個の領域を有し、ラッチパル
スゲートアレイ625は各領域に1ビツトを対応させた
22ビツトの構成とする。すなわち、レジスタセレクタ
623がラッチパルスゲートアレイ625のピットセッ
トを行ったときに、そのビットに対応した領域が選択さ
れると共に、制御部500からラッチパルスゲートアレ
イ625へのリード信号nまたはライト信号Iの供給に
応じて、選択されたレジスタに対するシステムデータバ
スを介してのデータ読出しまたはデータ書込みが行われ
る。
レジスタ部630において、RA/D LおよびR^/
D Uは、実アドレスデータRA/Dの下位および上位
1バイトをそれぞれ格納する実アドレスデータレジスタ
であり、この格納は実アドレス格納制御部841によっ
て行われる。
DCLおよびDCUは、表示の水平走査線方向のドツト
数(本例では800 ドツト)の値に対応したデータの
下位および上位1バイトをそれぞれ格納する水平ドツト
カウントデータレジスタである。
画像データDθ〜03の転送開始時に起動されて適宜の
クロックを計数する水平ドツト数カウンタ643は、こ
のレジスタDCLおよびOCuに格納された数値に等し
い計数動作を行ったときにラッチ信号LATIIの発生
部645に対しその発生を行わせる。
DMは駆動モードレジスタであり、ラインアクセス時ま
たはブロックアクセス時に対応したモードデータが書込
まれる。
DL LおよびDLUはコモンライン選択アドレスデー
タのレジスタであり、第15図について示した16ビツ
トのデータにつきそれぞれその下位および上位1バイト
を格納する。そして、レジスタDL Lに格納されたデ
ータは、ブロック指定用のアドレスデータCA6.CA
5(第15図の第6および第5ビツトに対応)およびラ
イン指定用のアドレスデータCA4〜GAG (第15
図の第4〜第Oビツトに対応)として出力される。また
、レジスタDL IIに格納されたデータは、デコーダ
部650に供給されて、コモン駆動エレメント310の
選択用のチップセレクト信号CSO〜C57として出力
される。
CLIおよびDL2は、ブロックアクセスモードにおけ
るコモン側ラインの駆動(ライン書込み)に際してコモ
ン側駆動部300に供給する駆動データを格納する1バ
イトの領域、SLlおよびSL2は、同じくセグメント
側ラインの駆動に際してセグメント側駆動部200に供
給する駆動データを格納する1バイトの領域である。
CBIおよびCB2は、ブロックアクセスモードのブロ
ック消去時におけるコモン側ラインの駆動に際してコモ
ン側駆動部300に供給する駆動データを格納する1バ
イトの領域、 SBIおよびSB2は同様にセグメント
側駆動部200に供給する駆動データを格納する1バイ
トの領域である。
CCIおよびCC2は、ラインアクセスモードのライン
書込み時におけるコモン側ラインの駆動に際してコモン
側駆動部300に供給するデータを格納する1バイトの
領域、SCIおよびSC2は同様にセグメント側駆動部
2’OOに供給する駆動データを格納する1バイトの領
域である。
続く3つの1バイト領域は枠駆動部700のスイッチン
グを行うためのデータを格納した領域であり、4ビツト
毎に分けて、レジスタFVI、FCVc。
FV2.FV3.FSVc、FV4を設けである。
661は逓倍器であり、制御部500からのパルス信号
7outを例えば2倍に逓倍する。663A、663B
663Cおよび6630は逓倍器661の出力の3相、
4相、6相および12相のリングカウンタであり、1水
平走査期間(1)1)をそれぞれ4分割、3分割。
2分割および無分割量るのに用いる。この分割された期
間を以下ΔTといい、例えば3分割の場合には3ΔTで
IHをなすことになる。
665はリングカウンタ663A〜6630の出力から
いずれかを選択するためのマルチプレクサであり、駆動
モードレジスタDMの内容に応じて、すなわち1)1を
何分側して駆動を行うかを示すデータに応じて設定され
る。例えば、3分割の場合には4相リングカウンタ66
3Bの出力を選択する。
667はリングカウンタ6δ3A〜663Dの各出力の
4相リングカウンタ、669はマルチプレクサ665と
同様に設定されるマルチプレクサである。
第17図はクロックTaut、逓倍器661の出力波形
、リングカウンタ663A〜663Dおよび667の出
力波形を示す。すなわち、マルチプレクサ665により
リングカウンタ663^〜663Dの出力のいずれかが
選択されると、 4ΔT/IH,3ΔT/I11. 2
ΔT/111またはΔT/il+が選択され、その出力
波形は後述のシフトレジスタ部673にシフトクロツタ
として供給されてΔT毎のオン/オフデータの出力がな
される。また、4相リングカウンタ667の出力はマル
チプレクサ669によりいずれかが選択されて、この出
力波形がシフトレジスタ部673にシフト/ロード信号
として供給され、選択されている分割数での動作の設定
が行われる。
再び第16図を参照するに、レジスタ部630において
領域CLI、C[11およびCCIには、コモン側駆動
部300に送出するクリア信号CCLRおよびイネーブ
ル信号CENのΔT毎のオン/オフデータを、領域CL
2.CB2およびCC2には、同様に駆動波形規定信号
CMIおよびCM2のΔT毎のオン/オフデータを格納
する。また、領域SLI、SBIおよびSCIには、セ
グメント側駆動部200に送出するクリア信号面および
イネーブル信号SENのΔT毎のオン/オフデータを、
領域SL2.SB2およびSC2には、同様に波形規定
信号SMIおよび5M2のΔT毎のオン/オフデータを
格納する。
本例においては、各信号用データの格納領域を4ビツト
構成とし、1ビツトを 1ΔTのオン/オフデータに対
応させておく。すなわち、本例ではII+の最大分割数
は4である。
671は領域CLl〜SC2に結合したマルチプレクサ
部であり、駆動モードレジスタDMの内容に応じてブロ
ックアクセスモードにおけるライン書込み時、ブロック
消去時およびラインアクセスモードにおけるライン書込
み時の駆動時の信号用データからいずれかを選択する。
このマルチプレクサ部671 ニおいて、MPXIは領
域CLI、11:Blおよびcciからいずれかの信号
CCLII用の4ビツトデータを選択するマルチプレク
サ、MPX2は同じく信号CEN用の4ビツトデータを
選択するマルチプレクサ、MPX3は領域CL2.CB
2およびCC2からいずれかの信号CMI用の4ビツト
デ、−夕を選択するマルチプレクサ、MPX4は同じく
信号CM2用の4ビツトデータを選択するマルチプレク
サである。また、MPX5は領域SLI、SBIおよび
SCIからいずれかの信号5CLR用の4ビツトデータ
を選択するマルチプレクサ、MPX6は同じく信号SE
N用の4ビツトデータを選択するマルチプレクサ、MP
X7は領域SL2.SB2およびSC2からいずれかの
信号SMI用の4ビツトデータを選択するマルチプレク
サ、MPX8は同じく信号5M2用の4ビツトデータを
選択するマルチプレクサである。
673C1−マルチプレクサ部671 (7)MPXI
 pyMPX8にそれぞれ結合したパラレル/シリアル
(P/S)変換用のシフトレジスタP/S l〜P/S
8を有するシフトレジスタ部であり、マルチプレクサ6
65の出力がシフトクロック信号として与えられて1ビ
ツトのオン/オフデータの出力期間ΔTが規定される。
また、マルチプレクサ669の出力が設定された分割数
での動作を行うためのプリセット信号として与えられる
675はシフトレジスタP/5l−P/S8にそれぞれ
結合したマルチプレクサMPXII〜MPX18を有す
るマルチプレクサ部であり、レジスタCLI N5G2
に格納された各信号の4ビツトのオン/オフデータのビ
ット選択データ(レジスタDMに格納)に基づいて、P
/S変換されたオン/オフデータを出力する。
677はレジスタFV1.FCVc、FV2.FV3.
FSVc、FV4 ニ関して上記シフトレジスタ部67
3およびマルチプレクサ部675と同様の処理を行う出
力部、680は信号DACTおよび百]−に応じて開放
され、枠駆動部700にスイッチ信号石〜V4. CV
cおよび市を導くゲートアレイである。
690はD/A変換部900のチップセレクト信号DS
Iの付勢に応じて、すなわちO/^変換部900のアク
セスに際して信号MRを制御部500に送出し、cpu
sotが発生するクロックEのパルス幅を変更させるM
R発生部である。
(4,5)^/D変換部 第18図はA/D変換部950の一構成例を示す、ここ
で、951はA/D変換器、953は温度センサ400
の検出信号をA/D変換器951に適合するレベルに増
幅する増幅器である。
温度検出に際しては、制御部500はデータ出力部60
0のデバイスセレクタ[i21を介しチップセレクト信
号「百−を供給すると共に、ライト信TWR(ここでは
ADWRとして図示)を送出する。これに応じてA/D
変換器951は温度センサ400から増幅器953を介
して得られるアナログ量の温度検出信号のディジタル量
への変換を行い、その終了時に信号lNTRを付勢して
A/D変換の終了を制御部500に通知する。
制御部500ではこれに応じてA/D変換器951にリ
ード信号RD(ここではADRDとして図示)を供給し
、これに伴ってA/D変換器951はディジタル量の温
度データを信号DDO〜DD7としてシステムバスを介
し制御部500に送出する。
温度検出のタイミングは、有効表示領域104の先頭ラ
インから最終ラインまでの表示を絶えずリフレッシュす
るリフレッシュ駆動を行う場合には最終ライン駆動終了
から先頭ライン駆動開始までの垂直帰線期間に行うこと
ができる。また、表示データの変更が生じたときにその
ブロックまたはラインのみを書換える部分書換え駆動を
行う場合には、例えばタイマ割込みにより定期的に行う
ようにすることができる。
(4,6) D/A変換部および電源コントローラ第1
9図はDハ変換部900および電源コントローラ800
の一構成例を示す。
D/^変換部900において、901はD/A変換器、
903はその出力を次段に適合するように増幅する増幅
器である。
電源コントローラ800において、810,820,8
25 。
830および840は、それぞれ、電圧信号Vl、V2
゜VC,V3およびv4を発生するための可変ゲイン増
幅器であり、電圧v1は増幅器903の出力を増幅器8
10に導くことにより、電圧V2.VC,V3およびv
4は増幅器810の出力をそれぞれ増幅器820,82
5,830および840に導くことにより生成する。8
21は増幅器81Gと820 との間に介挿したインバ
ータ、841は増幅器810と840との間に介挿した
インバータである。
ここで、電圧Vlおよびv2は、コモン側駆動部300
に供給するそれぞれ正および負の駆動電圧、電圧v3お
よびv4は、セグメント側駆動部200に供給するそれ
ぞれ正および負の駆動電圧、電圧VCは各駆動部200
,300に与える基準電位である。
また、これら電圧信号は枠駆動部700にも供給する。
本例にあっては、VCを固定とし、このVCに対すルV
l 、V2 、VC,V3 、V4(D差Aの比が、2
ニー2:O:1ニー1となるように各増幅器810,8
20,825,830および840のゲイン調整を予め
行っておく。
温度に応じた駆動電圧の変更設定に際しては、制御部5
00はデータ出力部600のデバイスセレクタ621を
介しチップセレクト信号051を供給し、D/A変換器
901の選択を行う。ここでD/A変換器901の動作
の基本クロックが制御部500とは異なるものであれば
、信号面がデータ出力部600に配置したMR光発生6
90にも供給されて信号MRが発生するので、制御部5
00は適切なりロック信号EをD/A変換器901に供
給する。而して制御部500はライト信号WR(ここで
は面として図示)を付勢すると共に、変更設定用のディ
ジタルデータをDDO〜DD7 としてシステムバスを
介しD/A変換器901に供給する。これに応じてD/
A変換器901は当該データをアナログ信号に変換し、
増幅器903を介して出力する。
これにより、増幅器81Oは電圧v1を発生するととも
に、Vlに対して上記比を有する電圧V2.VC,V3
およびv4が生成される。
なお、第19図の例では電圧Vlに応じて電圧v2等が
生成されるものとしたが、増幅器903の出力を各別に
各可変ゲイン増幅器810,820,825,830お
よび840に導くようにしてもよい。また、ゲインの調
整をプログラマブルに行うことのできる可変ゲイン増幅
器を用いてもよい。また、電源コントローラ800の構
成は、各駆動部200,300等の駆動の態様に応じて
、多値の電圧を発生できるものであれば、上記構成にの
み限られず種々のものとすることができるのは言うまで
もない。
(4,7)枠駆動部 第20図は枠駆動部700の一構成例を示す。ここで、
710,715,720,730.735および740
は、それぞれ、電圧信号Vl 、VC,V2 、V3 
、VCおよびV4(7)供給路をオン/オフするスイッ
チであり、データ出力部600のゲートアレイ680か
らインバータ711,716゜721.731,736
および741を介して供給されるスイッチ信号Vl、 
CVc 、 V2. V3. SVcおよびV4ニより
制御される。
枠駆動に際しては、データ出力部600のレジスタ部6
30に設けられたレジスタFVI、FCVcおよびFV
2の内容に応じて、すなわち信号Vl、 CVcおよび
Iの状態に応じてスイッチ710,715および720
が切換えられ、Vl、VC,V2の3値をとる波形の信
号をコモンラインに平行な枠周透明電極151に印加す
ることができる。また、レジスタFV3.FSVcおよ
びFV4の内容に応じて、すなわち信号V3. SVc
およびT4の状態に応じてスイッチ730,735およ
び740が切換えられ、V3.VCおよびv4の3値を
とる波形の信号をセグメントラインに平行な枠周透明電
極150に印加することが可能となる。
(4,8)表示器駆動部 (4,8,1)セグメント側駆動部 第21図はセグメント側駆動部200を構成するセグメ
ント駆動エレメント210の概略構成例を示す。ここで
、220は4ビツトパラレルの画像データ00〜03を
順次入力し、80ビツトパラレルのデータに整列させる
4×20ビツトのシフトレジスタであり、シフトクロッ
クSCLにの入力に応じて動作する。230は80ビツ
トのラッチ部であり、画像データDo〜D3が次段のセ
グメント駆動エレメント210のシフトレジスタ220
に導かれて行き、10個のエレメント210のシフトレ
ジスタ220すべてに80ビツトパラレルのデータが整
列したときに、すなわちデータ出力部600の■nn発
生日645りラッチ信号LATHが与えられたときに8
0ビツトパラレルのデータをラッチする。
240はデータ出力部600からの信号5CLR,SE
N。
SMIおよび5M2を受容し、所定の論理演算を行う人
力論理回路、250は入力論理回路240の演算データ
からラッチ部230の各ビットデータの内容に応じた各
セグメント駆動波形の規定データを発生する制御論理部
である。260は制御論理部250が発生するデータの
レベルシフトを行うレベルシフタおよびバッファを有す
るスイッチ信号出力部、270は電圧信号V3. VC
およびv4を受容し、スイッチ信号出力部260の出力
に応じてスイッチングされてセグメントラインS80〜
SlにV3. VCまたはv4を導くドライバである。
第22図は第21図示のセグメント駆動エレメント21
0の詳細な構成例を示す。シフトレジスタ220におい
て、221は1ビツトすなわち1セグメントラインに対
応したD型のフリップフロップ、ラッチ部230におい
て231はラッチ回路である。また、スイッチ信号出力
部260において261はレベルシフタ、ドライバ27
0において275,273および274はスイッチ信号
出力部260からのスイッチ信号に応じて、それぞれ、
電圧VC,V3およびv4の供給経路をオン/オフする
スイッチである。
(4,8,2)コモン側駆動部 第23図および第24図は、コモン側駆動部300を!
成するコモン駆動エレメント310の概略構成例および
詳細な構成例をそれぞれ示す。ここで、340は入力論
理回路であり、データ出力部600のデコーダ部650
からチップセレクト信号C5が与えられたときに、信号
CA5.CA6.CENによりブロック選択を行う他、
ライン選択用信号GAG〜CA4 、信号CCLR,(
:MlおよびCM2を受容して所定の論理調整を行う。
345は入力論理回路340から供給される信号CAQ
〜CA4に係るラインデータを基に駆動すべきコモンラ
インの選択を行うデコーダ部であり、1つのエレメント
310において80ラインの選択が可能である。本例に
おいては20ラインを1ブロツクとし、1つのエレメン
ト310には4つのブロックを割当てており、第24図
にあってはデコーダ部345を20ライン分のデコード
を行う部分毎に破線にて囲んである。
350は制御論理部であり、入力論理回路340が供給
する信号CMI 、CM2および面に係る駆動データか
ら、入力論理回路340が選択したブロック、あるいは
さらにデコーダ部345が選択したラインの駆動波形規
定データを発生する。
360は制御論理部250が発生するデータのレベル変
換を行うレベルコンバータおよびバッファを有するスイ
ッチ信号出力部、370は電圧信号Vl。
VCおよびv2を受容し、スイッチ信号出力部360の
出力に応じてスイッチングされ、コモンラインC4〜C
80にVl、 VCまたはv4を選択的に供給するドラ
イバである。
本例においてはかかる構成のコモン側エレメント31O
を5個備えており、すなわち有効表示領域104には4
00本のコモンラインが対応する。
なお、第24図において361はレベルコンバータ、3
75,371および372は、スイッチ信号出力部36
0からのスイッチ信号に応じて、それぞれ、電圧VC,
Vlおよびv2の供給経路をオン/オフするスイッチで
ある。
(4,9)駆動波形 (4,9,1)表示器の概略 第25図は表示器100を模式的に示す・ここで・C0
I11およびsegは、それぞれ、上部基板110に設
けたコモン側透明電極114に対応するコモンラインお
よび下部基板120に設けたセグメント側透明電極12
4に対応するセグメントラインであり、これらの間にF
LCが設けられている。FcomおよびFsegは、そ
れぞれ、コモンラインcomの配設範囲の両側にコモン
ラインcon+と平行に設けた枠周コモンライン、およ
びセグメントラインsegの配設範囲の両側にセグメン
トラインsegと平行に設けた枠周セグメントラインで
ある。而して、コモンラインCOWとセグメントライン
segとの第25図上の交叉部分の集合に対応した表示
画面102上の領域が有効表示領域104をなし、枠周
コモンラインF cowと枠周セグメントラインFse
gおよびセグメントラインsegとの交叉部分、並びに
枠周セグメントラインFsegとコモンラインCOmと
の交叉部分の集合が有効表示領域104外の枠部106
をなす。
なお、第25図においては、簡略化のためにコモンライ
ンCOWおよびセグメントラインsegを各4木ずつ、
枠周コモンラインFcomおよび枠周セグメントライン
Fsegを両側に各1木ずつ示しているが、本実施例に
おいてコモンラインcoInは400本、セグメントラ
インsegは800本配置されて1木ずつ駆動可能であ
り、枠周コモンラインFcomおよび枠周セグメントラ
インFsegは両側に16木ずつ配置されて一括駆動さ
れるのは前述の通りである。
(4,9,2)表示器の駆動態様 本実施例において、表示器100は次のように駆動され
る。
有効表示領域104に関しては、上記(3,5)におい
て述べたように、ブロックアクセスモードにおいては、
まずブロック消去がなされ、次いでライン毎の書込みが
なされる。また、ラインアクセスモードにおいては、ラ
イン毎の書込みのみが行われる。本例においては、領域
104を、ブロックアクセスモードにおけるブロック消
去時と、同モードにおけるライン書込み時と、ラインア
クセスモードにおけるライン書込み時とで異った波形で
駆動する。
枠部106に関しては、枠周コモンラインFcomに沿
った枠部(以下横枠という)と枠周セグメントラインF
segに沿った枠部(以下縦枠という)とを異った時点
で、かつ異った波形で駆動する。すなわち、横枠に関し
ては有効表示領域の非アクセス時(例えばリフレッシュ
駆動時においては垂直帰線期間、部分書換え時にはタイ
マによる割込み時)においてラインFcomとラインF
segおよびsegとを駆動することにより形成し、縦
枠に関してはいずれのモードにおいてもライン書込み時
にコモンラインC0I11の駆動波形に合せた波形で枠
周セグメントラインFsegを駆動することにより、コ
モンラインC0I11との協働で形成されるようにする
(4,9,3)有効表示領域の駆動波形本実施例におい
ては、1水平走査期間(IH)を3分割し、それぞれの
ΔTの期間においてコモンラインC011にはVl、V
Cまたはv2が、セグメントラインsegにはV3.V
Cまたはv4が供給されるようにする駆動を行う。
第1表はデータ出力部δ00のレジスタ部δ30におけ
るレジスタ領域CLI−5C2に設定するデータの一例
を示す。表において°°X”は未使用のビットであり、
本例では第33図につき後述する処理手順の起動時にお
いてレジスタ領域CLl〜5112の第6〜第4ビツト
および第2〜第Oビツトにそれぞれ第1表に示す所定の
データが展開されるようにする。そして一方では、処理
手順実行の過程において適宜、駆動モードのレジスタ領
域DMにブロックアクセスモードにおけるブロック消去
と、同モードにおけるライン書込みと、ラインアクセス
モードにおけるライン書込みとを弁別してマルチプレク
サ部6フ1がレジスタCBI〜S[12)レジスタCL
I A−5L2またはレジスタCCI〜SC2を選択す
るようにするデータと、マルチプレクサ665および6
69を切換え、bit 6〜4あるいはbit 2〜0
の3ビツトが選択されて1ビツトが順次ΔTの期間出力
されるようにするデータとを格納する。
第2表 コモン駆動エレメント310の真理値表第3表
 セグメント駆動エレメント210の真理値表第2表お
よび第3表は、それぞれ、コモン駆動エレメント310
およびセグメント駆動エレメントの真理値表を示す。こ
れら表において、°“×”は”1”または°°0”のい
ずれであっても選択される駆動電圧Vが影響を受けない
場合である。また、第3表においてQは1ビツトの画像
データ、ずなわちラッチ部230のラッチ231(第2
2図参照)から出力される画像データであり、Q=Oで
白データが、Q=1で黒データが出力されるものとする
。  。
第26図(^)は、レジスタG11lおよびC82の内
容(第1表参照)による信号CEN、CCLR,にMl
、にM2の波形とコモン駆動エレメント310のロジッ
ク(第2表参照)によってコモンラインcomに印加さ
れる電圧信号Vの波形とを示す。また、同図(B)は、
レジスタSBIおよびS[12の内容(第1表参照)に
よる信号SEN、5CLR,SMI、SM2の波形と、
セグメント駆動エレメント210のロジック(第3表参
照)によってセグメントラインsegに印加される電圧
信号■の波形とを示す。
従って、ブロックアクセスモードのブロック消去時には
、チップセレクト信号C5により選択されたエレメント
310の駆動に係り信号CA5.CA&により選択され
たブロックにおいてコモンラインCOmとセグメントラ
インsegとの交叉点には、それぞれのラインへの印加
電圧の差分、すなわち、第27図に示すような電圧信号
の合成波形が加えられることになる。そして、期間ΔT
にわたフて印加される電圧の値3VOにより当該ブロッ
クの情報はすべて白データにクリアされる。
なお、このとき、6丁ないしlitと電圧Vl〜V4.
V(:とは温度に応じて補正されているのは前述の通り
である。
第28図(八)は、レジスタCL1およびCl3の内容
による各信号CEN等の波形と、コモン駆動エレメント
310のロジックによってコモンラインcamに印加さ
れる電圧信号■の波形とを示す。同図(B)は、レジス
タSLIおよびSC2の内容による各信号SEN等の波
形と、セグメント駆動エレメント210のロジックおよ
び画像データの内容(Q)によってセグメントラインs
egに印加される波形とを示−ず。
従って、ブロックアクセスモードのライン書込み時には
、チップセレクト信号C5および信号Cへ5 。
CA6により選択されたエレメント310のブロックに
おいて信号CAI〜C八4により選択されたコモンライ
ンcomとセグメントラインsegとの交叉点には、第
29図(A)または(B)に示す電圧信号の合成波形が
加えられることになる。ここで、第29図(八)に示す
ような波形が印加される点では、表示データの変更は生
じない。すなわち、その点は先に行ったブロック消去に
よって白データとなった状態を保持する。一方、第29
図(B) に示すような波形が印加される点では、最初
の期間ΔTにわたって印加される電圧値3VOにより白
データが得られる状態となるが、続く期間ΔTにわたっ
て印加される電圧−3VOにより表示データが反転して
黒となる。
第30図(A)は、レジスタCC1およびCC2の内容
による各信号CEN等の波形と、コモン駆動エレメント
310のロジックによってコモンラインcamに印加さ
れる電圧信号Vの波形を示す。同図(It)は、レジス
タSCIおよびSC2の内容による各信号SEN等め波
形と、セグメント駆動エレメント210のロジックおよ
び画像データの内容(Q)によってセグメントラインs
egに印加される波形とを示す。
これにより、ラインアクセスモードのライン書込み時に
は、選択されたコモンラインcomとセグメントライン
segとの交叉点には、第31図(^)または([1)
に示す電圧信号の合成波形が加えられる。ここで、第3
1図(A)  に示すような波形の電圧信号が印加され
る点では、最初の期間ΔTおよび次の期間ΔTにわたっ
てそれぞれ印加される電圧2VOおよびvOにより、白
データを得る条件の閾値を越え、最後の期間ΔTに印加
される電圧v4では黒データを得る条件の閾値を越えな
いので、表示は白となる。また、同図(B)  に示す
波形が印加される点では、最初の2ΔTの期間で表示が
白となるが、最後の期間ΔTに印加される電圧−3VO
によって表示が反転し、黒データが表示されることにな
る。
(4,9,4)枠駆動の態様 本例においては、前述のように、横枠については垂直帰
線期間または定期的に、へ/D変換部950の駆動開始
と同時に形成し、縦枠については有効表示領域104の
ライン書込み時に形成する。また、枠は有効表示領域1
04の背景色と同色、すなわち情報を黒で表示する場合
には白色で設けるようにする。
第4表は枠駆動部700のスイッチングを行って枠形成
を行うためにレジスタFVI、FCVc、FV2゜FV
3.FSVcおよびFV4に設定するデータを示す。こ
こで、枠周コモンラインFcomに関しては、有効表示
領域104の駆動からはほぼ独立したものであるから、
各データVl、 CVcおよびいの内容の変更設定は行
わない。本例では、枠周コモンラインFcomの駆動デ
ータとして、横枠形成時に第26図(A)に示すコモン
ラインCOn+の駆動波形と等しい波形が得られるよう
に設定を行っておく。
一方、枠周セグメントラインFsegに関しては、横枠
形成時と、ブロックアクセスモードのライン書込み時に
おける縦枠形成時と、ラインアクセスモードにおけるラ
イン書込み時とで枠周コモンラインFcomないしはコ
モンラインC0IIの駆動波形が異なることから、それ
ぞれに合せて白データが表示されるように各レジスタF
V3.FV4およびFSVcの変更設定を行う。
具体的には、枠周セグメントラインFsegの駆動 ・
データとして、横枠形成時には第26図(B)に示すセ
グメントラインsegの駆動波形と等しい波形が、ブロ
ックアクセスモードのライン書込み時における縦枠形成
時には第28図(B)に示すセグメントラインsegの
Q=Oのときの駆動波形と等しい波形が、ラインアクセ
スモードのライン書込み時における縦枠形成時には第3
0図(B)に示すセグメントラインsegのQ=0のと
きの駆動波形と等しい波形が得られるように変更設定を
行う。
この結果、横枠については第27図示の波形で駆動され
て形成され、縦枠についてはブロックアクセスモードま
たはラインアクセスモードにおいて、それぞれ、第29
図(A) または第31図(^)に示す波形で駆動され
て形成されることになる。
(5)表示制御 (5,1)制御手順の概要 本例に係る表示制御の主要な特長は2つある。
1つには、表示制御装置50側からワードプロセッサ本
体1へ、Busy信号を送ることによってデータの授受
と表示画面102の動作との同期をとることである。こ
れは、木質的には、 FL(:を用いた表示素子が、そ
の動作を有効とするために温度によって1水平走査期間
が変化するようにしたことに起因している。
2つには、通常のワードプロセッサが画像データのみを
順次、周期的かつ連続的に(いわゆるリフレッシュモー
ドで)転送するのに対して、本例のワードプロセッサ本
体1は画像データの前に、かかるデータによって駆動さ
れる画素を指定するためのアドレスデータを転送するこ
とであり、さらには、これらデータをリフレッシュモー
ドではなく、アドレスデータによりて特定の部分のみの
画像データを転送して駆動することを可能とするもので
ある。これはFLCを用いた表示素子が記憶性を有する
ことによって、情報の更新が必要な画素のみをアクセス
すれば足りるということに由来している。
なお、上記表示制御を可能とするために、本例のワード
プロセッサ本体1は、通常のワードプロセッサが有する
機能に加え、Busy信号を受は取ってアドレスデータ
の転送を中止する、およびアドレスデータを例えば水平
同期信号にのせて転送する、機能を有するものである。
上記表示制御における特長、特に2番目の特長を有効に
用いることにより、以下で示す2つの表示制御形態が実
施される。
すなわち、ブロックアクセスとラインアクセスである。
ブロックアクセスとは、例えば、走査電極線20本を1
ブロツクとし、有効表示領域104の1ブロツク分の画
面を1度に消去し、かかるブロックを例えば全「白」と
して、以下、順次ブロックの1走査線毎に情報のアクセ
スを行い、文字等を書き込むものである。これに対して
、ラインアクセスは1走査線毎にアクセスを行い、情報
の書き込みを行うものであり、予め全「白」にすること
はない。
これら表示制御形態をプログラムフローで示したのが第
32図であり、以下、第32図を参照して、本例におけ
る表示制御の概要を説明する。
第32図において、まず、ワードプロセッサ本体1の電
源が°’ON”となると、 INITルーチンが自動的に開始される(ステップ5t
oi) 、ここでは、Busy信号を1lON″として
パワー08時におけるそれぞれ枠106の駆動、有効表
示領域104の消去およびそのための温度補償が行われ
、最後にBusy信号を°’OFF”として割り込み要
求IRQIまたはI IIQ2が来るまで待つ。この割
込み要求1nQlまたはI IIQ2は、ワードプロセ
ッサ本体1からアドレスデータが転送されることによっ
て発生されるものであり、アドレスデータが来なければ
プログラムは実行されず、表示画面102に止まったま
まである。
次に、アドレスデータが転送されて割り込み要求がかか
ると、この内部割り込み要求がIRQIか、あるいは面
かに応じて、ステップ5102の手順により、IIIQ
IテあればLSTARTルーチンへ、IRQ2であれば
BSTARTルーチンへ、それぞれ進む、この分岐によ
って、上述したブロックアクセスかラインアクセスかが
別れる。すなわちLSTAIITルーチンへ進めばライ
ンアクセスとなり、BSTARTルーチンへ進めばブロ
ックアクセスとなる。
ところで、面あるいは面の設定は、本例にあっては、表
示制御装置本体50の適切な部位に配設された切換手段
520によって、予め手動で行われる。
かかる切換手段520によってラインアクセスモードに
設定され、IRQIが発生したとき、LSTARTルー
チンが起動され、かかるプログラムが実行される。ここ
で、データ出力部600から、転送されたアドレスデー
タを読み、このアドレスが有効表示領域104の最終ラ
インのものかどうかを判断する(ステップ5103およ
び5104)。ここで、最終ラインではないとき、 LLINEルーチンへプログラム実行が分岐する。
ここでは、Busy信号を’ON”とし、アドレスデー
タの次に転送される画像データに基づき、1走査線分の
ライン書き込みを行う。次に、Busy信号をOFF”
として、割り込み要求111QIを待つ(ステップ51
05)。面が供給されると再びLSTARTルーチンが
起動される。
ステップ5104でアドレスデータが最終ラインのもの
であれば、 FLLINEルーチンへプログラム実行が分岐する。
ここでは転送された画像データを基に、最終ラインのラ
イン書き込みを行う。次に枠駆動および温度補償データ
の更新を行い、Busy信号を’OFF”として、割り
込み要求1信を待つ(ステップ5106)。ここで、割
り込み要求IRQIがあると、再びLSTARTルーチ
ンが起動される。以上のような手順で、ラインアクセス
モードでの表示制御が行われる。
一方、上述した切換手段520によってブロックアクセ
スモードに設定された場合、アドレスデータ転送によっ
て、面が発生したとき、 BSTARTルーチンが起動される。ここでは、Bus
y信号を’ON”とし、転送されたアドレスデータを読
み、かかるデータがブロックの先頭ラインか、有効表示
領域104の最終ラインか、あるいは上記以外のライン
か、を判断する(ステップ5107および5108)。
ここで、アドレスデータが先頭ラインで、最終ラインで
もないとき、 LINEルーチンへ分岐する。ここでは、転送された画
像データを基に1ライン分のライン書ぎ込みを行う。次
に、Busy信号を°’OFF”として、割り込み要求
を待つ(ステップ5109)。ここで、内部割り込み要
求面があると、再びBST八nへルーチンが起動される
ステップ5108でアドレスデータが有効表示領域10
4の最終ラインであると、 FLINEルーチンへ実行が分岐する。ここでは、!ラ
イ2分のライン書き込みを行う。次に、枠駆動および温
度補償データの更新を行ない、Busy信号を”OFF
”として、割り込み要求を待つ(ステップ5110)。
ここで、割り込み要求IRQ2があると再びBST八I
へTルーチンが起動される。
ステップ5108で、アドレスデータがブロックの先頭
ラインであれば、 111LOCにルーチンへ実行が分岐する。ここでは、
アドレスで指示されたラインの属するブロック全てを消
去し、かかるブロックの領域を「白」とする(ステップ
5itt)。次にLINEルーチン(ステップ5109
)へ進み、前述したのと同様な処理を行う。上述したよ
うな手順で、ブロックアクセスモードでの表示制御を行
い、情報の書き込みを行う。
また、ワードプロセッサ本体lがパワーダウン信号PD
OWNを制御部500へ送出すると、この信号によって
、ノンマスカブル割り込み要求NMIがかかり、PWO
FFが起動される。ここでは、Busy信号を°’ON
“とし、有効表示領域104の消去を行い、全ての領域
を「白」とする。次に、パワーステータス信号およびB
usy信号を°’OFF”とし、これによりワードプロ
セッサ本体1の電源が遮断される(ステップ5112)
上述したことから明らかなように、表示制御の2つの形
態、すなわち、ブロックアクセスおよびラインアクセス
のいずれの形態が実施されたとしても、アドレスデータ
が、全有効表示領域に亘って順次、周期的かつ連続的に
転送されてくる場合には、リフレッシュ駆動となり、ま
た、ある所定の部分のアドレスデータが間欠的に転送さ
れてくるのであれば、部分書き換え駆動となる。
なお、以下で記述する制御手順の詳細においては、本体
1側からは、アドレスデータおよび画像データをリフレ
ッシュモードで転送してくることを前提として説明を行
う。
(5,2)制御手順の詳細 (5,2,1)電源オン(初期時) ワードプロセッサ本体1の電源がオンとされたとき、自
動的に起動される処理について、第33図および第34
図を参照して説明する。
第33図は、起動される処理のフローチャートを示し、
これは第32図にて前述したINITルーチンである。
第34図は、INITルーチンおよび後述するPWOF
Fルーチンのタイムチャートを示しており、以下、ステ
ップ毎に制御部500が行う処理について説明する。
5201: パワースティタス(P 0N10FF)信号を°’ON
”、および信号Lightを’OFF”とし、同時にデ
ータ出力部600を介してBusy信号を°“ON”と
してワードプロセッサ本体lへ出力する。このBusy
信号を出力している間、ワードプロセッサ本体1からア
ドレスデータは転送されない。これは、FLC表示素子
を有効に駆動するために、1水平走査期間を温度によっ
て変化させていることに由来する。すなわち、有効表示
領域104でのFLC表示素子駆動時間と、ワードプロ
セッサ本体1からのデータ転送時間、換言すればワード
プロセッサ本体1内のVRAM動作時間との同期が完全
にとれないために、表示制御装置本体50側がBusy
信号を出力することによって、同期をとっているもので
ある(第34図9時点の2以下数字のみ記す)。
5203  : データ出力部600のレジスタ部630内の所定領域に
、初期枠部駆動および有効表示領域駆動用の駆動波形発
生制御データを設定する。これは、制御部500内のn
0M503に格納された波形発生制御データを、第1表
および第4表のようにデータ出力部600のレジスタ部
630に設定するものである。
5205: 初期枠駆動のための駆動電圧値および1水平走査期間の
基本となるシステムクロックのそれぞれデータを、D/
A変換部900および制御部500のタイマTMR2に
おけるレジスタTCONHに設定する。また、ブロック
アクセス、ラインアクセスおよびパワーオン/オフ時に
おけるブロックアクセスそれぞれの基本タイムデータを
設定する。
3207 : 制御部500は、データ出力部600から枠駆動部70
0へ枠駆動制御データを転送し、これに基づき枠駆動部
700は枠駆動を行う。かかる駆動によって、枠部10
6の画質を良好なものとし、表示画面102を常に良好
な状態に保つ。これは、有効表示領域104を駆動して
いる間に、枠106にも電圧が印加されて光の透過率が
変化し、枠106の一部が濁って画質の劣化を招かない
ようにするためである。
また、本例にあっては、枠部106を「白(光源FLか
らの光を透過する配向状態)」、有効表示領域104を
「白(光を透過する状態)」となし、文字情報等を「黒
」で表示するものとする。なお、これら表示における「
黒」および「白」による画定は上側に限られたものでな
く、「黒」と「白」とを反転した表示も、あるいは、枠
101iと有効表示領域104とを区別する表示も、本
例に係る装置によって可能である。
本ステップ5207における枠駆動は、1水平走査期間
に亘って行われるものであるが、この間には、第2図中
、下部ガラス基板120に配設された枠角透明電極15
0およびセグメント電極124と、上部ガラス基板11
0に配設されて、コモン電8iit<と平行な枠角透明
電極151 とに電圧信号を印加して駆動を行う。従っ
て、枠部全ての駆動がこの間に゛なされるものではなく
、残余の枠部(縦枠)の駆動は、ステップ5213にて
後述する有効表示領域104の消去時に、コモン電極を
併用することによって行われる。
また、本ステップでは、上述した枠駆動と同時にへ/D
変換が行われる。かかるA/D変換は、温度センサ40
0で検出された表示画面102の周囲温度情報、すなわ
ちFLC温度情報を、A/D変換部950で読込み、デ
ィジタルデータに変換するものである(時点■および■
)。
5209: 温度補償を行う。すなわち、上記で得られたへ/D変換
データを読み、制御部500内のll0M503に格納
されたルックアップテーブル(第12図)を参照し、温
度補償された駆動電圧V、システムクロック、ディレィ
データをそれぞれ得る。
上述した処理を、第35図を参照し、以下で詳細に説明
する。第35図はA/D変換データを駆動電圧V、1水
平走査期間の基本となるシステムクロック、各ディレィ
タイムにそれぞれ変換するときのアルゴリズム、および
ルックアップテーブルを示しており、□例えば同図に示
す温度データ8011が得られたとする。この80Hは
、テーブルにおけるアドレス下位ビットを示しているも
のであり、先の^/D変換においては、アナログ温度デ
ータをアドレス下位ビットに対応するディジタル温度デ
ータに変換す、る操作を行っている。
ここで、制御部500の演算装置糺υは、データ008
011に、駆動電圧データテーブルエリア(D/^変換
部関連データエリア)のアドレス上位ビットデータに相
当するE 900 !+をオフセットする。これにより
、インデックスレジスタIxの内容をE98011とし
、このアドレスに相当するデータを得る。この温度補償
された駆動電圧値をD/^変換部900を介して電源コ
ントローラ800へ出力することになる。次に演算装置
ALUは、インデックスレジスタIXの下位ビットデー
タはそのままに、上位ビットデータを1だけインクリメ
ントし、その内容をEA8(IHとする。これは、テー
ブル中のシステムクロックテーブルのアドレスに相当し
、これによって温度補償されたデータを得る。この1水
平走査期間の基本となるシステムクロックデータをタイ
マTMR2のタイムコンスタントレジスタTCONHに
設定する。
同様の処理によって、以下、ブロックアクセス、ライン
アクセス、およびパワーオン/オフ時のブロックアクセ
スにおける各ディレィタイムデータを、それぞれタイマ
TMRl用のレジスタCNTB、 CNTL、および(
:NTBBに設定する。
S211 : 有効表示領域104の駆動開始時間の同期をとる。すな
わち、プログラム上のアクセス開始と実際の有効表示領
域駆動開始の完全な同期をとるため、制御部500のタ
イマTMR2が有するクロック出力パルスTautの、
例えば立上りエッヂが来たとぎに、制御部500のcp
oの内部割り込み要求IRQ3をかける。これに・よ〕
て有有効表示域の実際の駆動開始とする(時点■)。
5213: 有効表示領域104の消去、すなわち全領域を、本例に
おいては全「白」とする。これにより、先の枠駆動を和
項って、パワーオン時における表示画面102を良好な
ものとする。
これら有効表示領域104の消去は、ブロック毎に、例
えば走査線20本を1ブロツクとして駆動するものであ
り、従って1水平走査期間で1ブロツクが消去される。
また、この駆動は、ワードプロセッサ本体1から、全有
効表示領域104を「白」とする画像データを受は取っ
て行われるものではなく、所定のブロック消去波形を、
前述したようにプログラム上自動的に設定することによ
り行われるものである。このことによって、パワーオン
/オフ時の有効表示領域消去が可能となる。
S 215 1水平走査期間の調整を行う。すなわち、レジスタ(:
NTBBのディレィデータをカウンタに設定し、このデ
ータを基にタイマTMR1は自己のクロックパルスをカ
ウントする。これにより、有効表示領域104とプログ
ラム実行時間との1水平走査期間の調整を行い、所定の
時間が来た時点で内部割り込み要求IRQ3を発生する
すなわち、タイマTMRIは、ステップ5205で設定
した基本タイムデータとステップ5209で得られた温
度補償によるディレィタイムデータとから、所定の時間
を設定し、ある適切な時点からかかる時間をカウントし
たとき、内部割り込み要求を発生するものである。
5218: 上記ステップ5211,5213.および5215は、
1ブロツク毎に、すなわち1水平走査毎にその都度行わ
れ机従って、本ステップにおいては、有効表示領域10
4の全ブロックが終了したか否かを判断し、否定判断で
あれば再びステップ5211へ戻り、上記処理を全ブロ
ック終了まで繰り返す(時点■)。
5217: ステップ5216で全ブロック(有効表示領域)が終了
したと判断したら、[1usy信号を°”OFF“とし
、ワードプロセッサ本体1から信号りの転送を可能とす
る。同時に、信号Lightを°’ON”とする。この
とき、ワードプロセッサ本体1の操作者は、本体1の電
源をオンとした後、表示画面102が表示されることに
よって、電源がオンとされたことを感覚するのであるが
、それ以前に、上述したステップ5201−5215の
処理、とりわけ表示画面102の枠106および有効表
示領域104の駆動が、初期表示制御として既になされ
ているわけである(時点■)。
5219: 割り込み要求IRQIあるいはIIIQ2を待つ、これ
ら面あるいは面は、ワードプロセッサ本体1からアドレ
スデータが転送されて来たとき発生するものであ°す、
これによって後述する各プログラムの実行が開始される
。従って、アドレスデータが転送されて来るまでは、待
機プログラムを実行し、コモンライン、セグメントライ
ンとも同電位に保持して、もしくはアース状態とする。
このとき表示画面102は停止したままである。なお、
この代りに、表示装置iooへの電源供給を停止する、
例えば電源コントローラ800自体への′Fri源供給
管供給て電圧信号の発生をオフとしてもよい。
ところで、既述したように、IRQIあるいはInO2
のどちらかの割込み要求が発生するかは、予め設定され
ているものであり、これら設定は、例えばワードプロセ
ッサ操作者の使用形態、ワードプロセッサで取り扱うデ
ータ等によフて、任意、操作者によって行われる。
(5,2,2) ブロックアクセス 前述した所定の初期制御(INITルーチン)の後で、
割り込み要求I RQ2によって起動されるブロックア
クセス表示制御について、第36図(^)〜(D)、第
39図(^)および(11)を参照して説明する。
第36図(A)〜(D)は、それぞれ、制御部500の
ROM503に、第12図で示す形態で格納された表示
制御にかかるプログラムのフローチャートであり、ブロ
ックアクセス表示制御の各段階でそれぞれ起動される。
第39図(八)および(B)は、かかる表示制御のタイ
ムチャートを示す。
Busy侶号を’OFF”として(第39図の時点■:
以下数字のみ記す)、待機状態にあった制御部500は
、アドレスデータが転送されてきたことによって(時点
■)、発生する割り込み要求IRQ2の入力(時点■)
により第36図(A)で示すBSTARTルーチンを起
動する(時点■)。以下、第36図(八)を参照して、
BST八IへTルーチンでの表示制御の説明を行う。
5301ニ アドレスデータを読む。データ出力部600に転送され
たアドレスデータRA/Dを制御部500に読み込む。
3303  : 読み込んだアドレスデータを基に、上記(4,3J2)
で述べたようなアドレス変換を行い、第12図に示すジ
ャンピングテーブルを参照して実行されるべきプログラ
ムのアドレス設定を行う。
5305: Busy信号を°“ON”として(時点■)、次のアド
レスデータ転送を拒否する。
5307  ニ ステップ5303で設定したアドレスのプログラムへ実
行を分岐する(時点■)。ここで、アドレスデータRA
/Dが、ブロックの先頭ラインアドレスであればBLO
CKルーチンへ、有効表示領域の最終ラインアドレスで
あればFLINEルーチンへ、上記以外のアドレスであ
ればLINEルーチンへ実行が分岐されることになる。
第36図(B)に示すBLOCKルーチンが起動された
ときには以下の処理を行う。
5309  ニ アドレス変換および設定を行う。すなわち、データ出力
部600のレジスタ部630内のレジスタ11A10 
L、 R^/D uに転送されたアドレスデータR^/
Dを読み込み、かかるアドレスデータを基にして、上記
(4,3,3)で述べたように、駆動すべきラインの選
択を行うためのアドレス変換を行う。この変換されたア
ドレスで第12図に示すラインテーブルを参照し、かか
るアドレスデータを得る。このデータをデータ出力部6
00のレジスタ部630内のレジスタDLL’およびD
L l]へ設定する。
5311: 駆動モードをブロックアクセスとする。すなわち、デー
タ出力部600のレジスタ部630内のレジスタDMに
ブロックアクセスモードのブロック消去を示すデータを
設定する。
3313: 動作開始時間の同期をとる。すなわち、前述したように
有効表示領域104とプログラム実行との動作タイミン
グの完全な同期をとるために、制御部500のタイマT
MR2が有するクロック出力パルスTou tの、例え
ば立上りエツジを待って、かかるエツジが発生したとき
に内部割り込み要求IRQ3を発生する。これにより出
力パルスTou tとプログラム実行タイミングとの同
期、従って、出力パルスTau tは有効表示領域10
4における1水平走査期間および動作タイミングの基本
となるものであるから、プログラム実行と有効表示領域
104との動作タイミングの同期がとれることになる。
5315+ 画像データ転送終了までの時間調整を行う。すなわち、
第39図(A)のタイムチャートに示すように、画像デ
ータ転送は、アドレスデータ転送の直後に行われ、この
転送終了(時点■)を待って有効表示領域104のアク
セスを開始する。
ここで、画像データ転送時間とは、ワードプロセッサ本
体1から、例えば1走査分の画像データ800ビツトを
4ビツトパラレルに5 MHzで転送するとすれば、こ
の転送に40μsec 、さらに加えてこれら画像デー
タをセグメント側駆動部200に格納する時間を合わせ
たものである。
因に、本ルーチンBLOCには主にブロック消去を行う
ためのものであり、ブロック消去は画像データを必要と
しないにもかかわらず、本ルーチンで画像データの転送
を行っているのは、次のラインアクセス用のデータ転送
を行っているからである。あるいは、ここで画像データ
を転送せずに、同等の時間だけプログラムを実行しない
ようにしてもよい。
5317: ブロック消去を開始する(時点■)。これにより1水平
走査期間(IH)で1ブロツク、すなわち、例えば走査
線20本をアクセスし、かかるブロックを全「白」とす
る。これら駆動は、前述したように、全「白」の画像デ
ータを受は取って行われるのではなく、所定のブロック
消去波形を設定して行うものである。
また、第39図(A)から明らかなように、このブロッ
ク消去開始時点(時点■)で、有効表示領域104では
、前ブロックの最終ライン書込みが終了したか、あるい
は垂直帰線期間が終了したかのいずれかである。
5319: l水平走査期間のプログラム上での調整を行う。すなわ
ち、既に述べたように、有効表示領域104でのアクセ
ス時間は、FLC表示素子の温度変動を伴って変化する
ようにしたものであるから、これら有効表示領域104
における1水平走査期間の長さに合せて、プログラム実
行時間の調整を行うようにする。
具体的手法としては、制御部SOO内のタイマTMn 
1が、自己の有するクロックで、例えばアドレスデータ
が転送されてプログラムが起動した時点(時点■)から
計時を行い、所定の時間が経過した時点で制御部500
内のCPO501に内部割り込み要求1nQ3を発生し
て次のプログラムルーチンへ分岐するようにしたもので
ある。
ここで、所定時間の決め方は、前記(5,2,1)のス
テップ5209で述べたように、温度補償によって、第
12図に示すテーブルエリアCNT[lには、プログラ
ム実行時間とディレィ時間とを合せたものがカウント数
のデータとして格納されており、タイマTM旧は、自身
のクロックのカウント数とCNTBの内容とを比較して
、所定値を計数したときに、内部割り込み要求IRQ3
を発生するようにしている。
所定時間が経過した時点で、InO2の発生によってプ
ログラム実行はLINEルーチンへ分岐する(時点■)
第36図(C) は、LINEルーチンのフローチャー
トを示しており、本ルーチンはBLOCにルーチンの続
きとして、あるいは直接BST八fへTルーチンからの
続きとして起動されるものである。以下ではBLOCに
ルーチンの続ぎとして説明を行い、また各ステップの説
明において、既に述べたのと同様の処理については詳述
を省略する。
5321  : InO2によってLINEルーチンが起動されると(時
点■)、アドレス変換および設定を行う。
3323: 駆動モードをブロックアクセスモードのライン書込みと
する。すなわち、データ出力部600のレジスタ部63
0内のレジスタDMにこの旨を示すデータを設定する。
5325: 動作開始時間の同期をとる。
5327: 画像データ転送終了までの時間調整を行う、ここでは、
先のBLOCKルーチンで画像データの転送がなされて
いれば、データ転送を行う必要はなくプログラム上向等
の時間を無実行で経過すればよい。
5329ニ ラインアクセスを開始する(時点■)。この時点でブロ
ック消去は終了する。転送された1走査線分の画像デー
タによフて、ブロック先頭ラインの1走査線分の情報の
書込みすなわち表示を行う。
5331: 1水平走査時間の調整を行う(時点[相])。
S 333.S 335 [1usyを”OFF”として(時点■)、割り込み要
求面が来るのを待ち、この間、プログラムの実行はなさ
れない。
アドレスデータが転送されてくると(時点@)、割り込
み要求面が発生しく時点@)、BST八IへlTルーチ
ンが開始される(時点@l)、以下、BSTARTルー
チンの次にLINEルーチンが実行され、ブロックの第
2の走査線の書込みが行われる。以上のように、BST
ARTルーチンおよびLINEルーチンを繰り返し実行
することによってブロック全ての走査線の書込みを終了
し、次のブロックの消去およびラインの書込みを行うよ
うにする。
上述の処理を経て、有効表示領域104の最終ラインを
示すアドレスデータが転送されてきたとき、第36図(
ロ)のフローチャートおよび第39図(B)のタイムチ
ャートで示されるような処理が起動される。
すなわち、有効表示領域104の最終ラインである旨を
示すアドレスデータが転送されてくると(第39図(B
)の時点■:以下番号のみを記す)、割り込み要求面が
発生しく時点■)、既述したBSTAIITルーチンが
起動される(時点■)。ここでは、アドレスデータが有
効表示領域104の最終ラインを示すものであるから、
本ルーチンの後には、第36図(D)で示すFLINE
ルーチンが起動される(時点■)。
以下、第36図(D)を主に、および第39図(B)を
参照してFLINEルーチンの各ステップ毎に説明を行
う、なお、既述したのと同様の処理については、その詳
述は省く。
5336.5337,5339,5341,5343 
:Busyを’ON”とし、アドレス変換および設定を
行い、駆動モードをブロックアクセスモードのライン書
込みとし、動作開始時間の同期をとる。さらに、画像デ
ータ転送終了までの時間調整を行う。
5345: 最終ラインの書込みを開始する(時点■)。この時点で
、有効表示領域104の最後から2番目のライン書込み
が終了する。
5347: 有効表示領域104の最終ライン書込みが終了したか否
かを判断する。終了した場合は、次のステップ5349
へ進む。この判断は有効表示領域104の最終ラインを
アクセスするときに限って行われるものであり、これ以
外のアクセスの場合は、アクセス開始の時点を、監視し
ているだけである。
5349: 本ステップでは、次のステップで行われる枠駆動のため
の波形制御データをデータ出力部600のレジスタ部6
30に設定して、データを更新する。
なお、枠駆動系統等を独立に設定すればデータを更新せ
ずに枠駆動を行うことも可能である。
因に、第33図等で示され、あるいは既述したINIT
ルーチンにおいては、波形データ設定と共に、枠駆動用
電圧値の設定を行っているが、本ステップのように垂直
帰線期間に行われる枠駆動では、先にINITルーチン
で温度補償されて得られた駆動電圧値を、基準として用
いている。
S 351.S 353 枠106の駆動およびA/D変換を開始する(時点■)
、この時点から垂直帰線期間が始まる。また、A/D変
換終了と同時に、A/D変換された温度データを基に、
駆動電圧値、システムクロック。
ディレィタイムデータを得る。すなわち温度補償データ
の更新を行う。
なお、ステップ5351の枠駆動では枠106の一部の
み(横枠)が駆動されて全「白」となるのであって、残
余の部分(縦枠)については、後に行われる有効表示領
域104の駆動時に、それと並行して行われるものであ
ることは、既にINITルーチンの説明において述べた
ことである。しかし、これら枠106の駆動系統を、有
効表示領域104の駆動系統と独立なものとすれば、枠
106の駆動を一度に行うことも可能である。
また、枠106を、電気的駆動を行フて形成することに
よって、有効表示領域104外の画質を良好なものにす
るものとしてきたが、枠106を機械的に、あるいは、
塗装等によって被覆することにより、有効表示領域10
4外の画質を考慮せずにすむようにしてもよいことは勿
論のことである。
S 355.S 357  : [1usy信号を’OFF ”として、割り込み要求1
rlQ2を待つ(時点■)。
以上のようにして、有効表示領域104の最終走査線の
書込み、およびその直後の垂直帰線期間での枠駆動、温
度補償等を行う。
その後、アドレスデータ、すなわち有効表示領域104
の最上位走査線のアドレスデータが転送されてくるi(
時点@)、割り込み要求IRQ2が発生しく時点0) 
、BSTARTルーチンの実行が開始される(時点@)
。以下、順次、1ブロツク毎の消去およびライン書込み
が行われる。
(5,2,3)ラインアクセス 一方、前述した、所定の初期制御(INITルーチン)
の後で、割り込み要求IRQIによって起動されるライ
ンアクセス表示制御について、第37図(A)〜(C)
、第40図(A)および(B)を参照して説明する。
第37図(八)〜(C)は、それぞれ制御部500のR
OM503に、第12図で示す形態で格納された表示制
御にかかるプログラムのフローチャートであり、ライン
アクセス表示制御の各段階でそれぞれ起動される。
第40図(A)および(B)は、かかる表示制御のタイ
ムチャートを示す。
本例のラインアクセスが、先のブロックアクセスと主に
異なる点はブロック消去が無いことであり、予め走査線
等の消去を行わず、!走査線毎に情報の更新、すなわち
表示を行うものである。以下、先のブロックアクセス表
示制御における処理と同等のものについては、その詳述
を省略する。
Busy信号を’OFF ”として(第40図(A)の
時点■:以下数字のみ記す)、待機状態にあった制御部
500は、Y゛ドレスデータ転送されてきた(時点■)
ことにより発生する割り込み要求IRQI (時点■)
によって、第37図(八)で示すLSTARTルーチン
を起動する(時点■)。以下、第37図(^)を参照し
て、LSTARTルーチンでの表示制御の説明を行う。
5401ニ アドレスデータを読み込む。
3403  : 読み込んだアドレスデータが、有効表示領域104の最
終走査線のものかどうかを判断する。最終走査線のデー
タであれば、FLLINEルーチンへ分岐し、それ以外
のデータであればLLIMEルーチンへ分岐する。
以下、 LLIMEルーチンにかかる表示制御について
、第37図(6)および第40図(A)を参照して説明
する。
5405,54G7,5409 : Busy信号を’ON″′ (時点■)として、アドレ
ス変換および設定を行う。また、駆動モードをラインア
クセスとする。
S 411.S 413  : 動作開始時間の同期、および画像データ転送終了までの
時間調整を行う。
S415 ニ ラインアクセスを開始する(時点■)。すなわち、1走
査線分の情報の書き込みを行う。この時点で、垂直帰線
期間あるいは1ライン前の走査線の書込みが終了する。
5417.5419,5421 : 1水平走査期間の調整をするため所定の時間待機し、内
部割り込み要求11103の発生によフて(時点■)、
再びプログラムを起動してBusy信号を°’ OFF
”として(時点■)、割り込み要求IRQIを待つ。
以上の如くして、1走査線分の書き込みを行い、以下、
順次連続的に転送されるアドレスデータを基に、LST
AnTルーチンおよびLLIMEルーチンを繰り返すこ
とによって、走査線の書き込みを行ってゆく。
LSTAIITルーチンのステップ5403で、転送さ
れたアドレスデータが有効表示領域104の最終走査線
のものであると判断されたとき、処理はFLLINEル
ーチンへ分岐する。
以下、第37図(C)および第40図(B)を参照して
、FLLINεルーチンの表示制御を説明する。
5422.5423,5425 : Busy信号を°’ON”  (第401g (B)の
時点■:以下数字のみ記す)とし、アドレス変換および
設定を行う。また、駆動モードをラインアクセスする。
3427.5429  : 動作開始時間の同期、および画像データ転送終了までの
時間調整を行う。
3431ニ ラインアクセスを開始する(時点■)。この時点で、1
ライン前の走査線の書込みを終了する。
3433: 有効表示領域104の最終ラインの書き込みが終了した
か否かを判断する。終了した場合は、次のステップ54
35へ進む。
5435: 本ステップでは、次のステップで行われる枠駆動のため
の波形制御データを設定する。
S 437 、 S 439 枠106の駆動および^/D gi換を開始する(時点
■)。この時点で、有効表示領域104の最後から2番
目の走査線の書き込みが終了する。^/D変換終了と同
時に、温度補償データの更新を行う。
S 441,3443  : Busy信号を’OFF”として、割り込み要求面を待
つ(時点■)。
以上の如くして、ブロックアクセスの場合と同様、有効
表示領域104の最終走査線の書き込み、およびその直
後の垂直帰線期間での枠駆動、温度補償を行う。
その後、アドレスデータ、すなわち有効表示領域104
の最上位走査線のアドレスデータが転送されてくると(
時点■)、割り込み要求1nQ1が発生しく時点[相]
) 、 LSTAnTルーチンが起動される(時点■)
。以下、順次、1走査線毎にライン書き込みが行われる
(5,2,4)電源オフ ワードプロセッサ本体1の操作者が、キー等によって電
源を切る操作を行ったとすると、このとき、電源オフ時
の表示制御にかかるPWOFFルーチンが起動される。
以下、第34図に示すタイムチャート、および第38図
のフローチャートを参照して、かかる表示制御について
説明する。
操作者が、電源を切るためにキー等の操作を行ったとき
、ワードプロセッサ本体1から制御部500へPDOW
N信号が送出され、これにより制御部500のCPt1
501には、ノンマスカブル割り込み要求NMIがかか
り、PWOl’Fルーチンが起動される。この割り込み
要求NMIは無条件割り込みであり、制御部500がど
のような処理を行っていたとしても、直ちに以下に示す
処理が開始される。すなわち、 5501: Busy信号を°”ON”とし、同時にLight信号
をOFF”とする(第34図の時点■・以下数字のみ記
す)。
5503  : 動作開始時間の同期をとる。これは既述したのと同様の
処理である。
S 505 : 有効表示領域104の駆動を開始する(時点■)。この
駆動は、INITルーチンにおけるものと同様、l水平
走査期間で有効表示領域104の1ブロツクを各々消去
するものである。かかる駆動によって領域104の全領
域を「白」とし、その画質を良好にして次回の表示に備
えるものである。
5507  : 1水平走査期間の調整を行う。この処理も既述したもの
と同様である。
5509  : 上記、ステップ5503,5505および5507は1
ブロツクの消去の都度行われる処理であるから、本ステ
ップにおいては、全ブロック、すなわち有効表示領域1
04の全ての消去が終了したか否かを判断する。
5511ニ ステップ5509で終了したものと判断されたとき(時
点@)、パワースティタス(P 0N10FF)信号を
°’OFF ”とし、同時にBusy信号も’OFF”
とする(時点0)。上記P 0N10FF信号のOFF
”によって、ワードプロセッサ本体1を含む表示装置全
体の電源が遮断される(時点@)。
(6)実施例の効果 以上のような実施例によれば、以下の如き効果が得られ
る。
(6,1)枠形成の効果 FLC素子で表示装置を構成した場合において、表示画
面102上の有効表示領域104外に枠部10Bを設け
たことにより、有効表示領域104外の領域に対応した
FLC素子の状態が不安定となることにより生じる表示
画面102の美観の低下を予防できるのみならず、有効
表示領域104の明示が困難となったり、操作者に錯覚
を起こさせる事態も防止できる。
特に本例のように枠部106に対応させて枠角の電極を
配置し、電気的に枠形成を行りた場合には、表示画面1
02上に金属、プラスチック等機械的部材を枠として載
置したり、あるいは塗装等を施したりすることにより言
わば機械的に有効表示領域104の区画を行う場合に比
して、機械的な配置位置の調整が不要となり、また表示
装置の取扱位置によっては機械的部材の載置により起り
得る死角の発生も生じない。さらに、有効表示領域10
4上表示データの背景の色と同色もしくは異色に枠形成
を行うこともできるようになるなど、枠形成時の柔軟性
も向上する。
(6,2)温度補償の効果 有効表示領域104および枠部106に対応したFLC
素子の駆動エネルギ(電圧およびパルス幅)を、書込み
夕ざミンクの直前に温度に応じて補償するようにしたの
で、温度条件によらず安定した駆動が可能となり、FL
C素子を用いた表示装置の表示の信頼性を向上できる。
特に本例のように、補償データの更新を垂直帰線期間に
行うことによって、効率の高い表示処理が可能となると
共に、温度データの検出指令すなわちA/D変換部95
0の駆動指令に応じ横枠の駆動もなされるようにしたこ
とによフて表示処理効率を一層向上できることになる。
(8,3)画像データ人力に応動させた制御の効果ホス
ト装置からの画像データの入力を待機する手段を設け、
その人力に応じて動作の開始を行うようにしたので、記
憶性を有さない表示素子を用いた表示器に対してと同様
の、表示内容の変更の有無に関わらず連続して行うリフ
レッシュ駆動が可能であるのみならず、表示内容の変更
が生じたとぎにのみ表示データを更新するような不連続
の駆動も可能となる。リフレッシュ駆動が可能である結
果、既存のホスト装置の仕様更新を殆ど必要としないこ
とになる。また不連続の駆動を可能とした結果、消費電
力の低減化も可能となり、さらにホスト装置としては画
面更新の必要が生じたときにのみデータを送出すれば足
りるので、ホスト側のソフトウェアあるいはハードウェ
ア上の負担を軽減できることになる。
また、1単位(例えば1ライン分)の画像データの入力
に応じてホスト装置に対しビジー信号を送出するように
したので、この後種々の設定等を行うことができるよう
になる。この場合、ホスト装置にはビジー信号を受付け
て画像データの転送を待機する機能を付加すれば足りる
さらに本例においては、ホスト装置たるワードプロセッ
サ本体1から画像データに付加して供給される実アドレ
スデータの人力の有無に応じて動作の開始/停止を行う
とともに、その実アドレスデータに基づいてアクセスす
べきブロックまたはラインを認識することにより部分書
換えも可能となり、さらにはリフレッシュ駆動時におけ
る温度補償データの更新も垂直帰線期間に可能となる。
(6,4)表示器駆動部配設の効果 FLC素子で構成した表示器100に設けた電極(コモ
ンCOW 、セグメントラインsegJ用コモンライン
Fcom、枠角セグメントラインFseg)に対して複
数の電圧供給ラインおよびそれぞれの供給ラインと電極
とを接続/遮断するスイッチを設けると共に、スイッチ
の切換え設定を波形データの供給に応じて行う手段(コ
モン側駆動部300.セグメント側駆動部200.枠駆
動部700)を設けたので、波形データの内容によって
種々の駆動波形で適切に電極を駆動できることになる。
また、実施例では制御の過程において適宜波形データを
変更して供給可能としたので、ブロック消去1画像形成
、枠形成2画面クリア等における駆動を適切な波形によ
り行うことができるようになり、画質も向上できる。
(6,5)画面強制クリアの効果 電源の投入および遮断に際してFLC素子で構成した表
示器100の表示画面102をクリアするようにしたの
で、表示画面102を表示画面102を見て明澄にした
状態で使用開始したり、電源の遮断を容易に認識できる
ようになる。
特に、実施例では電源投入/i&!断時にホスト装置側
よりクリア用のデータ(例えば全白データ)の供給を受
けな(ても自らクリアを行うことができるようにしたの
で、ホスト装置の負担の軽減およびクリアの高速化を達
成できる。
また、画面のクリアを自ら行うことができる構成は、例
えば動作中において画面クリアを行う場合にホスト装置
より全白データを受けるのではなく、単にその旨の指令
のみを受け、これに応じて自らクリアするように制御を
行うことにも有効に適用できる。
(6,6)電源コントローラ配設の効果FLC素子で構
成した表示器100に設けた電極(ラインcoffl、
seg、Fcom、Fseg)に印加する電圧の値を変
更可能としたので、温度条件や駆動条件に応じて最適の
値の電圧を電極に供給できるようになる。
特に、実施例では、コモン側のラインcoIIl、Fc
omに対して+、−および基準電位の3値の電圧を、セ
グメント側のラインseg、Fsegに対しても同様に
3値の電圧を印加可能とし、計5種のそれぞれ異なった
値の電圧を発生可能とした。また、1つの値(VC)を
固定とし、他の多値の相対比を予め設定できるようにな
し、さらに一部の出力電圧を用いて他の出力電圧が定ま
るようにしたことにより、一部の出力電圧の変更に応じ
て計5値の電圧が発生できるので、温度条件等に応じた
適切な電圧値の調整も容易となる。
加えて、コモン側駆動エレメントに用いるICは高い耐
圧性が要求されるのに対し、セグメント側駆動エレメン
トに用いるICには高い動作速度が要求されるが、本例
のように1つの電圧を固定とし、それに対する相対比を
保ったまま電圧変更を行うようにすれば、両者の仕様を
統一でき、製造工程も簡略化できる。
(7)変形例 (7,1)枠106の構成 実施例においては、枠106を電気的に形成するように
したが、本発明は、これに限られず、例えば表示画面1
02の枠106に相当する部分をプラスチック等の機祇
的手段、あるいは塗装等によって被覆するようになし、
有効表示領域104外の部分の画質を考慮せず済むよう
にすることも可能である。また、電気的駆動によって枠
駆動する場合でも、枠駆動系統を独立に設ければ、一度
に枠駆動を行うことも可能である。さらに、電気的駆動
によって枠形成を行う場合には、上側のように背景色と
同色にするのみならず、データ色と同色とするようにし
てもよい。
さらに、上側では枠周透明電極150,151を駆動部
200,300と独立に設けた枠駆動部700により駆
動するようにしたが、その双方あるいはいずれか一方に
対してエレメント210,310と同様のもしくは同一
の駆動エレメントを設け、駆動部200,300の駆動
制御の一部として駆動制御を行うようにしてもよい。
(7,2)温度補償のタイミングおよび部分書き換え 上記実施例において、温度補償は垂直帰線期間内に行う
ものであった。これは、アドレスデータおよび画像デー
タが周期的かつ連続的に(リフレッシュモードで)転送
されてくることを前提としていたために可能なことであ
った。しかしながら、温度補償のタイミングは上側に限
られず適当な時期に定めることができ、例えば特定部分
のアドレスデータが間欠的に(部分書き換えモードで)
転送されてくる場合には、垂直帰線期間なるものが存在
せず、従って上側の表示制御では温度補償が行われず、
その表示制御が不適当なものとなってしまう恐れがある
そこで、部分書き換えモードの駆動を行う場合には、一
定周期で温度補償を行うようにするのが望ましい。その
ために、例えば、制御部500の有するタイマで時計を
計測し、一定周期で内部割り込み要求をかけてBusy
信号を°’ON”とした後に温度補償を行うようにすれ
ば良い。
なお、部分書き換えモードの駆動を可能にするためには
、上記実施例でのワードプロセッサの機能に加えて、特
定部分のアドレスデータおよび画像データを転送する機
能を有するものとすれば良い。あるいはアドレスデータ
を上記実施例のようにリフレッシュモードで転送する場
合でも、アドレスデータの後の画像データの有無でかか
る表示制御を起動するか否かを判断するような構成によ
ヮても可能である。
さらに、温度補償は上側のようにテーブル方式とするこ
となく、適宜の演算により行うようにしてもよい。
(7,3)  1水平走査期間および駆動電圧値第9図
に示したような温度範囲と、それに対応した周波数(す
なわち1水平走査期間)および駆動電圧値との関係は、
これに限られたものではなく、例えば、温度範囲をより
狭いものとし、これと対応して周波数および駆動電圧値
を適切に設定すれば、きめ細かな温度補償が可能になる
(7,4)波形の設定 上記実施例では、枠駆動用の波形を除いて、画像形成用
の波形データはレジスタ630に1度設定すると、その
波形データを更新することはなかフたが、上側の装置f
 構成によっても、表示制御の適当な段階で波形や11
1分割数の制御データの更新ができることは明らかであ
る。これにより、様々な駆動条件に対応した駆動波形を
発生できる。
また、上側のように駆動条件に応じて波形データを選択
するのみならず温度に応じて波形データを変更し、適宜
の波形を得るようにすることも可能である。この場合に
は、例えば第12図における未使用の領域EEOOH〜
等に他の設定データと同様にして温度に対応した波形規
定データを格納しておき、上述のジャンピングテーブル
を用いた読出しと同様にして波形データの変更設定を行
えばよい。また、波形データの変更を任意に行えるよう
にして、最適の波形を定めるために本装置を用いること
もできる。
(7,5)ブロックアクセスあるいはラインアクセスの
選択 ブロックアクセスあるいはラインアクセスの選択、すな
わち割り込み要求T RQ2あるいはIRQIの選択は
、上記実施例において、操作者によって、その使用形態
や書き込むデータの形態に応じて行われるものとした。
これは、例えば、表示画面102での1ブロツクの大き
さが表示される文字列の大きさに相当するものであり、
かつ書き込むデータが文字、数字等のみであったならば
、文字列毎の取り扱いができるという理由でブロックア
クセスが有効なものとなる。
一方、表示される画像が、種々の異なった大きさの記号
9図形バタン等であれば、ブロックの大きさを趙えた表
示や書き換えを行わなければならないから、ラインアク
セスがより適切なものとなる。
(7,6)走査線数 上記実施例では、1ブロツクあたりの走査線数を20本
とし、有効表示領域全体で400本としたが、これに限
らず、FLC表示素子を用いた本例にあっては、走査線
の数を増すことによる選択時間/ラインの減少はありえ
ないから、走査線の数を増して、表示画面のより高精細
、大画面化も可能である。
(7,7)有効表示領域104の消去 表示画面を初期状態にするために、有効表示領域104
の消去は、電源オン/オフ時に自動釣に、すなわちワー
ドプロセッサ本体!から全「白Jデータを受は取らずに
行うものであった。しかし、画面クリアはオンまたはオ
フ時のいずれか一方でもよいのは勿論である。またブロ
ックアクセスやラインアクセスの表示制御の中でも、有
効表示領域全体を消去する必要が生じたとき、転送され
るデータによらずに消去を行うようにすることもできる
そのために、例えば、ワードプロセッサ本体1の有する
キー等の操作によって、無条件割り込み等の制御信号を
送出し、これによって制御部SOOは有効表示領域10
4の消去を行うようにすればよい。
(7,8)温度センサ400の位置 温度センサ400は、予め実験等で求められたFLC温
度分布に基づいて、分布温度を代表するような位置に適
切に配設されるものであるが、より温度検出を精確なも
のとするために、複数の温度センサを用いるようにして
もよい。
(7,9)表示器1001表示制御装置50.およびワ
ードプロセッサ本体1 ワードプロセッサ本体1と制御装置50との間で授受さ
れる信号の形態、例えば信号D(信号^/「1画像デー
タ、実アドレスデータを含む)の形態は上側に限られず
、適宜のも、のであってもよいのは勿論である。
また、上記実施例では、ワードプロセッサに係る表示器
および表示制御系を例にとって説明な行ったが、本発明
は上側に限られず、例えばコンピュータ端末のディスプ
レイやテレビジョンにも適用できるのは勿論である。
また、FCC表示素子が記憶性を有するという性質を有
効に利用したものとして、既存のテレビジョンで考えら
れるより、より大きな画面を用いた表示装置の構成も可
能である。
さらに、本発明は、静止画像やあるいは画面更新頻度の
比較的少ない画像の表示を行う場合に適用して有効であ
る。例えば文字放送やインフォメーションサービス等の
受像機、あるいは時計の文字盤や各種機器のメツセージ
表示部における7セグメント等の表示器に適用した場合
には、画面の変更が生じたときに駆動を行えばよいこと
から、省電力化に寄与する処大である。
これらの場合、画面を変更時にすべて更新してもよく、
部分変更があった場合に上述の部分書換えと同様にして
その部分のみを更新してもよい。
また、これらの場合、温度補償は定周期割込みで行えば
よく、かくすることにより次に更新される画面は駆動補
正がなされたものとなる。画面更新の周期が長い場合や
部分書換えを行う装置の場合には、温度補償を行ったと
きにそのとき表示中のデータ全体を、例えばVRAM等
から再出力させて書換えてもよい。これによれば、画面
全体にわたり、常に均質で良好な表示状態を保持できる
[発明の効果] 以上説明したように、本発明によれば、表示器に設けた
電極に対して複数の電圧供給ラインおよびそれぞれの供
給ラインと電極とを接続/遮断するスイッチを設けると
共に、スイッチの切換え設定を波形データの供給に応じ
て1選択期間内に行う手段を設けたので、電圧極性駆動
を要するFLC素子等表示素子の電極を波形データの内
容によって種々の駆動波形で適切に駆動できることにな
る。
【図面の簡単な説明】
第1図は本発明の一実施例に係る表示装置および制御系
の構成の一例を示すブロック図、第2図および第3図は
、それぞれ、実施例に係る表示器の一構成例を示す分解
斜視図および断面図、 第4図は駆動電圧と印加時間との関係を説明するための
線図、 第5図(A) 、 (B)および第6図は、FLC素子
の駆動波形を説明するための波形図、 第7図(A)および(B)は駆動電圧とFLC素子の透
過率との関係を示す線図、 第8図はFLC素子の温度と駆動電圧との関係を示す線
図、 第9図は本実施例に係り、制御部の記憶領域にデータと
して格納される温度、駆動電圧および周波数の関係の一
例を説明するための線図、第1θ図は本実施例に係る有
効表示領域のブロック区分を示す説明図、 第11図は本実施例に係る制御部の一構成例を示すブロ
ック図、 第12図は第11図示の制御部におけるメモリ空間の一
構成例を示す線図、 第13図は本実施例に係るアドレス変換を説明するため
の説明図、 第14図は本実施例に係るライン番号とジャンピングテ
ーブルとの対応づけの一例を示す説明図、 第15図は本実施例における走査線の選択方法を説明す
るためのブロック図、 第16図は本実施例に係るデータ出力部の構成の一例を
示すブロック図、 第17図は第16図示のデータ出力部において駆動波形
生成の設定を行うための各部の信号を示す波形図、 第18図は本実施例に係るへ/D変換部の一構成例を示
すブロック図、 第19図は本実施例に係るD/A変換部および電源コン
トローラの一構成例を示すブロック図、第20図は本実
施例に係る枠駆動部の一構成例を示すブロック図、 第21図は本実施例に係るセグメント側駆動エレメント
の概略構成例を示すブロック図、第22図は第21図示
のセグメント側駆動エレメントの詳細な構成例を示す回
路図、 第23図は本実施例に係るコモン側駆動エレメントの概
略構成例を示すブロック図、 第24図は第23図示のコモン側駆動エレメントの詳細
な構成例を示す回路図、 第25図は表示器の駆動態様を説明するために表示器を
簡略化して示す説明図、 第26図(A)および(B)はブロック消去時におけ−
・るコモンラインおよびセグメントラインの駆動波形の
一例を説明するための波形図、 第27図は第26図(A)および(B)に示したコモン
ラインおよびセグメントラインの駆動波形の合成波形を
示す波形図、 第28図(A)および(+1)はブロックアクセスモー
ドのライン書込み時におけるコモンラインおよびセグメ
ントラインの駆動波形の一例を説明するための波形図、 第29図(^)および(B)は第28図(八)および(
B)に示したコモンラインおよびセグメントラインの駆
動波形の合成波形を示す波形図、 第30図(^)および(B)はラインアクセスモードの
ライン書込み時におけるコモンラインおよびセグメント
ラインの駆動波形の一例を説明するための説明図、 第31図(^)および(B)は第30図(^)および(
B)に示したコモンラインおよびセグメントラインの駆
動波形の合成波形を示す波形図、 第32図は本実施例に係る表示制御手順の概略構成を示
すフローチャート、 第33図は本実施例に係る表示制御手順のうちの初期処
理手順の一例を示すフローチャート、第34図は第33
図示の初期処理および電源オフ時の処理における本実施
例の動作を説明するためのタイムチャート、 第35図は本実施例に係り、温度データを駆動電圧デー
タおよびタイムデータに変換するアルゴリズムを説明す
るための説明図、 第36図(八)〜(D)および第37図(^)〜(C)
は、それぞれ、本実施例に係るブロックアクセスモード
およびラインアクセスモードでの詳細な表示制御手順の
一例を示すフローチャート、 第38図は本実施例に係る電源オフ時の詳細な表示制御
手順の一例を示すフローチャート、第39図(A) 、
 (B)および第40図(A) 、 (B)は、それぞ
れ、第36図(八)〜(D)および第37図(A)〜(
C)に示した表示制御手順による本実施例の動作を説明
するためのタイムチャート、 第41図はTN液晶を説明するための模式図、第42図
はSac”液晶を説明するための模式図、第43図はS
mH”液晶を説明するための模式図、第44図はFLC
分子の構造を説明するための模式第45図はFLCを用
いた表示素子の一例を示す模式図、 第46図は本発明に適用可能なFLC表示素子の一例を
示す模式図、 第47図は本発明に適用可能なマトリクス電極構造を有
するセルの一例を示す模式図、 第48図(^)〜(0)および第49図(^)〜(D)
はFLC素子に印加する電圧の波形を示す波形図である
。 1・・・ワードプロセッサ、 50・・・表示制御装置本体、 ioo・・・表示器、 102・・・表示画面、 +04・・・有効表示領域、 106・・・枠、 110・・・上部ガラス基板、 112・・・配線部、 114.124・・・透明電極、 115.125・・・取出し?!!極、116426・
・・絶縁膜、 120・・・下部ガラス基板、 122・・・配線部、 128・・・金属層、 130・・・FLC封入部、 132・・・FLC。 134・・・スペーサ、 136・・・配向膜、 140・・・シール材、 142・・・充填口、 144・・・封口部材、 150.151・・・枠周透明電極、 200・・・セグメント側駆動部、 210・・・セグメント駆動エレメント、220・・・
シフトレジスタ、 230・・・ラッチ部、 240・・・入力論理回路、 250・・・制御論理部、 260・・・スイッチ信号出力部、 270・・・ドライバ、 300・・・コモン側駆動部、 310・・・コモン駆動エレメント、 340・・・人力論理回路、 345・・・デコーダ、 350・・・制御論理部、 360・・・スイッチ信号出力部、 370・・・ドライバ、 380・・・基板、 382・・・フレキシブルケーブル、 384・・・導電部材、 400・・・温度センサ、 500・・・制御部、 501−CPtl 。 503・・・ROM 。 505  ・ RAM  。 507・・・リセット部、 509・・・クロック発生部、 511・・・ハンドシェークコントローラ、600・・
・データ出力部、 601・・・データ入力部、 603・・・IIIQ発生部、 605・・・DへCT発生部、 611・・・首へ一発生部、 613・・・FEN )−リガ、 619 ・・・Busyゲート、 621・・・デバイスセレクタ、 623・・・レジスタセレクタ、 625・・・22ビツトラツチパルスゲートアレイ、 630・・・レジスタ部、 641・・・実アドレス格納制御部、 643・・・水平ドツト数カウンタ、 645・・・■石1発生部、 650・・・デコーダ部、 661・・・逓倍器、 663^〜663D・・・リングカウンタ、665.6
69・・・マルチプレクサ、667・・・4相リングカ
ウンタ、 671.675・・・マルチプレクサ部、673・・・
シフトレジスタ部、 677・・・出力部、 680・・・ゲートアレイ、 690・・・MR発生部、 700・・・枠駆動部、 710.715,720,730,735,740・・
・スイッチ、800・・・電源コントローラ、 810.820,825,830,840・・・可変ゲ
イン増幅器、 90G・・・D/^変換部、 901・・・0/A変換器、 950・・・^/D変換部、 951・・・A/D変換器、 FL・・・光源、 PORTI NPORT8・・・ボート部、DDIII
〜DD116・・・入出力設定レジスタ、TMRI、7
MR2・・・タイマ、 八B・・・アドレスバス、 DB・・・データバス、 com・・・コモンライン、 scg・・・セグメントライン、 Fcom・・・枠角コモンライン、 Fseg・・・枠角セグメントライン。 渦E動畝反と仰加吟閾の開イホをホす臘囲第4図 第5図 シrjL度と扁区勤電瓜の関係を示す線図第8図 ン災度AI2動@瓜り、tび周破較の関イ丞をホす粕U
囮第9図 一一 の         の         の友方芭イ
列に係るアトルス麦挾の概念図第13図 焚託イ列にわ゛けるシ゛ヤンビングテープルつさ池明図
第14図 養               因 大1芭イ列0粋渇区重力部を示すブロック区第20図 第25図 欠)61列の表′$烟」イ恒F+JI頁をホすフロー千
イード第36図CB) 火宏芭イ列の未本惨]イチP手力1頁をホすフローキャ
ート第36図(C) 貧化イ列の表ボ剥倖P枦頃を示すフロー手ヤード第36
図(D) 莢方邑イ列の未ポ?l’lJ↑健1手唯を不すフローキ
ャート第37図(B) 莢凭1ダリの表示子リイ健P手21屓を示すフロー斗ヤ
ード第37図(C) 父方邑イ列の表ホ牛すイ惨P手N頁を示すフローチャー
ト第38図 (A) (B) TN炊−晶の模式図 第41図 SmCA更Jb  /)  オ爽式゛ 画筆42図 SmHン筺−ざらの才爽さs 図 第43図 e3 FLC表示糸千の榎へ図 第45図 焚プ乞イ列のFLC糸千のオ臭式゛図 第46図 興雰芭をqnマトリックス電ネ伽構造のネ更ムd囚第4
7図 師力ロ危刀二のン!l@54 第48図 (A)(C) 一■ (B)                   (DJ
t″Pカロ電力已のン皮円形β] 第49図

Claims (1)

  1. 【特許請求の範囲】 1)X側電極群とY側電極群とを有し、該X側およびY
    側電極群間に表示素子を配置した表示装置に組合され、
    前記X側およびY側電極群のそれぞれの電極に対し異っ
    た値の電圧を供給する複数のラインと、該ラインのそれ
    ぞれと前記電極との接続をオン/オフするスイッチと、
    前記素子の駆動波形データの供給に応じて、前記X側ま
    たはY側電極の選択期間内に前記スイッチの切換えを行
    う手段とを具えたことを特徴とする表示制御装置。 2)特許請求の範囲第1項記載の表示制御装置において
    、前記複数のラインのそれぞれの電圧は少なくとも前記
    選択期間内において一定の直流電圧であることを特徴と
    する表示制御装置。 3)特許請求の範囲第1項または第2項記載の表示制御
    装置において、前記表示素子は電界に対して双安定性を
    有する光学変調素子であることを特徴とする表示制御装
    置。 4)特許請求の範囲第1項記載の表示制御装置において
    、前記表示素子は強誘電性液晶素子 であり、該強誘電性液晶素子が記憶性を有するように前
    記表示装置が構成されていることを特徴とする表示制御
    装置。
JP62076358A 1987-03-31 1987-03-31 表示制御装置 Expired - Fee Related JP2670044B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP62076358A JP2670044B2 (ja) 1987-03-31 1987-03-31 表示制御装置
EP88302850A EP0286309A3 (en) 1987-03-31 1988-03-30 Display device
US07/641,796 US5233446A (en) 1987-03-31 1991-01-16 Display device
US08/422,609 US6326943B1 (en) 1987-03-31 1995-04-13 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62076358A JP2670044B2 (ja) 1987-03-31 1987-03-31 表示制御装置

Publications (2)

Publication Number Publication Date
JPS63243919A true JPS63243919A (ja) 1988-10-11
JP2670044B2 JP2670044B2 (ja) 1997-10-29

Family

ID=13603135

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62076358A Expired - Fee Related JP2670044B2 (ja) 1987-03-31 1987-03-31 表示制御装置

Country Status (2)

Country Link
EP (1) EP0286309A3 (ja)
JP (1) JP2670044B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0352773U (ja) * 1989-09-29 1991-05-22
US5627569A (en) * 1992-06-22 1997-05-06 Canon Kabushiki Kaisha Display control apparatus and method with initialization capability
US6140992A (en) * 1994-01-11 2000-10-31 Canon Kabushiki Kaisha Display control system which prevents transmission of the horizontal synchronizing signal for a predetermined period when the display state has changed

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5233447A (en) * 1988-10-26 1993-08-03 Canon Kabushiki Kaisha Liquid crystal apparatus and display system
US5104634A (en) * 1989-04-20 1992-04-14 Hercules Incorporated Process for forming diamond coating using a silent discharge plasma jet process
ATE126381T1 (de) * 1989-10-27 1995-08-15 Canon Kk Flüssigkristall-anzeigegerät mit kontrollierter abschaltung.
CN1199144C (zh) * 1999-10-18 2005-04-27 精工爱普生株式会社 显示装置
AU2002351038A1 (en) * 2001-12-05 2003-06-17 Koninklijke Philips Electronics N.V. Method for driving a liquid crystal display device in normal and standby mode
GB0402046D0 (en) 2004-01-29 2004-03-03 Koninkl Philips Electronics Nv Active matrix display device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59166919A (ja) * 1984-03-05 1984-09-20 Hitachi Ltd 液晶表示装置の駆動装置
JPS61281295A (ja) * 1985-06-07 1986-12-11 シチズン時計株式会社 マトリクス型液晶表示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1564032A (en) * 1975-11-18 1980-04-02 Citizen Watch Co Ltd Method and device fordriving liquid crystal display matrix
US4380008A (en) * 1978-09-29 1983-04-12 Hitachi, Ltd. Method of driving a matrix type phase transition liquid crystal display device to obtain a holding effect and improved response time for the erasing operation
US4655561A (en) 1983-04-19 1987-04-07 Canon Kabushiki Kaisha Method of driving optical modulation device using ferroelectric liquid crystal
AU584867B2 (en) * 1983-12-09 1989-06-08 Seiko Instruments & Electronics Ltd. A liquid crystal display device
GB2175725B (en) * 1985-04-04 1989-10-25 Seikosha Kk Improvements in or relating to electro-optical display devices
FR2581209B1 (fr) * 1985-04-26 1993-11-05 Canon Kk Dispositif optique a cristal liquide

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59166919A (ja) * 1984-03-05 1984-09-20 Hitachi Ltd 液晶表示装置の駆動装置
JPS61281295A (ja) * 1985-06-07 1986-12-11 シチズン時計株式会社 マトリクス型液晶表示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0352773U (ja) * 1989-09-29 1991-05-22
US5627569A (en) * 1992-06-22 1997-05-06 Canon Kabushiki Kaisha Display control apparatus and method with initialization capability
US6140992A (en) * 1994-01-11 2000-10-31 Canon Kabushiki Kaisha Display control system which prevents transmission of the horizontal synchronizing signal for a predetermined period when the display state has changed

Also Published As

Publication number Publication date
EP0286309A2 (en) 1988-10-12
EP0286309A3 (en) 1989-02-08
JP2670044B2 (ja) 1997-10-29

Similar Documents

Publication Publication Date Title
JPS63243922A (ja) 表示制御装置
JP2612267B2 (ja) 表示制御装置
US4952032A (en) Display device
EP0289144B1 (en) Display device
US5990859A (en) Display device
CN100541588C (zh) 液晶显示装置及其控制方法、以及移动终端
US5233446A (en) Display device
EP0355693B1 (en) Display apparatus
US6326943B1 (en) Display device
JP2632974B2 (ja) 駆動装置及び液晶装置
JPS63243919A (ja) 表示制御装置
US5598229A (en) Method and apparatus for liquid crystal display to achieve smooth transitions between the jumping of scanning lines
JP2670045B2 (ja) 表示制御装置
JPS63243994A (ja) 表示装置
JP2554104B2 (ja) 表示制御装置
JP2641206B2 (ja) 表示制御装置
JPS63243925A (ja) 表示制御装置
JP3318667B2 (ja) 液晶表示装置
JP2738688B2 (ja) 表示制御装置
JP2738689B2 (ja) 表示制御装置
JPH06342148A (ja) 表示制御装置
JP2554104C (ja)
JPH09230313A (ja) 表示装置
JPS6363094A (ja) 表示装置
CN116721635A (zh) 显示模组以及显示装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees