JPS63239671A - 半導体記憶装置 - Google Patents
半導体記憶装置Info
- Publication number
- JPS63239671A JPS63239671A JP62071823A JP7182387A JPS63239671A JP S63239671 A JPS63239671 A JP S63239671A JP 62071823 A JP62071823 A JP 62071823A JP 7182387 A JP7182387 A JP 7182387A JP S63239671 A JPS63239671 A JP S63239671A
- Authority
- JP
- Japan
- Prior art keywords
- data line
- write data
- read
- reading
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims description 12
- 230000003071 parasitic effect Effects 0.000 abstract description 7
- 239000000872 buffer Substances 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 2
- 238000007599 discharging Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Landscapes
- Semiconductor Memories (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は大容量で且つ読出し動作速度の速い半導体記憶
装置に関するものである。
装置に関するものである。
半導体記憶装置は大容量化とともに高速化・低パワー化
が要求されてきており、メガビット級のDRAMにはC
MOSプロセスが適用されてきている。CMOSメモリ
ではマルチプレクサ部において信号電圧を効率良く伝達
するためにnMOSトランジスタと9MO3)ランジス
タを用いている。すなわち、記憶単位をビット線に接続
し、デコーダ信号によって特定のビット線と読出し兼書
込みデータ線との間にnMO3)ランジスタと9MO3
)ランジスタで電流経路を形成して特定の記憶単位の読
出し・書込みを行なっている。nMOSトランジスタは
rLJレベルの伝達、pMOSトランジスタはrHJレ
ベルの伝達を確実に行なわせている、特に書込み時のr
HJレベルの確保には9MO3)ランジスタが必要とな
る。読出し時についてみると、この電流経路の形成に応
じて、ビット線と読出し兼書込みデータ線の寄生容量を
充放電する形で読出し兼書込みデータ線の電位を変化さ
せる。このため、大容量化に伴い、読出し兼書込みデー
タ線の寄生容量(nMO3トランジスタと9MOsトラ
ンジスタの拡散容量)が増大し、読出し兼書込みデータ
線の電位変化が緩慢になり、高速化をはばむ原因となっ
ている。
が要求されてきており、メガビット級のDRAMにはC
MOSプロセスが適用されてきている。CMOSメモリ
ではマルチプレクサ部において信号電圧を効率良く伝達
するためにnMOSトランジスタと9MO3)ランジス
タを用いている。すなわち、記憶単位をビット線に接続
し、デコーダ信号によって特定のビット線と読出し兼書
込みデータ線との間にnMO3)ランジスタと9MO3
)ランジスタで電流経路を形成して特定の記憶単位の読
出し・書込みを行なっている。nMOSトランジスタは
rLJレベルの伝達、pMOSトランジスタはrHJレ
ベルの伝達を確実に行なわせている、特に書込み時のr
HJレベルの確保には9MO3)ランジスタが必要とな
る。読出し時についてみると、この電流経路の形成に応
じて、ビット線と読出し兼書込みデータ線の寄生容量を
充放電する形で読出し兼書込みデータ線の電位を変化さ
せる。このため、大容量化に伴い、読出し兼書込みデー
タ線の寄生容量(nMO3トランジスタと9MOsトラ
ンジスタの拡散容量)が増大し、読出し兼書込みデータ
線の電位変化が緩慢になり、高速化をはばむ原因となっ
ている。
第2図はこの種の従来の半導体記憶装置を示す構成図で
ある。同図において、lはmXk個の記憶単位からなる
メモリアレイ、2および3はデコーダ回路、2aはm個
の記憶単位1aが接続されているビット線、2bはビッ
ト線2aと読出し兼書込みデータ線5をデコーダ回路2
から与えられるデコーダ信号Aiによって選択的に接続
するためのnMO3)ランジスタ、2Cはビット線2a
と読出し兼書込みデータvA5をデコーダ回路2から与
えられるデコーダ信号τゴによって選択的に接続するた
めの9MO3)ランジスタ、3aはに個の記憶単位が接
続されているワード線、4は書込制御回路、6は読出し
兼書込みデータ線5の電圧変化を拡大する増幅器、7は
出力端子8に出力信号をあたえるためのバッファ、9は
増幅器6を駆動するためのクロックφを発生するクロッ
ク発生回路、IOは記憶単位1aに書き込む情報を入力
する端子である。
ある。同図において、lはmXk個の記憶単位からなる
メモリアレイ、2および3はデコーダ回路、2aはm個
の記憶単位1aが接続されているビット線、2bはビッ
ト線2aと読出し兼書込みデータ線5をデコーダ回路2
から与えられるデコーダ信号Aiによって選択的に接続
するためのnMO3)ランジスタ、2Cはビット線2a
と読出し兼書込みデータvA5をデコーダ回路2から与
えられるデコーダ信号τゴによって選択的に接続するた
めの9MO3)ランジスタ、3aはに個の記憶単位が接
続されているワード線、4は書込制御回路、6は読出し
兼書込みデータ線5の電圧変化を拡大する増幅器、7は
出力端子8に出力信号をあたえるためのバッファ、9は
増幅器6を駆動するためのクロックφを発生するクロッ
ク発生回路、IOは記憶単位1aに書き込む情報を入力
する端子である。
上記のように構成された装置において、記憶単位1aに
対し情報の取出しを行なう場合には、まず特定のワード
線3aをデコーダ回路3で駆動すると共に、特定のnM
O3)ランジスタ2bをデコーダ回路2から与えられる
デコーダ信号Atによって導通状態とし、特定の9MO
sトランジスタ2Cをデコーダ回路2から与えられるデ
コーダ信号Atによって導通状態とする。この状態にな
ると、読出し兼書込みデータ線5の電位が記憶単位1a
の状態に応じて変化する。この電位変化はnMO3)ラ
ンジスタ2bと9MO3)ランジスタ2Cによって読出
し兼書込みデータ線5の寄生容量を充放電する形でおこ
る。
対し情報の取出しを行なう場合には、まず特定のワード
線3aをデコーダ回路3で駆動すると共に、特定のnM
O3)ランジスタ2bをデコーダ回路2から与えられる
デコーダ信号Atによって導通状態とし、特定の9MO
sトランジスタ2Cをデコーダ回路2から与えられるデ
コーダ信号Atによって導通状態とする。この状態にな
ると、読出し兼書込みデータ線5の電位が記憶単位1a
の状態に応じて変化する。この電位変化はnMO3)ラ
ンジスタ2bと9MO3)ランジスタ2Cによって読出
し兼書込みデータ線5の寄生容量を充放電する形でおこ
る。
従来のこの種の装置では、大容、!化に伴い、読出し兼
書込みデータ線5につながるnMO3)ランジスタ2b
並びに9MOsトランジスタ2Cの拡散容量による寄生
容量の増大が大きい、読出し兼書込みデータ線5に接続
するnMO3)ランジスタ2b並びにpMOS)ランジ
スタ2Cは限られた大きさでしか形成できないことから
、この大きな寄生容量を充放電する際、読出し兼書込み
データ線5の電位変化が緩慢となり、読出し動作を速く
できないという欠点がある。あるいは、読出し兼書込み
データ線5の電位を増幅するための増幅器6.その駆動
クロックφを発生するクロック発回路9およびバッファ
7を必須構成要件として設けなければならないという欠
点がある。さらに増幅器6を設けた場合にも、クロック
の発生タイミングを速くして読出し動作を速くしようと
すると、読出し兼書込みデータ線5の電位変化が増幅器
6にとって充分大きくない状態となり、誤動作を起こし
易くなるという欠点を持うている。
書込みデータ線5につながるnMO3)ランジスタ2b
並びに9MOsトランジスタ2Cの拡散容量による寄生
容量の増大が大きい、読出し兼書込みデータ線5に接続
するnMO3)ランジスタ2b並びにpMOS)ランジ
スタ2Cは限られた大きさでしか形成できないことから
、この大きな寄生容量を充放電する際、読出し兼書込み
データ線5の電位変化が緩慢となり、読出し動作を速く
できないという欠点がある。あるいは、読出し兼書込み
データ線5の電位を増幅するための増幅器6.その駆動
クロックφを発生するクロック発回路9およびバッファ
7を必須構成要件として設けなければならないという欠
点がある。さらに増幅器6を設けた場合にも、クロック
の発生タイミングを速くして読出し動作を速くしようと
すると、読出し兼書込みデータ線5の電位変化が増幅器
6にとって充分大きくない状態となり、誤動作を起こし
易くなるという欠点を持うている。
本発明はこのような点に鑑みてなされたものであり、そ
の目的とするところは、高速な読出し動作が図れ、書込
み時においては選択された特定のビット線にrLJレベ
ルあるいはrHJレベルの電位を伝達することを可能と
する半導体記憶装置を得ることにある。
の目的とするところは、高速な読出し動作が図れ、書込
み時においては選択された特定のビット線にrLJレベ
ルあるいはrHJレベルの電位を伝達することを可能と
する半導体記憶装置を得ることにある。
このような目的を達成するために本発明は、記憶単位を
ビット線に接続し、デコーダ信号によって特定のビット
線を選択して記憶単位の読出しおよび書込みを行なう半
導体記憶装置において、読出し兼書込みデータ線および
書込みデータ線と、読出しおよび書込み時に特定のビッ
ト線と読出し兼書込みデータ線を接続するnMO3)ラ
ンジスタと、書込み時に特定のビット線と書込みデータ
線を接続する9MOsトランジスタとを備え、読出し時
には選択された特定のビット線と読出し兼書込みデータ
線との間に電流経路を形成して読出しを行ない、書込み
時には読出し兼書込みデータ線および書込みデータ線と
特定のビット線との間に電流経路を形成して書込みを行
なうようにしたものである。
ビット線に接続し、デコーダ信号によって特定のビット
線を選択して記憶単位の読出しおよび書込みを行なう半
導体記憶装置において、読出し兼書込みデータ線および
書込みデータ線と、読出しおよび書込み時に特定のビッ
ト線と読出し兼書込みデータ線を接続するnMO3)ラ
ンジスタと、書込み時に特定のビット線と書込みデータ
線を接続する9MOsトランジスタとを備え、読出し時
には選択された特定のビット線と読出し兼書込みデータ
線との間に電流経路を形成して読出しを行ない、書込み
時には読出し兼書込みデータ線および書込みデータ線と
特定のビット線との間に電流経路を形成して書込みを行
なうようにしたものである。
本発明においては、読出し時には読出し兼書込みデータ
線のみが使用され、書込み時には読出し兼書込みデータ
線および書込みデータ線が使用される。従って、読出し
動作が速くなる。
線のみが使用され、書込み時には読出し兼書込みデータ
線および書込みデータ線が使用される。従って、読出し
動作が速くなる。
まず本発明の概要について述べる。本発明は読出し兼書
込みデータ線の他に書込みデータ線を設け、読出し兼書
込みデータ線とピント線との接続はnMOSトランジス
タが介し、書込みデータ線とビット線との接続は9MO
3)ランジスタが介する構成になっている。読出し時に
は、選択された特定のビット線と読出し兼書込みデータ
線がnMO3I−ランジスタによってのみ接続され、選
択された特定のビット線の電位に従って読出し兼書込み
データ線間に電流経路を形成して読出しを行なう。また
、書込み時には、特定のビット線に接続されるデータ線
として、読出し兼書込みデータ線の他に、書込みデータ
線がある。従って、書込みデータ線とビット線との接続
は9MO3)ランジスタも介するため、特定のビット線
にrHJレベルを書き込むことが可能となる。
込みデータ線の他に書込みデータ線を設け、読出し兼書
込みデータ線とピント線との接続はnMOSトランジス
タが介し、書込みデータ線とビット線との接続は9MO
3)ランジスタが介する構成になっている。読出し時に
は、選択された特定のビット線と読出し兼書込みデータ
線がnMO3I−ランジスタによってのみ接続され、選
択された特定のビット線の電位に従って読出し兼書込み
データ線間に電流経路を形成して読出しを行なう。また
、書込み時には、特定のビット線に接続されるデータ線
として、読出し兼書込みデータ線の他に、書込みデータ
線がある。従って、書込みデータ線とビット線との接続
は9MO3)ランジスタも介するため、特定のビット線
にrHJレベルを書き込むことが可能となる。
第1図は本発明に係わる半導体記憶装置の一実施例を示
す構成図である。同図において、4aは書込制御回路、
5aは書込みデータ線、5bは書込み制御線、11はオ
アゲートであり、第1図において第2図と同一部分又は
相当部分には同一符号が付しである0本装置は、上記の
ように構成されているが、増幅器6.バッファ7および
クロック発生回路9は本発明の必須の構成要件ではなく
、省略することも可能である。
す構成図である。同図において、4aは書込制御回路、
5aは書込みデータ線、5bは書込み制御線、11はオ
アゲートであり、第1図において第2図と同一部分又は
相当部分には同一符号が付しである0本装置は、上記の
ように構成されているが、増幅器6.バッファ7および
クロック発生回路9は本発明の必須の構成要件ではなく
、省略することも可能である。
次に動作について説明する。読出し動作をさせるために
、まず、書込制御信号WEをrHJレベル、特定のAt
信号をrHJレベルにすることにより、9MO3)ラン
ジスタ2Cを非導通状態とし、書込みデータvA5aと
ビット線2aを切り離す。次に、特定のAt信号によっ
て読出し兼書込みデータ、v3!5はnMOsトランジ
スタ2bによってビット線2aと導通状態になる。この
結果、データ線の電位が変化し、増幅器6によってその
データ線の電位が確定し、その電圧変化をバッファ7を
通して出力端子8に取り出す。
、まず、書込制御信号WEをrHJレベル、特定のAt
信号をrHJレベルにすることにより、9MO3)ラン
ジスタ2Cを非導通状態とし、書込みデータvA5aと
ビット線2aを切り離す。次に、特定のAt信号によっ
て読出し兼書込みデータ、v3!5はnMOsトランジ
スタ2bによってビット線2aと導通状態になる。この
結果、データ線の電位が変化し、増幅器6によってその
データ線の電位が確定し、その電圧変化をバッファ7を
通して出力端子8に取り出す。
書込み動作をさせるためには、書込制御信号WπをrL
Jレベル、特定のに可信号をrLJレベルとし、書き込
む特定のビット線と書込みデータ線5aを9MO3)ラ
ンジスタ2cを介して接続し、同時に特定のAt信号に
よって読出し兼書込みデータ線5とビット線2aをnM
O3)ランジスタを介して接続する。この結果、書込制
御回路4aから、データ線5,5aによって、特定の選
択されたビット線2aを通して、記憶単位1aにrLJ
レベルあるいはrHJレベルを書き込むことができる。
Jレベル、特定のに可信号をrLJレベルとし、書き込
む特定のビット線と書込みデータ線5aを9MO3)ラ
ンジスタ2cを介して接続し、同時に特定のAt信号に
よって読出し兼書込みデータ線5とビット線2aをnM
O3)ランジスタを介して接続する。この結果、書込制
御回路4aから、データ線5,5aによって、特定の選
択されたビット線2aを通して、記憶単位1aにrLJ
レベルあるいはrHJレベルを書き込むことができる。
すなわち、本実施例では、通常読出し並びに書込みにデ
ータ線を共用している従来の構成に対して、読出し兼書
込みデータ線5と書込みデータ線5aとを区別している
構成となっている。このため、読出し動作を高速に行な
うことができる。
ータ線を共用している従来の構成に対して、読出し兼書
込みデータ線5と書込みデータ線5aとを区別している
構成となっている。このため、読出し動作を高速に行な
うことができる。
なお、第1図のビット線1aは1つのメモリアレイ1に
配置されているが、ビット線を複数のメモリアレイ群に
分割し、各群毎に読出し兼書込みデータ線5と書込みデ
ータ線5aとを備えるようにしてもよい。
配置されているが、ビット線を複数のメモリアレイ群に
分割し、各群毎に読出し兼書込みデータ線5と書込みデ
ータ線5aとを備えるようにしてもよい。
以上説明したように本発明は、読出し兼書込みデータ線
と書込みデータ線とを区別した構成としたことにより、
記憶単位の充放電対象となるデータ線の寄生容量を読出
し時に小さくすることができるので、読出し動作を高速
化することができる効果がある。
と書込みデータ線とを区別した構成としたことにより、
記憶単位の充放電対象となるデータ線の寄生容量を読出
し時に小さくすることができるので、読出し動作を高速
化することができる効果がある。
また、データ線における電位変化を従来よりも急峻なも
のとすることができるので、増幅器、バッファ、クロッ
ク発生回路の削除を図れる効果もある。
のとすることができるので、増幅器、バッファ、クロッ
ク発生回路の削除を図れる効果もある。
第1図は本発明に係わる半導体記憶装置の一実施例を示
す構成図、第2図は従来の半導体記憶装置を示す構成図
である。 1・・・メモリアレイ、1a・・・記憶単位、2.3・
・・デコーダ回路、2a・・・ビット線、2b・・・n
MOsトランジスタ、2C・・・pMO3)ランジスタ
、4a・・・書込制御回路、5・・・読出し兼書込みデ
ータ線、5a・・・書込みデータ線、5b・・・制?I
Il線、6・・・増幅器、7・・・バッファ、8・・・
出力端子、9・・・クロック発生回路、10・・・入力
端子、11・・・オアゲート。
す構成図、第2図は従来の半導体記憶装置を示す構成図
である。 1・・・メモリアレイ、1a・・・記憶単位、2.3・
・・デコーダ回路、2a・・・ビット線、2b・・・n
MOsトランジスタ、2C・・・pMO3)ランジスタ
、4a・・・書込制御回路、5・・・読出し兼書込みデ
ータ線、5a・・・書込みデータ線、5b・・・制?I
Il線、6・・・増幅器、7・・・バッファ、8・・・
出力端子、9・・・クロック発生回路、10・・・入力
端子、11・・・オアゲート。
Claims (2)
- (1)記憶単位をビット線に接続し、デコーダ信号によ
って特定のビット線を選択して前記記憶単位の読出しお
よび書込みを行なう半導体記憶装置において、読出し兼
書込みデータ線および書込みデータ線と、読出しおよび
書込み時に特定のビット線と読出し兼書込みデータ線を
接続するnMOSトランジスタと、書込み時に特定のビ
ット線と書込みデータ線を接続するpMOSトランジス
タとを備え、前記読出し時には選択された特定のビット
線と前記読出し兼書込みデータ線との間に電流経路を形
成して読出しを行ない、書込み時には前記読出し兼書込
みデータ線および書込みデータ線と特定のビット線との
間に電流経路を形成して書込みを行なうことを特徴とす
る半導体記憶装置。 - (2)ビット線を複数の群に分割し、各群に読出し兼書
込みデータ線と書込みデータ線とを備えたことを特徴と
する特許請求の範囲第1項記載の半導体記憶装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62071823A JPS63239671A (ja) | 1987-03-27 | 1987-03-27 | 半導体記憶装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62071823A JPS63239671A (ja) | 1987-03-27 | 1987-03-27 | 半導体記憶装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63239671A true JPS63239671A (ja) | 1988-10-05 |
Family
ID=13471659
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62071823A Pending JPS63239671A (ja) | 1987-03-27 | 1987-03-27 | 半導体記憶装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63239671A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0276197A (ja) * | 1988-09-13 | 1990-03-15 | Toshiba Corp | 半導体記憶装置 |
JPH03165398A (ja) * | 1989-11-24 | 1991-07-17 | Matsushita Electric Ind Co Ltd | Ramの読み出し回路 |
-
1987
- 1987-03-27 JP JP62071823A patent/JPS63239671A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0276197A (ja) * | 1988-09-13 | 1990-03-15 | Toshiba Corp | 半導体記憶装置 |
JPH03165398A (ja) * | 1989-11-24 | 1991-07-17 | Matsushita Electric Ind Co Ltd | Ramの読み出し回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950009877B1 (ko) | 복수의 셀블록으로 분할된 셀어레이를 구비한 반도체 기억장치 | |
US4931994A (en) | Static semiconductor memory with section and block sense amplifiers | |
US4354256A (en) | Semiconductor memory device | |
JP3866036B2 (ja) | 単一の入出力ピンによるマルチレベルデータの書込み及び読取りが可能な記憶集積回路 | |
US4003035A (en) | Complementary field effect transistor sense amplifier for one transistor per bit ram cell | |
JP2002100187A (ja) | 半導体メモリ装置 | |
KR100210582B1 (ko) | 반도체 메모리 | |
JPS61239491A (ja) | 電子装置 | |
JP2661842B2 (ja) | データ伝送回路 | |
US5675548A (en) | Semiconductor integrated circuit having logi gates | |
JPH0315278B2 (ja) | ||
US4644500A (en) | Semiconductor memory device with a controlled precharging arrangement | |
JPS6043296A (ja) | 半導体記憶装置 | |
US4555778A (en) | Semiconductor memory device | |
JPS63239671A (ja) | 半導体記憶装置 | |
US5027325A (en) | Semiconductor memory device having circuit for reading-out and writing-in of data | |
JPH0414437B2 (ja) | ||
JP3808623B2 (ja) | データ入出力回路、半導体記憶装置および情報処理装置 | |
JPH02118992A (ja) | スタティック形半導体記憶装置 | |
JPH052888A (ja) | ゲートアレイ用メモリセル回路 | |
JP2605867B2 (ja) | 半導体メモリ回路 | |
JPH0644394B2 (ja) | 半導体記憶装置 | |
KR950009879B1 (ko) | 복수의 셀블록으로 분할된 셀어레이를 구비한 반도체 기억장치 | |
US7075834B2 (en) | Semiconductor integrated circuit device | |
JPS63259891A (ja) | Mos・バイポ−ラ複合マルチプレクサ回路を備えた半導体メモリ装置 |