JPS6322648B2 - - Google Patents
Info
- Publication number
- JPS6322648B2 JPS6322648B2 JP56011887A JP1188781A JPS6322648B2 JP S6322648 B2 JPS6322648 B2 JP S6322648B2 JP 56011887 A JP56011887 A JP 56011887A JP 1188781 A JP1188781 A JP 1188781A JP S6322648 B2 JPS6322648 B2 JP S6322648B2
- Authority
- JP
- Japan
- Prior art keywords
- amplifier circuit
- circuit
- uhf
- intermediate frequency
- output terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000003321 amplification Effects 0.000 claims description 4
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 2
- 230000010355 oscillation Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
Landscapes
- Superheterodyne Receivers (AREA)
- Monitoring And Testing Of Transmission In General (AREA)
Description
【発明の詳細な説明】
本発明は、テレビジヨンチユーナ回路、特に中
間周波トランス(以下IFトランスと称す)の調
整の為の中間周波数増幅回路とUHF中間周波数
増幅回路に関し、回路構成をより簡略化するとと
もに、上記2つの増幅回路の切換による出力イン
ピーダンスの変動が少ないテレビジヨンチユーナ
回路を提供するものである。
間周波トランス(以下IFトランスと称す)の調
整の為の中間周波数増幅回路とUHF中間周波数
増幅回路に関し、回路構成をより簡略化するとと
もに、上記2つの増幅回路の切換による出力イン
ピーダンスの変動が少ないテレビジヨンチユーナ
回路を提供するものである。
従来回路に於いては、VHFチユーナのミキサ
ー回路が、UHF受信時には、UHFの増幅回路と
して、動作させており、又IFトランスの調整時
には、テストポイントを前記ミキサーの入力に設
け、IF信号増幅回路として動作させていた。又
前記ミキサーの回路形式としては、カスコードミ
キサー、あるいは、エミツタ接地ミキサーが普通
用いられていた。しかし、ダブルバランス型ミキ
サー方式のチユーナ回路に於いては、従来の方法
が採用出来ない。以下に理由を示す。ダブルバラ
ンス型ミキサーの場合には、ミキサー回路に適当
な回路構成は、第1図に示すような交叉接続型差
動増幅段である。この場合、局部発振周波数は、
端子V1に加えられ、高周波信号は、端子V2に加
えられる。この回路形式では、対称型の回路構成
であるために、出力に現われる局部発振周波数成
分、および高周波成分は大きく除去される。従つ
て、従来のチユーナ回路の様に、VHFチユーナ
のミキサーを、UHFの増幅回路、あるいはIFト
ランス調整の為のIF増幅回路としては使用出来
ない。
ー回路が、UHF受信時には、UHFの増幅回路と
して、動作させており、又IFトランスの調整時
には、テストポイントを前記ミキサーの入力に設
け、IF信号増幅回路として動作させていた。又
前記ミキサーの回路形式としては、カスコードミ
キサー、あるいは、エミツタ接地ミキサーが普通
用いられていた。しかし、ダブルバランス型ミキ
サー方式のチユーナ回路に於いては、従来の方法
が採用出来ない。以下に理由を示す。ダブルバラ
ンス型ミキサーの場合には、ミキサー回路に適当
な回路構成は、第1図に示すような交叉接続型差
動増幅段である。この場合、局部発振周波数は、
端子V1に加えられ、高周波信号は、端子V2に加
えられる。この回路形式では、対称型の回路構成
であるために、出力に現われる局部発振周波数成
分、および高周波成分は大きく除去される。従つ
て、従来のチユーナ回路の様に、VHFチユーナ
のミキサーを、UHFの増幅回路、あるいはIFト
ランス調整の為のIF増幅回路としては使用出来
ない。
上記に述べた理由により、ダブルバランス型の
ミキサー回路方式を採用するチユーナに於いては
別に増幅回路を設けなければならない。又IFト
ランスの調整は、通常VHF受信状態でなされる
ために、UHF増幅回路を用いることが出来ず、
さらにもう1回路増設した回路構成を必要とす
る。
ミキサー回路方式を採用するチユーナに於いては
別に増幅回路を設けなければならない。又IFト
ランスの調整は、通常VHF受信状態でなされる
ために、UHF増幅回路を用いることが出来ず、
さらにもう1回路増設した回路構成を必要とす
る。
以下に本発明の一実施例について説明する。第
2図において、トランジスタTr3,Tr4により構
成している差動増幅回路は、IFトランス調整の
為のIF信号増幅回路である。IF信号は端子Aよ
り加えられ、トランジスタTr3,Tr4からなる差
動増幅回路で増幅され、平衡信号の出力は次段の
トランジスタTr1,Tr2により構成されるベース
接地の増幅回路で増幅され、IFトランスに導か
れる。尚、トランジスタ対Tr1,Tr2は、ベース
端子を共通接続してあり、ベース電位は、VHF
部電源より、抵抗R1を介して印加される。
2図において、トランジスタTr3,Tr4により構
成している差動増幅回路は、IFトランス調整の
為のIF信号増幅回路である。IF信号は端子Aよ
り加えられ、トランジスタTr3,Tr4からなる差
動増幅回路で増幅され、平衡信号の出力は次段の
トランジスタTr1,Tr2により構成されるベース
接地の増幅回路で増幅され、IFトランスに導か
れる。尚、トランジスタ対Tr1,Tr2は、ベース
端子を共通接続してあり、ベース電位は、VHF
部電源より、抵抗R1を介して印加される。
次にUHF受信時について説明する。UHF部の
電源が入り、トランジスタTr5,Tr6で構成され
る差動増幅回路が、UHF増幅回路として働く。
UHF信号は、端子Bより加えられ、前記差動増
幅回路で増幅されトランジスタTr5とTr6の両コ
レクタより取り出された平衡信号は、UHF部電
源より抵抗R2を介して、ベース電圧が印加され
ているトランジスタTr1,Tr2で構成するベース
接地増幅回路により増幅されて前記トランジスタ
のコレクタより平衡信号がIFトランジスタに導
かれる。
電源が入り、トランジスタTr5,Tr6で構成され
る差動増幅回路が、UHF増幅回路として働く。
UHF信号は、端子Bより加えられ、前記差動増
幅回路で増幅されトランジスタTr5とTr6の両コ
レクタより取り出された平衡信号は、UHF部電
源より抵抗R2を介して、ベース電圧が印加され
ているトランジスタTr1,Tr2で構成するベース
接地増幅回路により増幅されて前記トランジスタ
のコレクタより平衡信号がIFトランジスタに導
かれる。
以上説明してきた回路構成によれば、従来のチ
ユーナに於けるミキサー回路の持つ機能をそこな
うことなく、しかもダブルバランスミキサーを
VHFチユーナのミキサーとして用いる方式のチ
ユーナに於いて、本発明による回路方式は、極め
て有効な手段である。特にベース接地トランジス
タ対Tr1,Tr2を用い、各増幅回路の入出力の分
離を確実に行ない、安定した増幅作用を行なわせ
るとともに、UHF増幅回路とIFトランス調整の
為のIF増幅回路の双方に、ベース電圧の供給電
源の切換えを行うだけで共用可能となり、回路が
簡略化されるとともに、出力インピーダンスの変
動をなくすことができる利点を有するものであ
る。
ユーナに於けるミキサー回路の持つ機能をそこな
うことなく、しかもダブルバランスミキサーを
VHFチユーナのミキサーとして用いる方式のチ
ユーナに於いて、本発明による回路方式は、極め
て有効な手段である。特にベース接地トランジス
タ対Tr1,Tr2を用い、各増幅回路の入出力の分
離を確実に行ない、安定した増幅作用を行なわせ
るとともに、UHF増幅回路とIFトランス調整の
為のIF増幅回路の双方に、ベース電圧の供給電
源の切換えを行うだけで共用可能となり、回路が
簡略化されるとともに、出力インピーダンスの変
動をなくすことができる利点を有するものであ
る。
第1図は交叉結合型差動増幅回路の基本構成
図、第2図は本発明の一実施例におけるテレビジ
ヨンチユーナ回路の要部の電気回路図である。 I1,I2……定電流源、RB1,RB2,RB3,RB4……
ベース抵抗、Tr1,Tr2……ベース接地型トラン
ジスタ、R1,R2……ベース抵抗、Tr3,Tr4……
IFトランス調整の為のIF増幅回路用トランジス
タ、Tr5,Tr6……UHF増幅回路用トランジス
タ、A……IFトランス調整用中間周波数入力端
子、B……UHF入力端子、C……IF出力端子、
C1……高周波接地用コンデンサ。
図、第2図は本発明の一実施例におけるテレビジ
ヨンチユーナ回路の要部の電気回路図である。 I1,I2……定電流源、RB1,RB2,RB3,RB4……
ベース抵抗、Tr1,Tr2……ベース接地型トラン
ジスタ、R1,R2……ベース抵抗、Tr3,Tr4……
IFトランス調整の為のIF増幅回路用トランジス
タ、Tr5,Tr6……UHF増幅回路用トランジス
タ、A……IFトランス調整用中間周波数入力端
子、B……UHF入力端子、C……IF出力端子、
C1……高周波接地用コンデンサ。
Claims (1)
- 1 中間周波トランスの調整の為の中間周波増幅
部を構成する第1の差動増幅回路の平衡型出力端
子と、UHF中間周波数増幅部を構成する第2の
差動増幅回路の平衡型出力端子とを、2個のトラ
ンジスタのベースを共通に接続したベース接地増
幅回路のトランジスタのエミツタに接続するとと
もに、前記ベース接地増幅回路の平衡型コレクタ
出力端子を中間周波トランスの1次側に接続し、
且つ、VHF部の混合回路を構成するダブルバラ
ンスミキサーの平衡出力端子を前記トランスの1
次側に接続し、前記ベース接地増幅回路の2個の
トランジスタの共通ベース端子に第1の抵抗を介
してVHF部電源より電圧を供給するとともに、
第2の抵抗を介してUHF部電源より電圧を供給
することを特徴とするテレビジヨンチユーナ回
路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56011887A JPS57125531A (en) | 1981-01-28 | 1981-01-28 | Television tuner circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56011887A JPS57125531A (en) | 1981-01-28 | 1981-01-28 | Television tuner circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS57125531A JPS57125531A (en) | 1982-08-04 |
JPS6322648B2 true JPS6322648B2 (ja) | 1988-05-12 |
Family
ID=11790230
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP56011887A Granted JPS57125531A (en) | 1981-01-28 | 1981-01-28 | Television tuner circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS57125531A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01138251U (ja) * | 1988-03-08 | 1989-09-21 |
-
1981
- 1981-01-28 JP JP56011887A patent/JPS57125531A/ja active Granted
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01138251U (ja) * | 1988-03-08 | 1989-09-21 |
Also Published As
Publication number | Publication date |
---|---|
JPS57125531A (en) | 1982-08-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4080573A (en) | Balanced mixer using complementary devices | |
US4019118A (en) | Third harmonic signal generator | |
US3633120A (en) | Amplifier circuit | |
JPS5879342A (ja) | 無線周波受信機用トランジスタ化増幅兼混合入力段 | |
US4458211A (en) | Integrable signal-processing semiconductor circuit | |
US4468628A (en) | Differential amplifier with high common-mode rejection | |
JPH07162248A (ja) | 差動増幅器 | |
US4169248A (en) | Oscillating circuit | |
US4774478A (en) | Feedback amplifier compensation circuitry | |
US4194158A (en) | Integrated front end circuit for VHF receiver | |
US4313221A (en) | Mixer/oscillator circuit | |
US4048577A (en) | Resistor-controlled circuit for improving bandwidth of current gain cells | |
US4275417A (en) | Aperture correction signal processing circuit | |
JPS6322648B2 (ja) | ||
US4560955A (en) | Monolithic integrated transistor HF crystal oscillator circuit | |
JPS645370Y2 (ja) | ||
US4633195A (en) | Balanced oscillator with constant emitter voltage level | |
EP0232560A1 (en) | UHF amplifier-mixer circuit | |
US4393355A (en) | Operational amplifier | |
JPS6115622Y2 (ja) | ||
JP2504075B2 (ja) | トランジスタ増幅器 | |
JPH03125507A (ja) | 周波数変換回路 | |
JPH0527282B2 (ja) | ||
JPH03230605A (ja) | 差動形発振回路及び周波数変換回路 | |
US4985685A (en) | Detector circuit including current attenuating circuit and capacitor |