JPS63189028A - 回線誤り検出方式 - Google Patents

回線誤り検出方式

Info

Publication number
JPS63189028A
JPS63189028A JP2053887A JP2053887A JPS63189028A JP S63189028 A JPS63189028 A JP S63189028A JP 2053887 A JP2053887 A JP 2053887A JP 2053887 A JP2053887 A JP 2053887A JP S63189028 A JPS63189028 A JP S63189028A
Authority
JP
Japan
Prior art keywords
stuff
bit
parity check
line
pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2053887A
Other languages
English (en)
Inventor
Koji Yoshimoto
吉本 康二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2053887A priority Critical patent/JPS63189028A/ja
Publication of JPS63189028A publication Critical patent/JPS63189028A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はスタッフ同期による多重化伝送方式において、
回線のビットエラーを検出する回線誤シ検出方式に関す
るものである0 〔従来の技術〕 従来、フレーム構成上余剰ビットがなく、パリティチェ
ックあるいはCRC(Cyctic Rsdundan
cy Chaak)などのチェックビットの適用が不可
能な場合には、フレームパルスの誤りを監視することに
より、回線のビットエラーを検出していた。
〔発明を解決しようとする問題点〕
上述した従来のフレームパルスの誤りによる回線のビッ
トエラー検出方式では、フレーム構成において、1フレ
ーム中のフレームパルス数が少い場合、回線のビットエ
ラー検出に要する時間が長くなるという問題点があった
また、装置の保守運用において、通常ビットエラーパル
スは、規定の回線のエラーレートに換算されて、警報送
出あるいは表示される。そして、エラーレートへの換算
に要する時間はビットエラーの検出源となる対象ビット
が多ければ多いほど短くなる。フレーム構成において、
余剰ビットがなく、しかも1フレームに含まれるフレー
ムビットが少い場合、フレームパルスによシ回線誤りを
検出する方式では、上記対象ビットが非常に少いため、
検出時間が長くなるという問題点があった。
〔問題点を解決するための手段〕
本発明の回線誤シ検出方式は、スタッフ時可変タイムス
ロットにパリティチェックビットを送出することにより
、回線の誤りを検出するようにしたものである。
〔作 用〕
本発明においては、スタッフ同期多重において、スタッ
フ指定パルスがスタッフを指定しているときに可変タイ
ムスロットにパリティチェックビットを挿入して、回線
のエラーを検出する0〔実施例〕 まず、実施例を説明する前に、本発明の理解を容易にす
るため、本発明の原理について説明する。
スタッフ苅期多重は、非同期信号を多重する方式として
、小規模なハードウェアで実現できるため、多重化階梯
を設けて大容tiiPcM伝送を行う場合、各階梯間を
多重化・分離する方式においてスタッフ同期多重が採用
されている。
そして、このスタッフ同期多重方式は、低次群速度よシ
少し早い速度で多重化を行うもので、フレーム構成上で
可変タイムスロットを設け、そのピッ)1−有効にする
か無効にするかによって高次群信号中での平均伝送速度
を入力低次群信号に一致させる。
ここで、上記可変タイムスロットの無効・有効の制御は
、スタッフ指定パルスによシ行っておシ、無効指定時で
は可変タイムスロットに挿入されている情報は無駄にな
る。本発明は、スタッフ・指定パルスが無効指定時に可
変タイムスロットにパリティチェックピッ)を挿入して
パリティチェックによシ回線エラーを検出するものであ
る。
つぎに本発明について図面を参照して説明する。
第1図は本発明の説明に供するPCM2次群信号のフレ
ーム構成を示す図で、現在、日本電信電話株式会社(N
TT)において採用されているPCM1次群信号をPC
M2次群信号にスタッフ同期多重する方式におけるPC
M2次群信号のフレーム構成である。
この図に示すフレーム構成において、4本のPCM1次
群信号が多重化されており、図中(a)は最小単位を示
すGユニットであ!D、IGユニットは4ビツトで構成
され、4本のPCM1次群信号がビット多重により挿入
されている。(b)はGフレームを示し、12個のGユ
ニットと1個のGノくルスから構成されており、このG
パルスにはフレームパルδの他に各種制御信号が含まれ
るo (C)はマルチフレームを示し、24個のGフレ
ームからなる。
(d)は(@)以降の説明のためにG 、<ルス列を示
してらる0そして、(e)はGパルスに含ま践るフレー
ムパルスを示しておシ、8ビツトのフレーム同期用パル
スFと3ビツトのマルチフレーム向期用ノくルスMが含
まれる0(f)はスタッフ指定ノ(ルスを示すもので1
チヤネルあた93ビット割り当てられており、81はチ
ャネル1に、S2はチャネル2に、S3はチャネル3に
、S4はチャネル4にそれぞれ使用される0この各チャ
ネルにおいてスタッフ指定パルスは、スタッフ時1.1
.1とな9、非スタッフ時0,0.0となる0スタツフ
指定情報は1喪な情報であるため、上記のように3ビッ
ト使って情報転送を行っており、回線におけるビットエ
ラーに対して耐性を持つ様冗長構成がとられている◇そ
して、回線を通して送られて来たスター、−シ□−11
−−+、・4し・xLI−at/R11IffJk、l
/%イ&mami日tllrl〒′シ、スタッフ指定情
報が取シ出される。
(g)はGパルスに含まれる対局警報ビットを示す0(
h)は可変タイムスロットを示し、チャネル1は第6G
7レーA、ilGユニットの第1ビットニ対応し、チャ
ネル2は第12Gフレーム、第1Gユニツトの第2ビツ
トに対応し、チャネル3は第18G7m/−ム、第1G
ユニツトの第3ビツトに対応し、チャネル4は第24G
フレーム、″第1G:”−ニットの第4ビツトに対応す
る0 ここで、各々可変タイムスロットは、上記(f)のスタ
ッフ指定パルスがスタッフを指定しているとき無効とな
シ、非スタッフを指定しているとき有効となる。
そして、スタッフ指定パルスがスタッフを指定して、可
変タイムスロットの情報が無駄になるとき、パリティチ
ェックビットを挿入し、受信側でパリティチェックを行
い、回線で発生したエラーを検出するように構成されて
いる0 〔発明の効果〕 以上説明したように、本発明は、スタッフ同期多重にお
いて、スタッフ指定パルスがスタッフを指定している時
に可変タイムスロットにパリティチェックピットを挿入
して、回線のエラーを検出するものでアシ、チャネル単
位にチェックビットをつくり、スタッフ発生時に対向装
置に送出して、受信側でチャネル単位にパリテイチェツ
′りを行うので、ビットエラー検出源対象ビットヲ転送
情報そのものとすることが可能とな)、エラーレートへ
の換算に要する時間を大幅に短縮することができ、また
、回線のビットエラー検出を短時間で行うことができる
効果がある。
【図面の簡単な説明】
第1図は本発明の説明に供するPCM2次群信号のフレ
ーム構成を示す図である。 (、)・・争・Gユニット、(b)・・・・Gフレーム
、(c) * 6110マルチフレーム、(d)・・・
・Gパルス、1’、      (、)・−・@フレー
ムパルス、(f)・・・・スタッフ指定パルス、(g)
・・・・対局薔報ピッ)、(h)・・・・可変タイムス
ロット。

Claims (1)

    【特許請求の範囲】
  1. スタッフ同期による多重化伝送方式において、スタッフ
    時可変タイムスロットにパリティチェックビットを送出
    することにより、回線の誤りを検出するようにしたこと
    を特徴とする回線誤り検出方式。
JP2053887A 1987-02-02 1987-02-02 回線誤り検出方式 Pending JPS63189028A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2053887A JPS63189028A (ja) 1987-02-02 1987-02-02 回線誤り検出方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2053887A JPS63189028A (ja) 1987-02-02 1987-02-02 回線誤り検出方式

Publications (1)

Publication Number Publication Date
JPS63189028A true JPS63189028A (ja) 1988-08-04

Family

ID=12029933

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2053887A Pending JPS63189028A (ja) 1987-02-02 1987-02-02 回線誤り検出方式

Country Status (1)

Country Link
JP (1) JPS63189028A (ja)

Similar Documents

Publication Publication Date Title
US4397020A (en) Error monitoring in digital transmission systems
USRE33900E (en) Error monitoring in digital transmission systems
EP0058417A3 (en) Method for transmitting time-sharing multidata
JPH01157138A (ja) フレーム同期方式
US5128939A (en) Method of phase-converting frame and apparatus using same
JPH07202865A (ja) 高速通信システム、高速通信実行方法及び高速通信方法
BR8902516A (pt) Processo para a supervisao de qualidade de um sinal digital em segmentos de uma rota de transmissao
US3909540A (en) Data and signaling multiplexing in PCM systems via the framing code
GB1517750A (en) Reframing circuit for a time division multiplex system
JPH05268182A (ja) Sonet伝送信号処理方法およびsonet伝送信号処理装置
JP2005516530A5 (ja)
GB2092413A (en) Method and apparatus for establishing frame synchronization
JPS63189028A (ja) 回線誤り検出方式
CA1156384A (en) Error monitoring in digital transmission systems
US4243930A (en) Method and means for transmitting low speed signals over a PCM framing code
JPS63190440A (ja) 回線誤り検出回路
JP2531720B2 (ja) デジタル多重変換装置の同期回路方式
JPH04192637A (ja) スタッフ多重変換装置
JP3010634B2 (ja) フレーム同期多重処理方式
KR100237456B1 (ko) 다중화를 위한 프레임 구조
JPS62198236A (ja) 回線誤り検出回路
JPH01216641A (ja) スタッフ同期多重変換装置の誤り検出方式
JPS5894253A (ja) 符号誤り検出方式
KR19980030504A (ko) 외부 동기 클럭의 동기상태 정보 검출 및 전송장치
JPS62143532A (ja) 回線誤り検出方式