JPS6316704A - Fm検波回路 - Google Patents
Fm検波回路Info
- Publication number
- JPS6316704A JPS6316704A JP16131186A JP16131186A JPS6316704A JP S6316704 A JPS6316704 A JP S6316704A JP 16131186 A JP16131186 A JP 16131186A JP 16131186 A JP16131186 A JP 16131186A JP S6316704 A JPS6316704 A JP S6316704A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- output
- exclusive
- input
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 title claims description 8
- 230000035945 sensitivity Effects 0.000 abstract description 5
- 230000010354 integration Effects 0.000 abstract 2
- 241001316028 Euphaedusa tau Species 0.000 abstract 1
- 238000007493 shaping process Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 5
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、通信に用いられるFM検波回路に関するもの
である。
である。
従来の技術
従来、この種の遅延線FM検波回路は第3図に示す回路
構成であった。
構成であった。
入力端1より入力したFM波は、リミッタアンプ2によ
り矩形波に整形され、この信号を2分して、一方は直接
セット・リセット・フリップフロップ回路9のセット端
子1oに入力し、他方は一定遅延時間τを持つ回路4に
入力し、その出力をセット・リセット・フリップフロッ
プ回路9のリセット端子11に入力する。セント端子1
0の入力波形は、第4図の人の波形となり、リセット端
子11の入力波形は第4図のBの波形となる。そして、
フリップフロップ回路9の出力波形は第4図のCとなる
。その信号を積分回路7を通すことにより、8の出力振
幅voは、フリップフロップ回路9の出力波高値をEと
した時、vo=E・−一E・τ・fで与えられ、出力電
圧は、入力周波数fに比例したものとなるため、FM復
調が可能である。
り矩形波に整形され、この信号を2分して、一方は直接
セット・リセット・フリップフロップ回路9のセット端
子1oに入力し、他方は一定遅延時間τを持つ回路4に
入力し、その出力をセット・リセット・フリップフロッ
プ回路9のリセット端子11に入力する。セント端子1
0の入力波形は、第4図の人の波形となり、リセット端
子11の入力波形は第4図のBの波形となる。そして、
フリップフロップ回路9の出力波形は第4図のCとなる
。その信号を積分回路7を通すことにより、8の出力振
幅voは、フリップフロップ回路9の出力波高値をEと
した時、vo=E・−一E・τ・fで与えられ、出力電
圧は、入力周波数fに比例したものとなるため、FM復
調が可能である。
発明が解決しようとする問題点
このような従来の構成では、検波器の感度いものであっ
た。
た。
本発明は、このような問題点を解決するもので、検波器
の感度を高めるFM検波回路を提供するものである。
の感度を高めるFM検波回路を提供するものである。
問題点を解決するだめの手段
本発明は、上記画題点を解決するために、入力FM波を
リミッタアンプによシ矩形波に整形した信号を2分し、
一方は直接、他方は一定遅延時間を持つ回路を通した後
排他的−OR,または、排他的−NOR論理回路に入力
し、その出力信号を積分回路を通して検波するものであ
る。
リミッタアンプによシ矩形波に整形した信号を2分し、
一方は直接、他方は一定遅延時間を持つ回路を通した後
排他的−OR,または、排他的−NOR論理回路に入力
し、その出力信号を積分回路を通して検波するものであ
る。
作用
この構成により、従来の回路よシも検波器の感度を2倍
にすることができる。
にすることができる。
実施例
以下本発明の一実施例について図面を参照しながら説明
する。第1図は、本発明の実施例のFM検波回路のブロ
ック図である。入力端子1から入力したFM波は、リミ
ッタ・アンプ2によシ矩形波に波形整形され、この信号
を2分して、一方は直接排他的−OR論理回路6の入力
端子3に入力し、他方は、一定遅延時間τを持つ回路4
に入力し、その出力を排他的−OR論理回路6の入力端
子6に入力する。入力端子3の入力波形は第2図のAと
なシ、入力端子5の入力波形は第2図のBとなり、排他
的−OR論理回路6の出力波形は第2図のCとなる。そ
の信号を積分回路7を通すことにより、8の出力振幅v
oは、排他的−OR論理回路6の出力波高値をEとした
時、V o= E 、 =2・E・τ・fで与えられ、
出力電圧は、入力周波数fに比例したものとなり、FM
復調が可能となる。
する。第1図は、本発明の実施例のFM検波回路のブロ
ック図である。入力端子1から入力したFM波は、リミ
ッタ・アンプ2によシ矩形波に波形整形され、この信号
を2分して、一方は直接排他的−OR論理回路6の入力
端子3に入力し、他方は、一定遅延時間τを持つ回路4
に入力し、その出力を排他的−OR論理回路6の入力端
子6に入力する。入力端子3の入力波形は第2図のAと
なシ、入力端子5の入力波形は第2図のBとなり、排他
的−OR論理回路6の出力波形は第2図のCとなる。そ
の信号を積分回路7を通すことにより、8の出力振幅v
oは、排他的−OR論理回路6の出力波高値をEとした
時、V o= E 、 =2・E・τ・fで与えられ、
出力電圧は、入力周波数fに比例したものとなり、FM
復調が可能となる。
なおこの実施例では排他的−OR論理回路6を用いたが
排他的−NOR論理回路としても良い。
排他的−NOR論理回路としても良い。
発明の効果
以上のように本発明によれば、検波器の感度よシも感度
を2倍することができるという効果が得られる。
を2倍することができるという効果が得られる。
第1図は本発明の一実施例によるFM検波回路を示すブ
ロック図、第2図は第1図の排他的−OR論理回路の入
出力信号波形タイミング図、第3図は従来のFM検波回
路を示すブロック図、第4図はセット・リセット・フリ
ップフロップの入出力信号波形タイミング図である。 1・・・・・・FM波大入力端子2・・・・・・リミッ
タ・アンプ、3,5・・・・・・入力端子、4・・・・
・・遅延回路、6・・・・・・排他的−OR論理回路、
7・・・・・・積分回路、8・・・・・・出力端子。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 、R
ロック図、第2図は第1図の排他的−OR論理回路の入
出力信号波形タイミング図、第3図は従来のFM検波回
路を示すブロック図、第4図はセット・リセット・フリ
ップフロップの入出力信号波形タイミング図である。 1・・・・・・FM波大入力端子2・・・・・・リミッ
タ・アンプ、3,5・・・・・・入力端子、4・・・・
・・遅延回路、6・・・・・・排他的−OR論理回路、
7・・・・・・積分回路、8・・・・・・出力端子。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 、R
Claims (1)
- 入力FM波をリミッタアンプにより矩形波に整形した信
号を2分して、一方は直接、他方は一定遅延時間を持つ
回路を通した後、排他的−OR、または、排他的−NO
R論理回路に入力し、その出力信号を積分回路を通して
FM信号を検波するFM検波回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16131186A JPS6316704A (ja) | 1986-07-09 | 1986-07-09 | Fm検波回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16131186A JPS6316704A (ja) | 1986-07-09 | 1986-07-09 | Fm検波回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6316704A true JPS6316704A (ja) | 1988-01-23 |
Family
ID=15732687
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16131186A Pending JPS6316704A (ja) | 1986-07-09 | 1986-07-09 | Fm検波回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6316704A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1992001332A1 (fr) * | 1990-07-09 | 1992-01-23 | Yasuhito Takeuchi | Demodulateur de la modulation de frequence ou fm |
-
1986
- 1986-07-09 JP JP16131186A patent/JPS6316704A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1992001332A1 (fr) * | 1990-07-09 | 1992-01-23 | Yasuhito Takeuchi | Demodulateur de la modulation de frequence ou fm |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3764927A (en) | Wide band frequency discriminator | |
JPS6316704A (ja) | Fm検波回路 | |
US3793599A (en) | Rotating capacitor square wave filter and applications thereof | |
JPH01238307A (ja) | Fm検波回路 | |
JPS5632824A (en) | Pulse eliminating circuit | |
JPS5855684B2 (ja) | Fm信号のパルスカウント方式復調装置 | |
JPS60220618A (ja) | タイミングパルス発生装置 | |
JPS6295024A (ja) | 計数回路 | |
JPH0546355Y2 (ja) | ||
JP2630091B2 (ja) | 警報保持回路 | |
JPS63240121A (ja) | ゼロクロス検出回路 | |
JP2792261B2 (ja) | 警報開始遅延回路 | |
JPS61184006A (ja) | パルス幅弁別回路 | |
JPS6197247U (ja) | ||
SU1179371A1 (ru) | Устройство дл измерени функций распределени мгновенной частоты случайных процессов | |
JPS60263501A (ja) | デイジタルfm復調器 | |
JPS60164257A (ja) | パルス幅測定装置 | |
JPS6324346B2 (ja) | ||
JPS59117975U (ja) | 検相器 | |
JPS5979409A (ja) | デイジタル信号復元方式 | |
JPH03163909A (ja) | パルスピーク検出回路 | |
JPH03131122A (ja) | Pll周波数シンセサイザのロックアップ検知回路 | |
JPH0219026A (ja) | シリアルデータ再生回路装置 | |
JPH0294907A (ja) | 電力検波回路 | |
JPS63101723A (ja) | 温度検出回路 |