JPS63163540U - - Google Patents
Info
- Publication number
- JPS63163540U JPS63163540U JP5374187U JP5374187U JPS63163540U JP S63163540 U JPS63163540 U JP S63163540U JP 5374187 U JP5374187 U JP 5374187U JP 5374187 U JP5374187 U JP 5374187U JP S63163540 U JPS63163540 U JP S63163540U
- Authority
- JP
- Japan
- Prior art keywords
- memory
- rom
- ram
- area
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 5
Description
第1図は本考案の一実施例を示すブロツク図、
第2図は上記実施例のメモリICを用いたコンピ
ユータシステムのブロツク図、第3図は従来のメ
モリIC(RAMチツプ、ROMチツプ)を用い
たコンピユータシステムのブロツク図、第4図は
従来のコンピユータシステムのメモリマツプを示
す図である。 1……CPU(中央演算装置)、2……RAM
(Random Access Memory)
、3……(Read Only Memory)
、4……システムバス、5……メモリマツプ最小
番地、6……メモリマツプ最大番地、7……RA
M領域、8……ROM領域、9……メモリ空間、
10……メモリIC、11……アドレスバス(A
0〜A15)、12……アドレスライン(A15
)、13……アドレスライン(A0〜A14)、
14……データバス(D0〜D7)、15……コ
ントロールバス、16……RAMセル(32Kバ
イト)、17……ROMセル(32Kバイト)、
18……デコーダ、19……RAMチツプイネー
ブル信号(CE―RAM)、20……ROMチツ
プイネーブル信号(CE―ROM)。
第2図は上記実施例のメモリICを用いたコンピ
ユータシステムのブロツク図、第3図は従来のメ
モリIC(RAMチツプ、ROMチツプ)を用い
たコンピユータシステムのブロツク図、第4図は
従来のコンピユータシステムのメモリマツプを示
す図である。 1……CPU(中央演算装置)、2……RAM
(Random Access Memory)
、3……(Read Only Memory)
、4……システムバス、5……メモリマツプ最小
番地、6……メモリマツプ最大番地、7……RA
M領域、8……ROM領域、9……メモリ空間、
10……メモリIC、11……アドレスバス(A
0〜A15)、12……アドレスライン(A15
)、13……アドレスライン(A0〜A14)、
14……データバス(D0〜D7)、15……コ
ントロールバス、16……RAMセル(32Kバ
イト)、17……ROMセル(32Kバイト)、
18……デコーダ、19……RAMチツプイネー
ブル信号(CE―RAM)、20……ROMチツ
プイネーブル信号(CE―ROM)。
Claims (1)
- RAMとROMを同一チツプ上に配置し、RA
M領域とROM領域を特定のアドレスビツトで切
分けるアドレス構造としたメモリIC。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5374187U JPS63163540U (ja) | 1987-04-09 | 1987-04-09 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5374187U JPS63163540U (ja) | 1987-04-09 | 1987-04-09 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63163540U true JPS63163540U (ja) | 1988-10-25 |
Family
ID=30880085
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5374187U Pending JPS63163540U (ja) | 1987-04-09 | 1987-04-09 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63163540U (ja) |
-
1987
- 1987-04-09 JP JP5374187U patent/JPS63163540U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6034648U (ja) | マイクロコンピユータにおけるメモリ・ページング・システム | |
JPS63163540U (ja) | ||
JPH026348U (ja) | ||
JPS63199348U (ja) | ||
JPS61115249U (ja) | ||
JPS61128748U (ja) | ||
JPS6030050U (ja) | デ−タメモリアクセス方式 | |
JPS63168549U (ja) | ||
JPH0284955U (ja) | ||
JPS59155639U (ja) | メモリ選択装置 | |
JPS6057855U (ja) | デュアルcpu方式情報処理装置 | |
JPS62199962U (ja) | ||
JPS6232450U (ja) | ||
JPS6116654U (ja) | アクセス制御装置 | |
JPH0455658U (ja) | ||
JPS6289052U (ja) | ||
JPH026340U (ja) | ||
JPS6336999U (ja) | ||
JPH0397751U (ja) | ||
JPS5839799U (ja) | 半導体読み出し専用メモリ装置 | |
JPS63163543U (ja) | ||
JPS62183258U (ja) | ||
JPS6281251U (ja) | ||
JPH0341349U (ja) | ||
JPS6392970U (ja) |