JPS63128842A - 適応型キヤリア位相制御装置 - Google Patents
適応型キヤリア位相制御装置Info
- Publication number
- JPS63128842A JPS63128842A JP61274082A JP27408286A JPS63128842A JP S63128842 A JPS63128842 A JP S63128842A JP 61274082 A JP61274082 A JP 61274082A JP 27408286 A JP27408286 A JP 27408286A JP S63128842 A JPS63128842 A JP S63128842A
- Authority
- JP
- Japan
- Prior art keywords
- phase
- circuit
- carrier phase
- jitter
- carrier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003044 adaptive effect Effects 0.000 title description 7
- 230000007704 transition Effects 0.000 claims 2
- 230000010363 phase shift Effects 0.000 abstract description 4
- 238000001514 detection method Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 230000001427 coherent effect Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 239000012050 conventional carrier Substances 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/18—Phase-modulated carrier systems, i.e. using phase-shift keying
- H04L27/22—Demodulator circuits; Receiver circuits
- H04L27/233—Demodulator circuits; Receiver circuits using non-coherent demodulation
- H04L27/2332—Demodulator circuits; Receiver circuits using non-coherent demodulation using a non-coherent carrier
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
- H04L2027/0024—Carrier regulation at the receiver end
- H04L2027/0026—Correction of carrier offset
- H04L2027/003—Correction of carrier offset at baseband only
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
- H04L2027/0044—Control loops for carrier regulation
- H04L2027/0053—Closed loops
- H04L2027/0057—Closed loops quadrature phase
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
- H04L2027/0044—Control loops for carrier regulation
- H04L2027/0063—Elements of loops
- H04L2027/0069—Loop filters
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Filters That Use Time-Delay Elements (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はデータ変復調装置(モデム)におけるキャリア
位相制御装置に係り、特に簡噴な回路構成でキャリア位
相ジッタを最少限に抑圧することのできる適応型キャリ
ア位相制御装置に関する。
位相制御装置に係り、特に簡噴な回路構成でキャリア位
相ジッタを最少限に抑圧することのできる適応型キャリ
ア位相制御装置に関する。
従来のキャリア位相制御装置は、特開昭53−5495
5号に記載のように、キャリア位相ジッタを予測する予
測フィルタとして、トランスヴアーサル型の2次元自動
等化器を用いていた。しかし”、この方式でキャリア位
相ジッタを十分抑圧するには、一般に多くのタップ数(
30タップ程度以上)が必要となり、その装置構成は複
雑なものとならざるを得ない。
5号に記載のように、キャリア位相ジッタを予測する予
測フィルタとして、トランスヴアーサル型の2次元自動
等化器を用いていた。しかし”、この方式でキャリア位
相ジッタを十分抑圧するには、一般に多くのタップ数(
30タップ程度以上)が必要となり、その装置構成は複
雑なものとならざるを得ない。
上記キャリア位相制御装置では、予測フィルタとして用
いられるトランスヴアーサル型の2次元自動等化器に要
するタップ数が多いため、ハードウェアは一般に複雑な
ものとなる。
いられるトランスヴアーサル型の2次元自動等化器に要
するタップ数が多いため、ハードウェアは一般に複雑な
ものとなる。
本発明の目的は、従来よりも簡単なハードウェアでキャ
リア位相ジッタを最少限に抑圧することにある。
リア位相ジッタを最少限に抑圧することにある。
上記目的は、キャリア位相制御装置の予測フィルタを、
複数個(2〜4個)の帯域通過フィルタのみで構成する
ことにより、達成される。
複数個(2〜4個)の帯域通過フィルタのみで構成する
ことにより、達成される。
本発明の適応型キャリア位相制御装置では、位相ジッタ
の予測値は各帯域通過フィルタ出力の線形結合となるた
め、予測誤差を最少に抑えることができる。また、50
〜60Hzまたは100〜120Hzの全周波数域に渡
り、位相ジッタを適応的に抑圧することが可能である。
の予測値は各帯域通過フィルタ出力の線形結合となるた
め、予測誤差を最少に抑えることができる。また、50
〜60Hzまたは100〜120Hzの全周波数域に渡
り、位相ジッタを適応的に抑圧することが可能である。
本原理に基づく適応型キャリア位相制御装置は。
高々4個の帯域通過フィルタのみで位相ジッタを抑圧す
ることができるので、そのハードウェア構成を従来より
も簡単なものとすることができる。
ることができるので、そのハードウェア構成を従来より
も簡単なものとすることができる。
以下、本発明の一実施例を図面を用いて説明する。
第1図は、本発明の一実施例を示す適応型キャリア位相
制御装置の予測フィルタの原理図である。
制御装置の予測フィルタの原理図である。
図において、lla〜llfは1シンボル遅延素子、・
12a、12bは帯域通過フィルタ(以下、BPFI、
BPF2と略記する) 、13 a〜13fは乗算器、
14a〜14dは加減算器を表わす。
12a、12bは帯域通過フィルタ(以下、BPFI、
BPF2と略記する) 、13 a〜13fは乗算器、
14a〜14dは加減算器を表わす。
簡単のため、キャリア位相ジッタをコヒーレントなもの
と仮定し、これを次式で表わす。
と仮定し、これを次式で表わす。
θb= Acosωk T −(1)こ
こで、には時刻、Aは位相ジッタ振幅、ωはジッタ角周
波数、Tは1シンボル遅延時間を表わす。
こで、には時刻、Aは位相ジッタ振幅、ωはジッタ角周
波数、Tは1シンボル遅延時間を表わす。
時刻kにキャリア位相ジッタθkが入力されると、1時
刻前のキャリア位相ジッタθh−1がそれぞれBPFI
、BPF2を通過する。BPFI。
刻前のキャリア位相ジッタθh−1がそれぞれBPFI
、BPF2を通過する。BPFI。
BPF2はそれぞれ、中心周波数が50Hz及び60H
ztQが8〜10の帯域通過フ≧ルタである。各フィル
タ出カフh−1ple 7ビ1,2はそれぞれ次式で与
えられる。
ztQが8〜10の帯域通過フ≧ルタである。各フィル
タ出カフh−1ple 7ビ1,2はそれぞれ次式で与
えられる。
二こで、r l s r * ;φl、φ2はBPF
の特性によって定まる振幅成分及び位相回転であり、ジ
ッタ角周波数の関数である。θに一1*1y θに−1
,!にはそれぞれタップ係数Cksg ck!が乗ぜら
れ、次式のようにキャリア位相ジッタの予測値θkを作
り出す。
の特性によって定まる振幅成分及び位相回転であり、ジ
ッタ角周波数の関数である。θに一1*1y θに−1
,!にはそれぞれタップ係数Cksg ck!が乗ぜら
れ、次式のようにキャリア位相ジッタの予測値θkを作
り出す。
ah = Ch t θh−zpt+cht θビ五、
2 ・・・ (3)ここで、Cb 1 # Ch
2は、予測誤差f3m=θ−一θkを用い、その2乗
平均が最小となるように逐次更新される。すなわち、a
h−1とθ−111θに−2,2との相関を取り、ルー
プゲインglvg!を用いて。
2 ・・・ (3)ここで、Cb 1 # Ch
2は、予測誤差f3m=θ−一θkを用い、その2乗
平均が最小となるように逐次更新される。すなわち、a
h−1とθ−111θに−2,2との相関を取り、ルー
プゲインglvg!を用いて。
なる演算を繰り返すことにより、キャリア位相ジッタを
適応的に予測し、抑圧する。
適応的に予測し、抑圧する。
式(1)〜(3)から判るように1本発明のキャリア位
相制御装置の予測フィルタは、1時刻前の位相ジッタの
BPF出力θに一1+1* θb−t、zを用い、その
線形結合としてθkを予測するものである。従って、原
理的に全周波数域に渡る位相ジッタを推定することが可
能である。また、位相ジッタがコヒーレントであれば、
予測誤差をOに収束させることができる0位相ジッタに
インコヒーレント成分が含まれている場合には、予測誤
差の2乗平均が最小となる意味で最適な予測を適応的に
行うことができる。
相制御装置の予測フィルタは、1時刻前の位相ジッタの
BPF出力θに一1+1* θb−t、zを用い、その
線形結合としてθkを予測するものである。従って、原
理的に全周波数域に渡る位相ジッタを推定することが可
能である。また、位相ジッタがコヒーレントであれば、
予測誤差をOに収束させることができる0位相ジッタに
インコヒーレント成分が含まれている場合には、予測誤
差の2乗平均が最小となる意味で最適な予測を適応的に
行うことができる。
上記では、BPFが2個の場合を例に取って説明したが
、50Hzあるいは60Hzジツタの高調枝分をも考慮
する場合には、第1図を拡張したBPFを4個とすれば
よい、ここで、新たに付加するBPFの中心周波数及び
Qは、100 Hz 。
、50Hzあるいは60Hzジツタの高調枝分をも考慮
する場合には、第1図を拡張したBPFを4個とすれば
よい、ここで、新たに付加するBPFの中心周波数及び
Qは、100 Hz 。
120Hz及び8〜10とする。
以上のように、本発明のキャリア位相制御装置では、予
測フィルタを複数個のBPFのみで構成できるので、そ
のハードウェアを従来のトランスヴアーサル型よりも簡
単なものとして実現することができる。
測フィルタを複数個のBPFのみで構成できるので、そ
のハードウェアを従来のトランスヴアーサル型よりも簡
単なものとして実現することができる。
第2図は、本発明の一実施例を示すキャリア位相制御装
置の全体ブロック図である。1!lにおいて。
置の全体ブロック図である。1!lにおいて。
21a、21bは位相検出回路、22a、22bは位相
推移回路、23は電圧制御発振器(VCO)。
推移回路、23は電圧制御発振器(VCO)。
24は位相同期回路(PLL)、25は予測フィルタ、
26はcos、 sin発生回路、27は識別回路であ
る。
26はcos、 sin発生回路、27は識別回路であ
る。
2つの互いに直交する自動等化器出力信号工。
Qは、キャリア周波数オフセット、位相ジッタ等の劣化
要因を含んでいる。各成分は22aで位相の回転を受け
、周波数オフセットによる位相変動の影響を軽減する1
次に、21aでは、22aの出力I’、Q’ と、27
の識別出力(コンステレ−ジョン上のどの信号点である
かの硬判定結果)I’、Q’とから、受信信号が本来の
送信点に対し、位相がどの程度ずれているのかを判定す
る。
要因を含んでいる。各成分は22aで位相の回転を受け
、周波数オフセットによる位相変動の影響を軽減する1
次に、21aでは、22aの出力I’、Q’ と、27
の識別出力(コンステレ−ジョン上のどの信号点である
かの硬判定結果)I’、Q’とから、受信信号が本来の
送信点に対し、位相がどの程度ずれているのかを判定す
る。
この大きさが上述のekに相当する。25では。
既に述べた方式に従ってキャリア位相ジッタの大きさを
予測する。これが01に相当する。26ではcosθh
、 sinθにとして発生し、22bでθ翫だけ位相
を逆回転する。このようにして、I、Q信号に含ま九て
いたキャリア周波数オフセット、位相ジッタを抑圧する
。
予測する。これが01に相当する。26ではcosθh
、 sinθにとして発生し、22bでθ翫だけ位相
を逆回転する。このようにして、I、Q信号に含ま九て
いたキャリア周波数オフセット、位相ジッタを抑圧する
。
27では、信号I’、Q’を硬判定することにより、コ
ンステレ−ジョン上のどの信号点が送信されたのかを推
定する。その判定結果がI#。
ンステレ−ジョン上のどの信号点が送信されたのかを推
定する。その判定結果がI#。
Qlである。一方、21bでは、I’、Q’及びI’、
Q’とから、最終的に残留位相ジッタがどの程度あるの
かを検出する。これは既述の予測誤差8kに相当する。
Q’とから、最終的に残留位相ジッタがどの程度あるの
かを検出する。これは既述の予測誤差8kに相当する。
このekにより、25ではタップ係数Chat Chz
の更新を行い、24ではPLLの入力となる。その出力
はキャリアオフセット周波数の推定値であり、23で位
相に変換された後、22aに至る。
の更新を行い、24ではPLLの入力となる。その出力
はキャリアオフセット周波数の推定値であり、23で位
相に変換された後、22aに至る。
以上の動作を繰り返すことにより、キャリア位相を適応
的に制御することが可能となる。
的に制御することが可能となる。
本発明によれば、キャリア位相制御装置の予測フィルタ
を高々4個の帯域通過フィルタのみで構成でき、かつキ
ャリア位相ジッタを各フィルタ出力の線形結合として表
わせるので、従来よりも簡単なハードウェアで適応的に
キャリア位相ジッタを抑圧する効果がある。
を高々4個の帯域通過フィルタのみで構成でき、かつキ
ャリア位相ジッタを各フィルタ出力の線形結合として表
わせるので、従来よりも簡単なハードウェアで適応的に
キャリア位相ジッタを抑圧する効果がある。
第1図は本発明の一実施例を示す適応型キャリア位相制
御装置の予測フィルタの原理図、第2図は本発明の一実
施例を示す適応型キャリア位相制御装置の全体ブロック
図である。 11a〜11. f・・・1シンボル遅延素子、12a
。 12b・・・帯域通過フィルタ、13a〜13f・・・
乗算器、14 a 〜14 d−加減算器、21a、2
1b・・・位相検出器、22a、22b・・・位相推移
回路。 23・・・電圧制御発振器(VCO) 、24・・・位
相同期回路(PLL)、25・・・予測フィルタ、26
・・・cos、 sin成分発生回路、27・・・識別
回路。
御装置の予測フィルタの原理図、第2図は本発明の一実
施例を示す適応型キャリア位相制御装置の全体ブロック
図である。 11a〜11. f・・・1シンボル遅延素子、12a
。 12b・・・帯域通過フィルタ、13a〜13f・・・
乗算器、14 a 〜14 d−加減算器、21a、2
1b・・・位相検出器、22a、22b・・・位相推移
回路。 23・・・電圧制御発振器(VCO) 、24・・・位
相同期回路(PLL)、25・・・予測フィルタ、26
・・・cos、 sin成分発生回路、27・・・識別
回路。
Claims (1)
- 1、直交振幅変調によつてデータを伝送するモデムのキ
ャリア位相制御装置において、自動等化器出力信号の位
相を推移する手段と、信号を識別する手段と、上記推移
後の信号と識別後の信号とから位相誤差を検出する手段
と、上記位相誤差を用いてキャリア位相ジッタを予測す
る予測フィルタと、ジッタ予測値をcos、sin変換
し、位相を再び推移する手段と、前記推移後の信号と識
別後の信号から位相誤差を再び検出する手段と、上記位
相誤差を用いて予測フィルタのタップを更新し、キャリ
ア位相を同期する手段とを具備して構成されたことを特
徴とする適応型キャリア位相制御装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61274082A JPS63128842A (ja) | 1986-11-19 | 1986-11-19 | 適応型キヤリア位相制御装置 |
US07/122,318 US4926499A (en) | 1986-11-19 | 1987-11-18 | Carrier phase controller for a receiver of phase modulated signals |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61274082A JPS63128842A (ja) | 1986-11-19 | 1986-11-19 | 適応型キヤリア位相制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63128842A true JPS63128842A (ja) | 1988-06-01 |
Family
ID=17536728
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61274082A Pending JPS63128842A (ja) | 1986-11-19 | 1986-11-19 | 適応型キヤリア位相制御装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4926499A (ja) |
JP (1) | JPS63128842A (ja) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5084902A (en) * | 1989-03-14 | 1992-01-28 | Nec Corporation | Jitter canceller with an initial value setting circuit for an adaptive filter |
JP2712706B2 (ja) * | 1990-02-14 | 1998-02-16 | 国際電信電話株式会社 | 適応位相検出同期方法 |
EP0526836B1 (en) * | 1991-08-07 | 1997-01-29 | Kabushiki Kaisha Toshiba | QPSK demodulator with automatic frequency control |
US5249204A (en) * | 1991-08-12 | 1993-09-28 | Motorola, Inc. | Circuit and method for phase error correction in a digital receiver |
JP2765600B2 (ja) * | 1991-09-19 | 1998-06-18 | 日本電気株式会社 | 復調回路 |
DE4324603A1 (de) * | 1993-07-22 | 1995-01-26 | Becker Gmbh | IF-Filteranorndung in einem Empfänger für FM-Empfangssignale |
ES2107340B1 (es) * | 1994-09-29 | 1998-07-01 | Alcatel Espacio Sa | Demodulador digital con correccion de frecuencia. |
US5507036A (en) * | 1994-09-30 | 1996-04-09 | Rockwell International | Apparatus with distortion cancelling feed forward signal |
JPH08172464A (ja) * | 1994-12-20 | 1996-07-02 | Fujitsu Ltd | キャリア位相制御回路 |
US8014724B2 (en) * | 1999-10-21 | 2011-09-06 | Broadcom Corporation | System and method for signal limiting |
US6879630B2 (en) * | 2000-03-30 | 2005-04-12 | Hitachi Kokusai Electric Inc. | Automatic equalization circuit and receiver circuit using the same |
US6868119B2 (en) * | 2002-04-12 | 2005-03-15 | Pctel, Inc. | Power supply tone compensation for voice band modems |
WO2005099399A2 (en) | 2004-04-09 | 2005-10-27 | Micronas Semiconductors, Inc. | Apparatus for and method of controlling sampling frequency and sampling phase of a sampling device |
US7995648B2 (en) * | 2004-04-09 | 2011-08-09 | Trident Microsystems (Far East) Ltd. | Advanced digital receiver |
WO2006020950A1 (en) * | 2004-08-12 | 2006-02-23 | Micronas Semiconductors, Inc. | Automatic gain control unit of a receiver |
US7466140B2 (en) * | 2006-12-25 | 2008-12-16 | Advantest Corporation | Signal generation circuit, jitter injection circuit, semiconductor chip and test apparatus |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5295908A (en) * | 1976-02-06 | 1977-08-12 | Nec Corp | Adaptable carrier phase control device |
JPS5354955A (en) * | 1976-10-28 | 1978-05-18 | Nec Corp | Adaptive carrier phase control unit |
JPS5972803A (ja) * | 1982-10-19 | 1984-04-24 | Mitsubishi Electric Corp | アダプティブ・アンテナ装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2168864A (en) * | 1984-12-19 | 1986-06-25 | Philips Electronic Associated | Radio receiver/transmitter filters |
DE3516492A1 (de) * | 1985-05-08 | 1986-11-13 | Standard Elektrik Lorenz Ag, 7000 Stuttgart | Funkempfaenger |
-
1986
- 1986-11-19 JP JP61274082A patent/JPS63128842A/ja active Pending
-
1987
- 1987-11-18 US US07/122,318 patent/US4926499A/en not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5295908A (en) * | 1976-02-06 | 1977-08-12 | Nec Corp | Adaptable carrier phase control device |
JPS5354955A (en) * | 1976-10-28 | 1978-05-18 | Nec Corp | Adaptive carrier phase control unit |
JPS5972803A (ja) * | 1982-10-19 | 1984-04-24 | Mitsubishi Electric Corp | アダプティブ・アンテナ装置 |
Also Published As
Publication number | Publication date |
---|---|
US4926499A (en) | 1990-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS63128842A (ja) | 適応型キヤリア位相制御装置 | |
JP3728573B2 (ja) | 復調装置 | |
JPH04227348A (ja) | 多重搬送波モデムにおけるクロック及び搬送波周波数オフセット、及び位相ジッタの修正方法及び装置 | |
JPH03236652A (ja) | 適応位相検出同期方法 | |
JPH0342735B2 (ja) | ||
US5517526A (en) | Timing recovery device in a receiver circuit for modems | |
D'Andrea et al. | Noise performance of two frequency-error detectors derived from maximum likelihood estimation methods | |
US5173663A (en) | Demodulation circuit enabling independent recovery of the carrier and sampling timing | |
EP0613268A2 (en) | Clock recovery circuit in pi/4 shift quadriphase PSK demodulator | |
Yuan et al. | Rapid carrier acquisition from baud-rate samples | |
EP1137231B1 (en) | Parallel fir filters and demodulators using the same for processing digital signal | |
JPH0221184B2 (ja) | ||
JPH0723072A (ja) | 検波方式 | |
JPH06237277A (ja) | Psk搬送波信号再生装置 | |
JPH0897874A (ja) | オフセットqpsk復調器 | |
JPH10229423A (ja) | タイミング再生回路及びこれを用いた復調器 | |
JPS5941624B2 (ja) | 位相妨害量測定方法 | |
JPS62118660A (ja) | 搬送波再生回路 | |
RU2290749C1 (ru) | Способ демодуляции сигнала многопозиционной частотной манипуляции с эквидистантным разнесением по частоте, демодулятор такого сигнала и машиночитаемый носитель | |
JPS6331985B2 (ja) | ||
JP2513327B2 (ja) | デジタル復調装置 | |
JPS6330049A (ja) | Msk復調回路 | |
Szlosek et al. | An Efficient Implementation of Coarse Carrier Synchronization Utilizing Band Edge Filters | |
SU1243135A1 (ru) | Устройство дл компенсации дрожани фазы сигнала в системах передачи данных | |
JP2874450B2 (ja) | 復調器 |