JPS63113623A - セクタバツフア制御方式 - Google Patents

セクタバツフア制御方式

Info

Publication number
JPS63113623A
JPS63113623A JP61259152A JP25915286A JPS63113623A JP S63113623 A JPS63113623 A JP S63113623A JP 61259152 A JP61259152 A JP 61259152A JP 25915286 A JP25915286 A JP 25915286A JP S63113623 A JPS63113623 A JP S63113623A
Authority
JP
Japan
Prior art keywords
sector
data
sector buffer
transfer
buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61259152A
Other languages
English (en)
Inventor
Naotatsu Hatsutori
服部 尚立
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61259152A priority Critical patent/JPS63113623A/ja
Publication of JPS63113623A publication Critical patent/JPS63113623A/ja
Priority to US07/709,788 priority patent/US5111385A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0656Data buffering arrangements

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 炎生皇■ 本発明はディスク制御装置のセクタバッファ制御方式に
関するものであり、特にシステムバスとディスク装置と
の間のデータ転送処理におけるセクタバッファの制御方
式に関する。
従来技術 従来、この種のディスク制御2Il装置では、システム
バスとディスク装置間のデータ転送処理において、それ
ぞれの転送速度差及び年間111]動作を補うために、
データバッファとして1回の命令で取り扱い得る最大の
データ塔を格納させる全セクタバッファまはたF I 
F O(First In First 0ut) t
’構成されるのが一般的であった。
全セクタバッファで構成された場合、システムバスとの
全データ転送を終了した後にディスク装置とのデータ転
送が開始、あるいはディスク装置とのデータ転送が終了
した後に、システムバスとのデータ転送を開始するよう
にしなければならないため、1回の命令に要する時間は
それぞれのデータ転送時間を加え合わせたものとなる。
よって、多くの処理時間を必要とするばかりでなく、セ
クタバッファの8山の大きさによりディスク制御装置の
能力が押えられ、しかも回路量が多くなるという欠点が
あった。
ディスク装置とバッファとの間のデータ転送処理をシス
テムバスとバッファ間のデータ転送処理と同時に行うこ
とができるF I F O(First In Fir
st 0ut)で構成されたディスク制御装置では、転
送データがディスク制御装置内に保存されていないため
に、万一転送データが誤っていた場合に、ディスク装置
とバッファとの間の転送で誤ったのか、バッファとシス
テムバスとの間の転送で誤ったのかを判定することが不
可能であり、回路の故障解析が困難であった。
発明の目的 本発明の目的は、データ転送処理時間を短縮しかつ転送
データの履歴をも残すことができ、回路の故障解析を容
易に行うことが可能なセクタバッファ制御方式を提供す
ることである。
lユ匁1遣 本発明によれば、ディスク装置とシステムバスとの間の
データ転送制御をなすディスク制御装置におけるセクタ
バッファ制御方式であって、ディスクのアクセス単位で
ある1セクタ相当分のデータを夫々複数セクタ分格納可
能な第1及び第2のセクタバッファを設け、前記第1及
び第2のセクタバッファのうちの一方から前記システム
バスヘデータ転送動作を行っている時に他方のセクタバ
ッファへ前記ディスク装置からデータ転送動作を並行し
て行い、1セクタ分の前記データ転送動作処理の終了に
応答してその度に、前記データ転送対象となる各データ
の前記セクタバッファ内におけるセクタアドレスを順次
歩進せしめつつ前記セクタバッフ7のデータ転送動作の
状態を互いに逆となるように切換え制御するようにした
ことを特徴とするセクタバッファ制御方式が得られる。
実施例 次に本発明について図面を参照して説明する。
第1図は本発明の実施例を示すブロック構成図である。
第1図において、本発明の実施例は、複数レクタ分のデ
ータを格納する2つのセクタバッファ1.2と、プログ
ラムによりアドレスを設定できかつそれぞれのセクタバ
ッファ1.2にデータが規定量(本例ではディスクのア
クセス単位である1セクタ相当分のデータ量)格納され
ていることを指示するフラグ5.6を内蔵し、セクタバ
ッファ1,2の読出し、書込みアドレスを指示するとと
もに転送データ量を計数するカウンタ3゜4とを有する
。更に、本発明の実施例は、2つのセクタバッファ1.
2の読出し、書込み状態を指定し、システムバスとのデ
ータ転送に使用されているかディスク装置とのデータ転
送に使用されているかを区別し、データ転送状態を制御
するセクタバッフ1切換回路7と、ディスク装置とのデ
ータ転送を制御するコントローラ8とにより構成される
ディスク装置からのデータ読出しの場合を例に説明する
と、図示せぬディスク制御装置に読出し命令が与えられ
ると、カウンタ3,4、フラグ5゜6、セクタバッファ
切換回路7が夫々初期化され、ディスク装置から読出さ
れたデータを内部バスを介してセクタバッファ切換回路
7で指定されるセクタバッファ1に順次格納しつつカウ
ンタ3がカウントされ歩進されていく。1セクタ分のデ
ータ転送が終了すると、フラグ5が論理111 IIと
され、−旦データ転送処理が中止されてセクタバッファ
切換回路7が反転し、格納するセクタバッファの切換が
行われると共に、ディスク装置からのデータ引き取りが
再開され、セクタバッファ2に対して上記と同様にデー
タが格納されっつカウンタ4のカウントが歩進されてい
く。
このとき、システムバスとのデータ転送に使用されるセ
クタバッファ1のデータRを示すフラグ5が論理“1″
となっているので、システムバスとのデータ転送が可能
であり、セクタバッファ1からシステムバスへのデータ
転送が開始されるとともにカウンタ3がカウントされ歩
進される。
つまり、この時点では、セクタバッファ2ヘディスク装
置からのデータが格納される処理と、セクタバッファ1
からシステムバスヘデータが転送される処理とが同時に
並行して行われていることになるのである。しかも、シ
ステムバスとのデータ転送速度は、ディスク装置の1セ
クタ処理時間内であれば、ディスク装置とセクタバッフ
ァ2の転送速度に依存せずにシステムバスの使用状況の
みによって決定される。
システムバスへのデータ転送が順次行われていき、カウ
ンタ3の7ラグ5が論理“0″となれば、1セクタ分の
転送が終了したことになり、システムバスとの転送が中
断され、ディスク装置からセクタバッファ2へのデータ
転送処理が終了することによりフラグ6が論理“1″に
なって、セクタバッファ切換回路7が反転するのを待つ
上記動作を命令により与えられたセクタ数分繰返すこと
により、ディスク装置とのデータ転送と、システムバス
とのデータ転送を同時に行うことができる。
第2図は第1図のカウンタ3の具体例を示す図であり、
カウンタ3は1セクタ内の領域を指示する下位アドレス
をカウントするカウンタ10と、複数のセクタのうち1
セクタを指示する上位アドレスをカウントするカウンタ
9とからなる。上位アドレスは1セクタ分のデータがデ
ィスク装置とシステムバスとの両方に対してデータ転送
処理された後に歩進される。すなわち、フラグ5が論理
  ・″1″の時に下位アドレスのカウンタ10からの
キャリイが発生した時だけカウントされる。
第3図は本発明の実施例の動作を示すタイムチレートで
あり、ディスク装置からのデータ読出しの場合を例に説
明する。先ずディスク装置から読出されたデータがセク
タバッファ1に順次格納されているときは下位アドレス
だけがカウントされており、1セクタ分のデータ転送終
了時に下位アドレスのカウンタ10のキャリイが発生さ
れるが、フラグ5は論理11011であり、セクタバッ
ファ1はまだシステムバスにデータを転送していないの
で、この時点では上位アドレスはカウントされない(第
3図の期間TI >。
下位アドレスのカウンタ10のキャリイ発生後、フラグ
5が論理111 Nとなり、セクタバッファ切換回路7
が反転し、セクタバッファ1はシステムバスとのデータ
転送を開始し、1セクタ分転送し終るまで下位アドレス
のみをカウントする。システムバスとのデータ転送が1
セクタ分転送終了して下位アドレスのカウンタ10のキ
ャリイが発生すると、フラグ5が論理141 ITとな
っているので、上位アドレスがカウントされ、次のセク
タ領域を指定すると同時にフラグ5が論理110 IT
となる(第3図の期間T2 >。カウンタ4についても
カウンタ3と同一の構成であり、セクタバッファ2がデ
ィスク装置とシステムバスの両方に対してデータ転送を
行ったあとにカウントされる(第3図の期間T3及びT
4)。
上記の様な制御により、1つのセクタバッファに対して
複数セクタ分の転送データが保存され、万一転送データ
が誤っていた場合には、プログラムにより、カウンタ3
,4に読出すセクタバッファのアドレスをセットしてデ
ータの読出しを行えば、保存されている転送データを読
出すことができる。よってディスク装置とセクタバッフ
ァ間の転送で誤ったのか、セクタバッファとシステムバ
スの間の転送で誤ったのかを判定することができ、回路
の故障解析を容易に行うことができることになるのであ
る。
ディスク装置へのデータ書込みの場合の動作は、データ
転送の方向が読出し時と異なるのみで、基本的動作は読
出し時と同じであり、その説明は省略する。
弁明の効果 本発明によれば、以上説明した様に、各々複数セクタ分
のデータを格納できるセクタバッファを2つの系に分割
し、かつセクタバッファに各々複数セクタ分の転送デー
タを残しておぎ、転送データの履歴を取ることができる
様にすることにより、ディスク装置とのデータ転送処理
をシステムバスとのデータ転送処理と同時に行うことが
できることになり、よって回路量を増やすことなく処理
時間を短縮し、かつ回路の故障解析を容易に行うことが
できるという効果がある。
【図面の簡単な説明】
第1図は本発明の実施例のブロック図、第2図は第1図
のブロックのカウンタ3の具体例のブロック図、第3図
は本発明の実施例の動作を示すタイムチャートである。 主要部分の符号の説明 1.2・・・・・・セクタバッファ 3.4・・・・・・カウンタ

Claims (1)

    【特許請求の範囲】
  1. ディスク装置とシステムバスとの間のデータ転送制御を
    なすディスク制御装置におけるセクタバッファ制御方式
    であって、ディスクのアクセス単位である1セクタ相当
    分のデータを夫々複数セクタ分格納可能な第1及び第2
    のセクタバッファを設け、前記第1及び第2のセクタバ
    ッファのうちの一方から前記システムバスへデータ転送
    動作を行っている時に他方のセクタバッファへ前記ディ
    スク装置からデータ転送動作を並行して行い、1セクタ
    分の前記データ転送動作処理の終了に応答してその度に
    、前記データ転送対象となる各データの前記セクタバッ
    ファ内におけるセクタアドレスを順次歩進せしめつつ前
    記セクタバッファのデータ転送動作の状態を互いに逆と
    なるように切換え制御するようにしたことを特徴とする
    セクタバッファ制御方式。
JP61259152A 1986-10-30 1986-10-30 セクタバツフア制御方式 Pending JPS63113623A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP61259152A JPS63113623A (ja) 1986-10-30 1986-10-30 セクタバツフア制御方式
US07/709,788 US5111385A (en) 1986-10-30 1991-06-03 Parallel-mode data transfer apparatus using sector memories

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61259152A JPS63113623A (ja) 1986-10-30 1986-10-30 セクタバツフア制御方式

Publications (1)

Publication Number Publication Date
JPS63113623A true JPS63113623A (ja) 1988-05-18

Family

ID=17330058

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61259152A Pending JPS63113623A (ja) 1986-10-30 1986-10-30 セクタバツフア制御方式

Country Status (2)

Country Link
US (1) US5111385A (ja)
JP (1) JPS63113623A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112379846A (zh) * 2020-12-01 2021-02-19 厦门市美亚柏科信息股份有限公司 一种用于磁盘文件的快速读取方法和系统
US11292178B2 (en) 2014-12-04 2022-04-05 Extrude to Fill, Inc. Nozzle shut off for injection molding system
CN116149577A (zh) * 2023-04-24 2023-05-23 杭州炬华科技股份有限公司 基于轮转池的数据处理方法、系统和可读存储介质

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2251323B (en) * 1990-12-31 1994-10-12 Intel Corp Disk emulation for a non-volatile semiconductor memory
GB2251324B (en) * 1990-12-31 1995-05-10 Intel Corp File structure for a non-volatile semiconductor memory
JP3058743B2 (ja) * 1992-01-21 2000-07-04 株式会社日立製作所 ディスクアレイ制御装置
US5448577A (en) * 1992-10-30 1995-09-05 Intel Corporation Method for reliably storing non-data fields in a flash EEPROM memory array
US5369616A (en) * 1992-10-30 1994-11-29 Intel Corporation Method for assuring that an erase process for a memory array has been properly completed
JP3641280B2 (ja) * 1992-10-30 2005-04-20 インテル・コーポレーション フラッシュeepromアレイのクリーン・アップすべきブロックを決定する方法
US5740395A (en) * 1992-10-30 1998-04-14 Intel Corporation Method and apparatus for cleaning up a solid state memory disk storing floating sector data
US5535369A (en) * 1992-10-30 1996-07-09 Intel Corporation Method for allocating memory in a solid state memory disk
US5822781A (en) * 1992-10-30 1998-10-13 Intel Corporation Sector-based storage device emulator having variable-sized sector
US5479633A (en) * 1992-10-30 1995-12-26 Intel Corporation Method of controlling clean-up of a solid state memory disk storing floating sector data
US5471604A (en) * 1992-10-30 1995-11-28 Intel Corporation Method for locating sector data in a memory disk by examining a plurality of headers near an initial pointer
US5341330A (en) * 1992-10-30 1994-08-23 Intel Corporation Method for writing to a flash memory array during erase suspend intervals
US5416782A (en) * 1992-10-30 1995-05-16 Intel Corporation Method and apparatus for improving data failure rate testing for memory arrays
US5546532A (en) * 1993-02-01 1996-08-13 3Dlabs Limited Data-array processing system
US5586285A (en) * 1993-02-19 1996-12-17 Intel Corporation Method and circuitry for increasing reserve memory in a solid state memory disk
US5740349A (en) * 1993-02-19 1998-04-14 Intel Corporation Method and apparatus for reliably storing defect information in flash disk memories
US5835933A (en) * 1993-02-19 1998-11-10 Intel Corporation Method and apparatus for updating flash memory resident firmware through a standard disk drive interface
US5581723A (en) * 1993-02-19 1996-12-03 Intel Corporation Method and apparatus for retaining flash block structure data during erase operations in a flash EEPROM memory array
US5640529A (en) * 1993-07-29 1997-06-17 Intel Corporation Method and system for performing clean-up of a solid state disk during host command execution
US5490264A (en) * 1993-09-30 1996-02-06 Intel Corporation Generally-diagonal mapping of address space for row/column organizer memories
SG49632A1 (en) * 1993-10-26 1998-06-15 Intel Corp Programmable code store circuitry for a nonvolatile semiconductor memory device
US5765175A (en) * 1994-08-26 1998-06-09 Intel Corporation System and method for removing deleted entries in file systems based on write-once or erase-slowly media
US5563828A (en) * 1994-12-27 1996-10-08 Intel Corporation Method and apparatus for searching for data in multi-bit flash EEPROM memory arrays
US5671446A (en) * 1995-03-16 1997-09-23 Apple Computer, Inc. Method and apparatus for atomically accessing a queue in a memory structure where LIFO is converted to FIFO
US5745785A (en) * 1995-05-09 1998-04-28 Sofmap Future Design, Inc. System for alternatively transferring data from external memory to memory device and from memory device to internal memory depending upon processing unit's operational
US5860082A (en) * 1996-03-28 1999-01-12 Datalight, Inc. Method and apparatus for allocating storage in a flash memory
US6185206B1 (en) * 1997-12-19 2001-02-06 Nortel Networks Limited ATM switch which counts multicast cell copies and uses a second memory for a decremented cell count value
US6260156B1 (en) 1998-12-04 2001-07-10 Datalight, Inc. Method and system for managing bad areas in flash memory
SE517245C2 (sv) * 2000-09-14 2002-05-14 Ericsson Telefon Ab L M Synkronisering av audio- och videosignaler
US7490283B2 (en) 2004-05-13 2009-02-10 Sandisk Corporation Pipelined data relocation and improved chip architectures
FR2875026A1 (fr) * 2004-09-03 2006-03-10 St Microelectronics Sa Dispositif programmable d'interface de commande
US7849381B2 (en) * 2004-12-21 2010-12-07 Sandisk Corporation Method for copying data in reprogrammable non-volatile memory
US8489783B2 (en) * 2007-01-03 2013-07-16 Apple Inc. Multi buffer asynchronous scheme for processing incoming information

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5736355A (en) * 1980-08-12 1982-02-27 Nec Corp Disk controlling equipment
JPS57182247A (en) * 1981-04-30 1982-11-10 Toshiba Corp Buffer memory device

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3772657A (en) * 1971-11-30 1973-11-13 Mi2 Inc Columbus Magnetic tape data handling system employing dual data block buffers
IT1030280B (it) * 1975-03-06 1979-03-30 C Olivetti Ing Calcolatore elettronico con dispositivo per lo scambio di blocchi di carattere tra una memoria operativa ed un unita periferica
JPS52153714A (en) * 1976-06-16 1977-12-21 Matsushita Electric Ind Co Ltd Filing device
US4298954A (en) * 1979-04-30 1981-11-03 International Business Machines Corporation Alternating data buffers when one buffer is empty and another buffer is variably full of data
US4333143A (en) * 1979-11-19 1982-06-01 Texas Instruments Input process sequence controller
CA1162314A (en) * 1979-12-07 1984-02-14 Hideo Ota Data input/output method and system
US4667286A (en) * 1984-12-20 1987-05-19 Advanced Micro Devices, Inc. Method and apparatus for transferring data between a disk and a central processing unit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5736355A (en) * 1980-08-12 1982-02-27 Nec Corp Disk controlling equipment
JPS57182247A (en) * 1981-04-30 1982-11-10 Toshiba Corp Buffer memory device

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11292178B2 (en) 2014-12-04 2022-04-05 Extrude to Fill, Inc. Nozzle shut off for injection molding system
US11945150B2 (en) 2014-12-04 2024-04-02 Extrude to Fill, Inc. Nozzle shut off for injection molding system
CN112379846A (zh) * 2020-12-01 2021-02-19 厦门市美亚柏科信息股份有限公司 一种用于磁盘文件的快速读取方法和系统
CN112379846B (zh) * 2020-12-01 2022-04-29 厦门市美亚柏科信息股份有限公司 一种用于磁盘文件的快速读取方法和系统
CN116149577A (zh) * 2023-04-24 2023-05-23 杭州炬华科技股份有限公司 基于轮转池的数据处理方法、系统和可读存储介质
CN116149577B (zh) * 2023-04-24 2023-07-07 杭州炬华科技股份有限公司 基于轮转池的数据处理方法、系统和可读存储介质

Also Published As

Publication number Publication date
US5111385A (en) 1992-05-05

Similar Documents

Publication Publication Date Title
JPS63113623A (ja) セクタバツフア制御方式
JPH02227763A (ja) データ転送制御システム
EP0409285B1 (en) Method and apparatus for data transfer between processor elements
US20080109627A1 (en) Nonvolatile Memory Device And Method For Accessing Nonvolatile Memory Device
US4639862A (en) Computer system
US4480277A (en) Information processing system
JPS6136845A (ja) シングルチツプマイクロコンピユ−タ
JPH0578859B2 (ja)
JPS60169946A (ja) タスク制御方式
JPH03103918A (ja) 仮想ディスク構成方式
JPS63306567A (ja) 回転型記憶装置
JP2978626B2 (ja) Dmaコントローラ
JPS63208960A (ja) 周辺制御装置
JPH04165444A (ja) 障害情報転送方式
JPS63245745A (ja) バツフア記憶制御装置
JPH01109465A (ja) マルチチャンネルメモリ
JPS6246490A (ja) ダイナミツクメモリのリフレツシユ制御方式
JPS63187349A (ja) 記憶装置
JPS622349B2 (ja)
JPS63263548A (ja) 制御装置システム
JPH03265057A (ja) データ転送制御方式
JPH0553937A (ja) 周辺装置の試験方式
JPS60247763A (ja) ブロツク単位並行処理メモリ
JPS59161717A (ja) 優先順位決定方式
JPH0574863B2 (ja)