JPS6234445Y2 - - Google Patents

Info

Publication number
JPS6234445Y2
JPS6234445Y2 JP1982085735U JP8573582U JPS6234445Y2 JP S6234445 Y2 JPS6234445 Y2 JP S6234445Y2 JP 1982085735 U JP1982085735 U JP 1982085735U JP 8573582 U JP8573582 U JP 8573582U JP S6234445 Y2 JPS6234445 Y2 JP S6234445Y2
Authority
JP
Japan
Prior art keywords
frame
package
welding frame
semiconductor device
welding
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1982085735U
Other languages
English (en)
Other versions
JPS58187149U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1982085735U priority Critical patent/JPS58187149U/ja
Publication of JPS58187149U publication Critical patent/JPS58187149U/ja
Application granted granted Critical
Publication of JPS6234445Y2 publication Critical patent/JPS6234445Y2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/78Apparatus for connecting with wire connectors
    • H01L2224/7825Means for applying energy, e.g. heating means
    • H01L2224/783Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/78313Wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8512Aligning
    • H01L2224/85148Aligning involving movement of a part of the bonding apparatus
    • H01L2224/85169Aligning involving movement of a part of the bonding apparatus being the upper part of the bonding apparatus, i.e. bonding head, e.g. capillary or wedge
    • H01L2224/8518Translational movements
    • H01L2224/85181Translational movements connecting first on the semiconductor or solid-state body, i.e. on-chip, regular stitch

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Description

【考案の詳細な説明】 本考案は半導体素子用パツケージの構造に関
し、特に溶接用フレームを有する半導体素子用パ
ツケージの溶接用フレームの形状に関する。
従来のこの種の半導体素子用パツケージは第1
図に示すように、パツケージ部材2の中央に素子
載置部6を有し、その周囲にパツケージ内部電極
5、さらにその周囲にキヤツプを溶接するための
溶接用フレーム1を設けたものであり、この溶接
用フレームの平面形状は一般に正方形あるいは長
方形であつた。
一方、近年、IC,LSI素子の大型化に伴い、寸
法の大きい半導体素子をパツケージングする必要
があり、この場合には、素子載置部の寸法を大き
くして大きなキヤツプで封止する必要がある。
ところが、キヤツプの寸法を大きくすると、封
止後、キヤツプが変形することがある。そこで、
大きな半導体素子を実装するためのパツケージに
おいては、極力、キヤツプ寸法すなわち溶接用フ
レームの寸法が小さくなるように設計する必要が
ある。
しかし、溶接用フレームを著しく小さくすると
下記のような問題が発生する。すなわち、第2図
に示すように半導体素子3とパツケージ内部電極
5をボンデイングワイヤ4で接続する際にボンデ
イングワイヤ4が溶接用フレーム1に接触し(矢
印A)、ボンデイングワイヤ4にキズを付けた
り、ボンデイングワイヤ4を切断することもあ
る。尚、同図で8はボンデイングツールである。
本考案は上述のような問題を解決し、かつ溶接
用フレームの寸法を小さくするためになされた溶
接用フレームの形状に関するものである。
本考案の特徴は、キヤツプを封止するための溶
接用フレームを有する半導体素子用パツケージに
おいて、前記フレームの平面形状が複数の曲率半
径を有する曲線で構成され、かつ前記曲率半径は
フレームの一辺の中央部よりフレームの一辺の端
部において小さくなつている半導体素子用パツケ
ージにある。又、本考案は前記フレームが2種類
の曲率半径の曲線の組合せであることを特徴とす
る半導体素子用パツケージにある。
すなわち、第4図にその実施例を示すように溶
接用フレームの平面形状を複数の曲率半径を有す
る曲線で構成したものである。
第3図に示すような従来の半導体素子用パツケ
ージの溶接用フレームでは、フレームの形状が正
方形であるため、ワイヤをボンデイングする際の
パツケージ内部電極5上のボンデイング部(a,
b,c,d)からフレーム1(a′,b′,c′,d′)
までの距離(第3図のA寸法)は中央部(d−
d′)に比べ端部(a−a′)で大きくなつている。
ここでボンデイング時にワイヤが溶接用フレーム
に接触しないためには、第2図のA寸法は第3図
のd−d′の距離をボンデイング部と溶接用フレー
ム間に設けておけばよく、端部におけるa−a′の
距離はd−d′の距離に比べてかなり長くなつてい
る。従つて、a−a′の距離とd−d′の距離の差の
長さ分だけ、a−a′を短かくしてもボンデイング
は可能である。本考案はこの点に着目したもので
ある。すなわち、第4図に示すように、溶接用フ
レーム1を複数の曲率半径を有する曲線で構成し
たものであり、望しくは、第4図におけるa−
a′,b−b′,c−c′,d−d′の距離が等しくなる
ように溶接用フレーム1の形状を定めた半導体素
子用パツケージである。より一般的に言えばパツ
ケージ内部電極上のボンデイング部(a,b,
c,d)からボンデイングワイヤの延長線が溶接
用フレームに接する点(a′,b′,c′,d′)迄の距
離が一定になるように溶接用リングの形状を定め
た半導体素子用パツケージである。
しかしながら、本考案による半導体素子用パツ
ケージにおいては、予じめ、半導体素子電極7の
位置およびパツケージ内部電極5上のボンデイン
グ位置(a,b,c,d)を定めておく必要があ
り、このような半導体素子用パツケージの設計は
非常に複雑なものとなる。そこで、本考案による
半導体素子用パツケージを容易に設計、製造する
ためには、溶接用フレームを2つの曲線で構成す
ればよい。このような形状の溶接用フレームで
は、第4図におけるa−a′,b−b′,c−c′,d
−d′は同じ長さとはならないが、2つの曲率半径
を適当に選択することにより、溶接用フレームの
寸法、すなわち、キヤツプ寸法を著しく小さくす
ることができる。
第4図における溶接用フレーム1は2つの曲率
半径を組合せて描いた従来の角型フレームに比べ
フレームの寸法が小さくなつていることが示され
ている。
【図面の簡単な説明】
第1図は従来の半導体素子用パツケージを示す
平面図、第2図は従来技術の欠点を説明する断面
図、第3図は従来の半導体素子用パツケージの溶
接用フレーム周辺を示す平面図、第4図は本考案
の実施例による半導体素子用パツケージの溶接用
フレーム周辺を示す平面図である。 尚、図において、1……溶接用フレーム、2…
…パツケージ部材、3……半導体素子、4……ボ
ンデイングワイヤ、5……パツケージ内部電極、
6……素子載置部、7……半導体素子の電極、8
……ボンデイングツールである。

Claims (1)

  1. 【実用新案登録請求の範囲】 (1) キヤツプを封止するための溶接用フレームを
    有する半導体素子用パツケージにおいて、前記
    フレームの平面形状が複数の曲率半径を有する
    曲線で構成され、かつ、前記曲率半径はフレー
    ムの一辺の中央部よりフレームの一辺の端部に
    おいて小さくなつていることを特徴とする半導
    体素子用パツケージ。 (2) 前記フレームが2種類の曲率半径の曲線の組
    合せであることを特徴とする実用新案登録請求
    の範囲(1)項記載の半導体素子用パツケージ。
JP1982085735U 1982-06-09 1982-06-09 半導体素子用パツケ−ジ Granted JPS58187149U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1982085735U JPS58187149U (ja) 1982-06-09 1982-06-09 半導体素子用パツケ−ジ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1982085735U JPS58187149U (ja) 1982-06-09 1982-06-09 半導体素子用パツケ−ジ

Publications (2)

Publication Number Publication Date
JPS58187149U JPS58187149U (ja) 1983-12-12
JPS6234445Y2 true JPS6234445Y2 (ja) 1987-09-02

Family

ID=30094583

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1982085735U Granted JPS58187149U (ja) 1982-06-09 1982-06-09 半導体素子用パツケ−ジ

Country Status (1)

Country Link
JP (1) JPS58187149U (ja)

Also Published As

Publication number Publication date
JPS58187149U (ja) 1983-12-12

Similar Documents

Publication Publication Date Title
JPS6234445Y2 (ja)
JPS60154652A (ja) 半導体装置
JPS60161646A (ja) 半導体装置用リ−ドフレ−ム
JPS6195559A (ja) リ−ドフレ−ム及びそれを用いた半導体装置
JPH10200036A (ja) 集積回路用超ファインピッチリードフレーム
JPH0233961A (ja) リードフレーム
JP2002026168A5 (ja)
JPS5839046U (ja) 半導体パツケ−ジ
JPH01128440A (ja) 樹脂封止型半導体装置
JPH0432761Y2 (ja)
JPH01270338A (ja) モールド封止半導体装置
JPS6016553U (ja) 樹脂封止型半導体装置
JPS647502B2 (ja)
JPH0167743U (ja)
JPS5929033U (ja) 半導体装置用パツケ−ジ
JPH03110841U (ja)
JPH0373444U (ja)
JPS63140642U (ja)
JPS5842947U (ja) 半導体装置用パツケ−ジ
JPH0323945U (ja)
JPH01200658A (ja) 半導体装置
JPH0317650U (ja)
JPS6196557U (ja)
JPS6188253U (ja)
JPH03101524U (ja)