JPS62212757A - 信号分散システムスイツチングモジユ−ル - Google Patents

信号分散システムスイツチングモジユ−ル

Info

Publication number
JPS62212757A
JPS62212757A JP62048967A JP4896787A JPS62212757A JP S62212757 A JPS62212757 A JP S62212757A JP 62048967 A JP62048967 A JP 62048967A JP 4896787 A JP4896787 A JP 4896787A JP S62212757 A JPS62212757 A JP S62212757A
Authority
JP
Japan
Prior art keywords
matrix
switching
bus
device under
under test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62048967A
Other languages
English (en)
Other versions
JPH0816897B2 (ja
Inventor
エディ ティ.コバックス
ドナルド ジェイ.イーバース
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Grumman Corp
Original Assignee
Grumman Aerospace Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=25273070&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JPS62212757(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Grumman Aerospace Corp filed Critical Grumman Aerospace Corp
Publication of JPS62212757A publication Critical patent/JPS62212757A/ja
Publication of JPH0816897B2 publication Critical patent/JPH0816897B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31926Routing signals to or from the device under test [DUT], e.g. switch matrix, pin multiplexing
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2834Automated test systems [ATE]; using microprocessors or computers

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は信号分散システムに関し、特にこの信号分散シ
ステムに含まれるスイッチングマトリックスに関する。
(従来技術とその問題点) 本発明に係わる従来技術として多重マトリックススイッ
チングシステム(MM S )が知られており、例えば
、本発明者等に発行され、現在と同じ譲受人、ゲラマン
壷エアロスペース・コーポレション(Grumman 
Aerospace Corporation )に:
j17度された米国特許No、4,300,207に記
載されている。
このMMSシステムは多ff1I10スイッチマトリッ
クスカードと計器カードを用いて被試装置を試験用計器
に接続するものである。本発明は、このMMSシステム
と同様に、各種の航空電子システムを試験する自動試験
装置に適用されるものである。
第2図は従来のMMSシステムを示すもので、装置2は
インタフェースパネル4を介してI10スイッチマトリ
ックスカード6a〜6nのいずれかに接続しである。次
にこのスイッチマトリックスカードは対応する計器カー
ド8a〜8nに接続する。現在のMMSシステムの場合
、同等な3つのI10スイッチマトリックスカードと同
等な4つの計器マトリックスカードが設けである。これ
等の計器カードは多重出力を備えており、これ等の出力
により各カードは複数の試験用計器108〜Ionに接
続可能になる。上記のスイッチマトリックスカードと計
器カードは、コンピュータにより制御されて、その内部
の多くのリレーを付勢して適切な接続を与え、即ち装置
2と試験用計器の1つとの間に信号路を与える。現在の
M M SシステムにおけるI10スイッチマトリック
スカードと計器カードの役割は上記の信号路を与えるこ
とにある。
上記MMSシステムでは、計器マトリックスカードと共
に多重I10スイッチマトリックスカードを用いて被試
装置を試験用計器に接続している。
しかしながら、このシステムは、これが使用できる空間
が制限されない場合に限って、即ち成る寸法の領域に配
置できるI10チップの数が制限されなければ適切に動
作するというもので不都合である。また、被試装置の台
数および試験用計器の台数が増すにつれて、自動試験シ
ステムの、特にそれぞれI10スイッチマトリックスカ
ードと計器マトリックスカードを介してI10スイッチ
マトリックス機能と計器マトリックス機能との組合せを
小形化或いは低減させる必要が生じて来ている。
本発明はこれ等の問題点を解決することを目的とし、そ
のため自動試験装置システムに用いられて、このシステ
ムにおける信号分散機能を実施するスイッチングマトリ
ックスを提供することを目的とするものである。
(問題点を解決するための手段) 上記の目的を達成するため、本発明のスイッチングシス
テムは、■10インタフェースやディジタルライン、マ
トリックスバス、複数のリレー、およびインタカード信
号バスの組合せによる約120〜140のインタフェー
スl10(入/出力)結線を与えるように構成する。
(作用) これ等の要素の全てを単一スイッチングマトリックスと
して組合せることにより、被試装置は無数の試験用計器
の少なくとも1つに選択的に切り替えることができ、こ
の場合の試験用計器の個数は従来のMMSシステムで得
られたものより大きいものとなる。
(実施例) 第1図を参照すると、本発明の全信号分散システムが示
しである。同時係属出願No、838927に詳しく説
明したように、本自動装置試験システムは小形スイッチ
ングマトリックス12a〜12nを備えている。これ等
のマトリックスはハイブリット制御装置14a〜14n
により制御される。これ等のスイッチマトリックスの各
々はインタフェースパネル18と双方向データライン2
0a〜2Onを介して被試装置のいずれかを受けるよう
に構成しである。上記ハイブリット制御装置の各々はC
PU22の司令を受けて対応するスイッチマトリックス
を選択的に活性化する。この時、上記の選択されたスイ
ッチマトリックスは、活性化されると、双方向データラ
イン26a〜26nと共通バス28を介して被試装置と
試験用計器24a〜24nの少なくとも1つとの間に信
号路を形成する。
更にここで第3図を参照すると、本発明の信号分散シス
テムの試験ステーション30が示しである。この試験ス
テーション30にはインタフェースパネル32とスイッ
チシステム34および複数の試験用計器を有する計器ス
テーション36が配置しである。試験動作時には、波源
装置、例えば16aを飛行機から取りだし、データライ
ン38を介してインタフェースパネル32に接続する。
この被試装置の接続が完了すると、第3図には示してな
い中央処理ユニットがスイッチングシステム34に指令
を出し、データライン40a〜40nを通して被試装置
16aに必要な多くの接続を行わせる。スイッチングシ
ステム34は異なる波源装置に対して対応した接続を行
う点に注目されたい。例えば、第3図に示したように、
スイッチングシステム34は試験用計器36から被成装
置16aに刺激を与えるようにライン40aをライン4
2aに接続する。これに応じて、被試装置16aから測
定結果としての信号がライン44と42bを通して試験
用計器36に返送される。異なる試験計器を用いて波源
装置16aの異なるパラメータを試験する場合は、ライ
ン40a〜40nとライン42a〜42nとの接続は完
全に異なっている。
ここで第4図を参照すると、スイッチングシステム34
を構成する複数のスイッチングモジュールの1つが示し
である。それぞれのスイッチングモジュールは互いに同
等なので、ここでは1つのスイッチングモジュールだけ
を説明することにする。図示のように、スイッチングモ
ジュール46は6つのI10インタフェースポート48
a〜48fを備えている。これ等のI10ポートは試験
ステーションに持って来た被試装置をインタフェースす
るために用いられる。更に、対応するスイッチ52a〜
52fによりそれぞれのI10インタフェースポート4
8a〜48fに接続した6本のディジタルライン50a
〜50fが配置しである。対応する一連のマトリックス
バス54a〜54fがドツトで示した長方形56内に配
置しである。図示のようにマトリックスバスの各々はリ
レーで構成された5つのスイッチを備える。マトリック
スバスの各々が同等であることに注目し、マトリックス
バス54fだけを見ると、56a〜56eで示したリレ
ーは、図示のようにこのバス54fには接続されていな
いが、まとめて信号パスライン58として示した多くの
データライン58a〜58jに接続可能である。これ等
の信号パスラインは計器・バスマトリックス60に接続
される。図示のように、これ等の信号パスラインは計器
・バスマトリックス60内のリレーとして与えられたそ
れぞれのスイッチBoa〜60jに接続しである。次に
これ等の信号パスラインはスイッチングモジュール46
から拡張されてインタカード信号バス62を形成しこれ
は対応するパスライン628〜62jを備えている。ス
イッチ64は図示のようにライン66を介してI10イ
ンタフェースポート48fに直接接続できるが或いは計
器・バスマトリックス60の共通バス68に接続可能で
ある。データライン70はスイッチ64に接続し、スイ
ッチングモジュール46から延在して計器入/出力イン
タフェース71を形成する。図示のように、スイッチン
グモジュール46はMMSシステムのI10スイッチマ
トリックスと計器カードに、例えば第2図に示した6a
と8aに完全に置き代っている。従って、このスイッチ
ングモジュールは従来のシステムのI10スイッチマト
リックスと計器カードと同様に機能する。
試験動作時には、被試装置、例えば第3図に示した装置
16aはI10インタフェース48に接続する。この被
試装置がI10ポート48fに接続されたとすると、ス
イッチ52fとスイッチ64が第4図に示した位置Aに
それぞれ接続された所では波源装置から送出された信号
は先ずディジタルライン50aに到達することがわかる
。次にこれ等の信号のディジタルパラメータはディジタ
ル試験計器(閃絡)により測定できる。ここでこの計器
はディジタルライン50dに接続され、例えば信号の繰
返し速度を測定することができるものである。このディ
ジタル試験計器は例えば周波数カウンタを用いることが
できる。この間に、上記信号のアナログパラメータは被
試装置によりライン66を通してライン70に、更に、
入/出力インタフェース71に接続しであるアナログ試
験計器(閃格)に送出される。多くの公知のアナログ試
験計器、例えばオシロスコープを用いて多くのアナログ
パラメータ、例えば被試装置からの信号の立ち上り時間
を測定する。
1つ以上のアナログパラメータを測定する必要がある場
合は、スイッチ52fを位置Bにする。
その後、リレー56a〜56eのいずれかを対応するデ
ータライン65a〜65eに接続することができる。こ
れ等のデータライン65a〜65eの各々はデータライ
ン58a〜58jの異なるものに接続される点に注目さ
れたい。例えば、リレー56dが活性化されているとす
ると、これにデータライン65dを接続することになる
。従ってこのライン65dはデータライン58gに接続
される。次にこのデータライン58gは計器・バスマト
リックス60のリレー60gに接続される。
ここで第1図に戻ると、各スイッチングモジュールは、
対応するスイッチマトリックスの異なるリレーを選択的
に活性化する少なくとも1つのハイブリッド制御装置に
より制御されたことを想起されたい。更に、それぞれの
ハイブリッド制御装置が次に、このハイブリッド制御装
置がそれぞれのリレーを活性化するように指令する中央
処理装置により制御されたことを想起されたい。このよ
うに、スイッチングモジュール46で示した全てのリレ
ーは中央処理装置、例えば第1図で示したCPU22か
らのソフトウェアの指令に従って図示してないハイブリ
ット制御装置により制御されることになる。
ここで第4図に戻ると、上記ハイブリッド制御装置は次
に、計器・バスマトリックス60のリレー60gを選択
的に閉路してI10インタフェースポート48fからイ
ンタカード信号パスライン62gへの信号路を確立する
ことがわかる。上記の「インタカード信号バス」の用語
が示すようにインタカード信号バス62の10本のパス
ライン62a〜62jは、第5図により以下に説明する
、スイッチングモジュール46のものに同等のスイッチ
ングモジュールを備えた多くのカードに共通に接続され
る。データラインが双方向性であることを考えると、被
試装置によりI10インタフェースボート48fからイ
ンタカード信号バス62のパスライン62gに送出され
たアナログ信号は、試験ステーション30内の他の位置
にある異なるスイッチングモジュールに接続された異な
る試験計器に容易に導かれることがわかる。この第2の
試験計器はアナログ信号の電圧の測定に用いるVCMを
用いることができる。
既に言及したように、入/出力インタフェース71に接
続したアナログ試験器は被試装置、例えば第3図に示し
た被試装置16aからの信号の成るアナログパラメータ
の測定に用いられる。更に、既に言及したように、スイ
ッチングモジュール46に関係するこの試験装置はアナ
ログ信号の振幅の測定に用いたオシロスコープであって
もよい。
このようにして、被試装置、例えば被試装置16aから
のI10インタフェースポート48fを介しての信号の
振幅を測定したい場合は、スイッチ64がA位置に設定
され、それにより入/出力インタフェース71に接続し
た計器、この場合はオシロスコープを連続的に用いるこ
とになる。しかしもし、異なる被試装置が異なるスイッ
チングモジュールのI10インタフェースポートに接続
され、オシロスコープがこの被試装置からのアナログ信
号の振幅をM1定する必要がある場合は、スイッチング
モジュール46を制御しているハイブリッド制御装置が
、中央処理装置からの指令を受けた際に、AからB位置
にスイッチ64を設定することができる。また、異なる
スイッチングモジュールからの測定されるべき信号が信
号バス62h上に与えられたとすると、スイッチングモ
ジュール46を制御しているハイブリッド制御装置は計
器・バスマトリックス60のリレー60hを閉路するこ
とができ、これにより異なるスイッチングモジュールに
接続され勝つ信号バス62h上にある、第2の被試装置
を接続する信号路がスイッチ64を介して入/出力イン
タフェース71へのデータライン70に対して形成され
、従ってこのデータライン70に接続されたオシロスコ
ープに接続されることになる。このようにして、入/出
力インタフェース72に接続されたオシロスコープを更
に用いて、もしハイブリッド制御装置の全てが中央処理
装置により制御されている場合は、或いは少なくともそ
れにより調整されている場合は、異なるスイッチングモ
ジュールの異なるI10インタフェースに接続された異
なる被試装置からの異なる信号の振幅を測定することが
できることになる。かくして、任意の被試装置を使用可
能なI10インタフェースのいずれかに接続することが
でき、また適当なリレーを適切に閉路できれば任意の装
置を使用可能な試験計器の少なくとも1つにより試験す
ことができることになる。
ここで第5図を参照すると、例えばスイッチングシステ
ム34のベース72が示しである。このベース72の上
部にはインタカード信号バス62の10本の信号バス6
2a〜62」が形成しである。図示のように、このイン
タカード信号バス62のデータラインはベース72の長
さ方向に沿ってエツチングしである。このインタカード
信号バスには6つの信号分散カード74a〜74fが接
続しである。ここに示した信号分散カードの個数は説明
を目的としたものであり、この数に限定されない点に注
意されたい。これ等の信号分散カードの各々には4個の
同等なスイッチングモジュールが設けである。これ等の
モジュールは同等なので、信号分散カード74a上に示
したようにスイッチングモジュール46だけが示しであ
る。また、この場合も各カード上のスイッチングモジュ
ールの数は単なる例示に過ぎない点に注目されたい。こ
れ等の信号分散カードの各々は同等なので、一連のI1
0インタフェースポート48a〜48fを図示しである
カード74aだけに着目することにする。これらのI1
0ポートはスイッチングモジュール46により、任意の
被試装置とのインタフェースのために用いられるもので
ある。モジュールの各々、例えば信号分散カード74a
に接続しであるモジュール76.78およヒ80 ハロ
つのI10インタフェースポートを備えるので、信号分
散カード74a上には全部で24のI10インタフェー
スポートが実際には設けである。また、信号分散カード
74a上にはディジタル出力50a〜50fが設けであ
る。ここでもまた、これ等のディジタルデータラインは
スイッチングモジュール46のものだけを代表している
点に注意されたい。
簡単のため、ハイブリッド制御装置は、スイッチングモ
ジュールの制御に用いられ、前記の同時係属出願に詳述
されており、また信号分散カード上に配置される(また
実際にはスイッチングモジュール自体内に配置できる)
が、ここでは図示しないことにする。更に、簡単のため
に、多くの他の入/出力インタフェース、例えば計器入
出カフ1も信号分散カード74a上に図示してない。
その他の信号計器カード74b〜74fに対する入/出
力インタフェースは完全に除去しである。
しかし、このようなインタフェースは信号分散カードの
各々の上に存在するものであり、また各カードは図示し
たスイッチングモジュールの個数に限定されるものでは
ない。各カード上には4個のスイッチングモジュールが
存在し、また各スイッチングモジュールに対して6個の
I10インタフェースポートがあるとすると、各信号分
散カードには144個のI10インタフェースポートが
試験装置に使用されることになる。
第6図は異なる試験計器により被試装置のアナログまた
はディジタル信号のいずれかを測定する場合の異なるデ
ータバスを選択する状態を示した流れ図である。当業者
には直ちにわかるように、この流れ図は、中央処理ユニ
ットからの指令を受けた場合の、スイッチングモジュー
ル内の、この場合はスイッチングモジュール46内の異
なるリレーの、対応するハイブリッド制御装置による活
性化の状態を示したものである。
以上、好ましい実施例により本発明を説明して来たが、
当業者には明らかなように、本発明の精神と範囲を逸脱
せずに多くの変更、修正、変形、代替などが全体的に、
或いは部分的に可能なことは言うまでもないことである
(発明の効果) 以上説明したように、本発明による信号分散システムス
イッチングモジニールによれば、被試装置をディジタル
およびアナログ試験計器に接続して、この装置からのデ
ィジタルおよびアナログ信号を測定することが可能にな
る。更に、スイッチングモジュールのモジュール性によ
り、被試装置のアナログ信号を異なる試験計器に送り、
インタカード信号バスを通して異なるアナログパラメー
タを測定することができる。被試装置の特定試験計器へ
の接続は1つ以上のスイッチングモジュール内の選択さ
れたリレーを選択的にに活性化することにより実現でき
る。
【図面の簡単な説明】
第1図は本発明者等による、また同じ譲受人に論渡され
た同時係属出願No、838927に記載の全体にわた
る信号分散システムを示したものであり、第2図は従来
の多重マトリックススイッチングシステムを示したもの
であり、第3図は本発明のスイッチングシステムの概略
図であり、第4図は本発明のスイッチングマトリックス
を示したものであり、第5図は信号分散システムの共通
バスに接続した本発明による一連のスイッチングマトリ
ックスを示す斜視図であり、更に、第6図はハイブリッ
ド制御装置によるスイッチングモジュールの制御を示す
流れ図である。 図面参照符号 12a〜12n・・・小形スイッチングマトリックス、
14a〜14n・・・ハイブリッド制御装置、16a〜
16n・・・被試装置、18・・・インタフェースパネ
ル、20a〜20n・・・双方向データ線路、22・・
・CPU、 24 a 〜24 n−・・試験計器、2
6a〜26n・・・双方向データライン、28・・・共
通バス、30・・・試験ステーション、32・・・イン
タフェースパネル、34・・・スイッチシステム、36
・・・計器ステーション、38.40a〜40n、42
a〜42n・・・データライン、46・・・スイッチン
グモジュール、48a〜417・・・I10インタフェ
ースポート、50a〜50f・・・ディジタルライン、
52a 〜52f、60a 〜60j、64−スイッチ
、54a〜54f・・・マトリックスバス、56a〜5
6e・・・リレー、58a〜58j・・・データライン
、60・・・計器・バスマトリックス、62・・・イン
タカード信号バス、62a〜62j・・・パスライン、
71・・・計器入/出力インタフェース、74a〜74
f・・・信号分散カード。 OK’F 出a人  ゲラマン エアロスペースコーポ
レーション

Claims (12)

    【特許請求の範囲】
  1. (1)インタガード信号バスに接続されて被試装置と複
    数個の試験用計器の少なくとも1つとの間を接続する多
    重スイッチングマトリックス手段と、前記被試装置をス
    イッチングマトリックス手段に接続するインタフェース
    手段とを備えた信号分散システムにおけるスイッチング
    マトリックス手段であって、該スイッチングマトリック
    ス手段の各々は少なくとも1台の制御手段により選択的
    に制御されるように構成した複数のリレーを具備し、更
    に、 インタフェース手段に接続した複数のI/Oポートであ
    って、それ等の1つが被試装置と交信するI/Oポート
    と、 該I/Oポートに対応する本数のディジタルデータライ
    ンであって、それ等の各々が前記I/Oポートの1つに
    直接結合されて被試装置からのディジタル出力データを
    測定できるディジタルデータラインと、 当該スイッチングマトリックス手段と前記インタカード
    信号バスとの間で交信し、それぞれがリレー手段を備え
    た複数本のアナログデータラインを具備した計器・バス
    マトリックス手段と、本数が前記I/Oポートに対応し
    、各々が特定のI/Oポートに接続されて、このI/O
    ポートと前記計器・バスマトリックス手段のアナログデ
    ータラインの1つとの間にアナログ信号路を提供できる
    多重マトリックスバスと、更に、 前記計器・バスマトリックス手段のリレー手段の1つに
    接続されて被試装置を第1試験用計器に選択的に接続で
    きるスイッチング手段であって、更に前記被試装置と交
    信する前記I/Oポートに直接接続されて被試装置を第
    2試験用計器に接続できるスイッチング手段とにより構
    成したことを特徴とする信号分散システムスイッチング
    モジュール。
  2. (2)前記I/Oポートの各々は更に、該I/Oポート
    を対応するディジタルデータラインか対応するマトリッ
    クスバスのいずれかに接続する双方向スイッチング手段
    により構成された特許請求の範囲第1項に記載の信号分
    散システムスイッチングモジュール。
  3. (3)前記マトリックスバスの各々は複数のリレー手段
    を備えた特許請求の範囲第1項に記載の信号分散システ
    ムスイッチングモジュール。
  4. (4)計器・バスマトリックス手段のリレー手段の個数
    はマトリックスバスのリレー手段の個数より多い特許請
    求の範囲第3項に記載の信号分散システムスイッチング
    モジュール。
  5. (5)前記多重マトリックスバスの各々のマトリックス
    バスは任意の1時点で動作できる唯1つのリレー手段を
    備えた特許請求の範囲第4項に記載の信号分散システム
    スイッチングモジュール。
  6. (6)前記少なくとも1つの制御手段は中央処理装置に
    接続されてそれからの指令を受け、且つ前記リレー手段
    とスイッチング手段は前記少なくとも1つの制御手段に
    より制御自在に活性化される特許請求の範囲第1項に記
    載の信号分散システムスイッチングモジール。
  7. (7)前記スイッチング手段は前記I/Oポートの1つ
    に直接接続可能にされたリレー手段により構成される特
    許請求の範囲第6項に記載の信号分散システムスイッチ
    ングモジュール。
  8. (8)被試装置を複数の試験用計器の少なくとも1つに
    選択的に接続する多重スイッチングマトリックス手段を
    備えた信号分散システムにおけるスイッチングマトリッ
    クス手段であって、各々のスイッチングマトリックス手
    段が少なくとも1つの制御手段により制御され、且つ 複数のI/Oポートであって、それ等の1つを被試装置
    に接続したI/Oポートと、 該複数のI/Oポートに1対1関係で接続された対応す
    る第1スイッチング手段と 各々が対応する第1スイッチング手段を介して対応する
    I/Oポートに接続されて被試装置からディジタル信号
    を測定することができる対応するディジタルデータライ
    ンと、 信号マトリックス手段とインタカード信号バスとの間で
    交信し、各々がリレー手段を有した複数本のアナログデ
    ータラインを備えた計器・バスマトリックス手段と、 多重マトリックスバスであって、それ等の本数はI/O
    ポートに対応し、各々が対応する第1スイッチング手段
    を介して特定のI/Oポートに接続されてこのI/Oポ
    ートと計器・バスマトリックス手段のデータラインとの
    間に信号路を選択的に与えることができ、更に複数のリ
    レー手段を備えた多重マトリックスバスと、更に、 計器・バスマトリックス手段のリレー手段の1つに接続
    され、インタカード信号バスを介して被試装置を第1の
    試験用計器に選択的に接続できる第2スイッチング手段
    であって、更に被試装置に接続したI/Oポートに直接
    接続されて該被試装置を第2試験用計器に接続すること
    ができる第2スイッチング手段とにより構成したことを
    特徴とする信号分散システムスイッチングモジュール。
  9. (9)前記マトリックスバスの各々は複数のリレー手段
    を備えた特許請求の範囲第8項に記載の信号分散システ
    ムスイッチングモジュール。
  10. (10)計器・バスマトリックス手段のリレー手段の個
    数はマトリックスバスのものより大きい特許請求の範囲
    第9項に記載の信号分散システムスイッチングモジュー
    ル。
  11. (11)多重マトリックスバスの各マトリックスバスは
    任意の1時点で動作自在のリレー手段を1つだけ備えた
    特許請求の範囲第10項に記載の信号分散システムスイ
    ッチングモジュール。
  12. (12)前記少なくとも1つの制御手段は中央処理ユニ
    ットに接続されてそれからの指令を受け、且つ前記リレ
    ー手段と前記スイッチング手段は前記少なくとも1つの
    制御手段により制御自在に活性化される特許請求の範囲
    第11項に記載の信号分散システムスイッチングモジュ
    ール。
JP62048967A 1986-03-06 1987-03-05 信号分散システムスイツチングモジユ−ル Expired - Lifetime JPH0816897B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US836929 1986-03-06
US06/836,929 US4719459A (en) 1986-03-06 1986-03-06 Signal distribution system switching module

Publications (2)

Publication Number Publication Date
JPS62212757A true JPS62212757A (ja) 1987-09-18
JPH0816897B2 JPH0816897B2 (ja) 1996-02-21

Family

ID=25273070

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62048967A Expired - Lifetime JPH0816897B2 (ja) 1986-03-06 1987-03-05 信号分散システムスイツチングモジユ−ル

Country Status (6)

Country Link
US (1) US4719459A (ja)
EP (1) EP0252194B1 (ja)
JP (1) JPH0816897B2 (ja)
CA (1) CA1252859A (ja)
DE (1) DE3687001T2 (ja)
IL (1) IL79477A (ja)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4862069A (en) * 1987-08-05 1989-08-29 Genrad, Inc. Method of in-circuit testing
US4845722A (en) * 1987-10-16 1989-07-04 Digital Equipment Corporation Computer interconnect coupler employing crossbar switching
US4887076A (en) * 1987-10-16 1989-12-12 Digital Equipment Corporation Computer interconnect coupler for clusters of data processing devices
US4975602A (en) * 1990-02-23 1990-12-04 The United States Of America As Represented By The Secretary Of The Navy Logic level data conversion system
US5131272A (en) * 1990-03-15 1992-07-21 Harris Corporation Portable deployable automatic test system
US5059892A (en) * 1990-10-15 1991-10-22 Hewlett-Packard Company Radio frequency signal interface
DE4100634A1 (de) * 1991-01-11 1992-07-16 Adaptronic Ag Pruefvorrichtung
US5124636A (en) * 1991-02-22 1992-06-23 Genrad, Inc. Tester interconnect system
US5223788A (en) * 1991-09-12 1993-06-29 Grumman Aerospace Corporation Functional avionic core tester
USH1590H (en) * 1992-04-23 1996-09-03 Douglass; Darrell C. Portable aircraft instrumentation data simulator
US5751151A (en) * 1996-04-12 1998-05-12 Vlsi Technology Integrated circuit test apparatus
US6100815A (en) * 1997-12-24 2000-08-08 Electro Scientific Industries, Inc. Compound switching matrix for probing and interconnecting devices under test to measurement equipment
US6611853B2 (en) * 1998-09-22 2003-08-26 Vxi Technology, Inc. VXI test instrument and method of using same
ES2162605B1 (es) * 2000-05-24 2003-04-01 Ct Espanol De Servicos Telemat Sistema modular de conmutacion en tiempo real para equipos electronicos de comunicaciones.
EP1554666A2 (en) * 2002-10-04 2005-07-20 RGB Systems, Inc. Universal web based access functionality for remote electronic devices
CN100359420C (zh) * 2004-05-13 2008-01-02 安徽鑫龙电器股份有限公司 一种可用于可编程控制器模拟量输入电路
CN102467107B (zh) * 2010-11-17 2014-07-23 深圳市合信自动化技术有限公司 Plc模拟量输入输出控制系统及模拟量输出控制方法
US20120242357A1 (en) * 2011-03-23 2012-09-27 Hamilton Sundstrand Corporation Automatic fault insertion, calibration and test system

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2978641A (en) * 1956-10-31 1961-04-04 Siemens And Halske Ag Berlin A Circuit ambiguity testing apparatus
US3050680A (en) * 1959-11-02 1962-08-21 Automatic Elect Lab Testing apparatus
NL269512A (ja) * 1960-09-23 1900-01-01
US3854125A (en) * 1971-06-15 1974-12-10 Instrumentation Engineering Automated diagnostic testing system
US3897626A (en) * 1971-06-25 1975-08-05 Ibm Method of manufacturing a full capacity monolithic memory utilizing defective storage cells
US3781826A (en) * 1971-11-15 1973-12-25 Ibm Monolithic memory utilizing defective storage cells
US3781829A (en) * 1972-06-16 1973-12-25 Ibm Test pattern generator
US3995261A (en) * 1975-02-24 1976-11-30 Stanford Research Institute Reconfigurable memory
DE2805940C2 (de) * 1978-02-13 1986-12-11 Siemens AG, 1000 Berlin und 8000 München Elektronisches Steuersystem für Analogschaltungen
US4300207A (en) * 1979-09-25 1981-11-10 Grumman Aerospace Corporation Multiple matrix switching system
US4392107A (en) * 1980-09-09 1983-07-05 The Bendix Corporation Switching equipment for testing apparatus
US4402055A (en) * 1981-01-27 1983-08-30 Westinghouse Electric Corp. Automatic test system utilizing interchangeable test devices
US4397021A (en) * 1981-06-15 1983-08-02 Westinghouse Electric Corp. Multi-processor automatic test system
US4489403A (en) * 1982-05-24 1984-12-18 International Business Machines Corporation Fault alignment control system and circuits
US4620304A (en) * 1982-09-13 1986-10-28 Gen Rad, Inc. Method of and apparatus for multiplexed automatic testing of electronic circuits and the like

Also Published As

Publication number Publication date
EP0252194B1 (en) 1992-10-21
DE3687001D1 (de) 1992-11-26
JPH0816897B2 (ja) 1996-02-21
CA1252859A (en) 1989-04-18
IL79477A0 (en) 1986-10-31
IL79477A (en) 1991-06-10
DE3687001T2 (de) 1993-02-25
EP0252194A3 (en) 1988-11-17
US4719459A (en) 1988-01-12
EP0252194A2 (en) 1988-01-13

Similar Documents

Publication Publication Date Title
JPS62212757A (ja) 信号分散システムスイツチングモジユ−ル
US4300207A (en) Multiple matrix switching system
US5323107A (en) Active probe card
US5572160A (en) Architecture for RF signal automatic test equipment
US6556934B2 (en) Timing calibration method and semiconductor device testing apparatus having timing calibration function
EP0136205B1 (en) Method and apparatus for applying and monitoring programmed test signals during automated testing of electronic circuits
US4746855A (en) Relay multiplexing for circuit testers
US7852094B2 (en) Sharing resources in a system for testing semiconductor devices
US4544879A (en) Stimulus/measuring unit for DC characteristics measuring
KR20070100835A (ko) 프로브 카드상의 신호를 라우팅하기 위한 프로그래머블장치
CN109564261B (zh) 结合由自动测试设备的通道所流出的电流
JPS63101780A (ja) 電気回路を有する制御装置を検査するための検査方法および検査システム
US4760329A (en) Programmable tester with bubble memory
US5300934A (en) Radar altimeter loop simulator
JP3324773B2 (ja) 分離装置とスキャナバスとを備えた自動回路テスタ
GB2085600A (en) Switching equipment usable in a testing apparatus
US10156606B2 (en) Multi-chassis test device and test signal transmission apparatus of the same
EP0157028A1 (en) Programmable tester
US5237282A (en) Computer controlled measurement and switching circuit for cable testing
JP3298983B2 (ja) 回路基板検査装置
JPS6230971A (ja) 半導体集積回路装置
US6768960B2 (en) System for and method of performing device-oriented tests
JP2023510754A (ja) ビームフォーミング装置の試験
JPS6378695A (ja) 回線接続装置
JP3262284B2 (ja) 半導体試験装置